專利名稱:基于wsn和gprs網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控終端設(shè)備的制作方法
技術(shù)領(lǐng)域:
發(fā)明涉及一種基于WSN和GPRS網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控終端設(shè)備,涉及無線通信、 無線傳感器網(wǎng)絡(luò)、圖像處理及傳輸?shù)募夹g(shù)領(lǐng)域,應(yīng)用于安防監(jiān)控領(lǐng)域。
背景技術(shù):
傳統(tǒng)實(shí)現(xiàn)遠(yuǎn)程監(jiān)控的方式是采用光纖作為傳輸媒介,實(shí)現(xiàn)模擬圖像的直接傳輸, 但該方式成本較為昂貴,布線工程復(fù)雜,可擴(kuò)展性、維護(hù)性差,基本上只能應(yīng)用于軍事、交通 等特殊領(lǐng)域,無法普及到民用監(jiān)控領(lǐng)域。近幾年,發(fā)展速度極為迅猛的是IP網(wǎng)絡(luò)監(jiān)控,即采 用互聯(lián)網(wǎng)絡(luò)作為傳輸平臺(tái),即插即用即看,凡是有互聯(lián)網(wǎng)的地方就能構(gòu)建的網(wǎng)絡(luò)監(jiān)控系統(tǒng)。 由于省去了傳統(tǒng)布線和線路維護(hù)費(fèi)用,使得網(wǎng)絡(luò)監(jiān)控系統(tǒng)安裝成本大大降低。但是該種監(jiān) 控系統(tǒng)還是沒有脫離"有線"的約束,當(dāng)用戶處于移動(dòng)狀態(tài)或者遠(yuǎn)離互聯(lián)網(wǎng)時(shí),就無法進(jìn)行 監(jiān)控了。
發(fā)明內(nèi)容
本發(fā)明目的是為了克服傳統(tǒng)有線遠(yuǎn)程監(jiān)控系統(tǒng)的固有缺陷和局限性,目前行業(yè)內(nèi) 部已經(jīng)開始深入研究和探討基于WSN和GPRS網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控系統(tǒng)。該系統(tǒng)由監(jiān)控 網(wǎng)關(guān)和監(jiān)控終端組成,若干監(jiān)控終端以Ad Hoc方式構(gòu)建成無線傳感器網(wǎng)絡(luò)(WSN),圖像數(shù) 據(jù)則通過WSN自動(dòng)發(fā)送到監(jiān)控網(wǎng)關(guān),監(jiān)控網(wǎng)關(guān)經(jīng)過存儲(chǔ)和處理后再通過GPRS發(fā)送到用戶的 移動(dòng)終端(比如彩信手機(jī)、PDA等)上,從而幫助用戶可以隨時(shí)隨地實(shí)現(xiàn)不受限制的無線遠(yuǎn) 程監(jiān)控功能。然而目前國內(nèi)業(yè)界對(duì)于基于此種監(jiān)控系統(tǒng)的監(jiān)控終端設(shè)備的研發(fā)尚處于小規(guī) ?;蛘哒f是初級(jí)階段,且大都結(jié)構(gòu)復(fù)雜,造價(jià)昂貴,兼容性差,不利于普遍推廣,提供一種結(jié) 構(gòu)簡單、成本低廉、適用于普遍推廣的基于WSN和GPRS網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控終端設(shè)備。
本發(fā)明為實(shí)現(xiàn)上述目的,采用如下技術(shù)方案 本發(fā)明基于WSN和GPRS網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控終端設(shè)備,其特征在于由微控制器 模塊、存儲(chǔ)器模塊、圖像采集模塊、射頻傳輸模塊、紅外檢測(cè)模塊、時(shí)鐘、復(fù)位與JTAG調(diào)試模 塊以及電源管理模塊組成,微處理器通過地址、數(shù)據(jù)和控制總線分別與存儲(chǔ)器模塊和數(shù)字 圖像處理模塊相連接,微處理器通過電源線和地線與電源管理模塊相連接,通過命令總線 分別與射頻傳輸模塊、紅外檢測(cè)模塊、時(shí)鐘、復(fù)位與JTAG調(diào)試模塊相連接。
本發(fā)明的優(yōu)點(diǎn)就在于功能模塊設(shè)計(jì)得較為簡單,綜合成本極為低廉,具有很強(qiáng)的 推廣使用價(jià)值。同時(shí)本發(fā)明的射頻傳輸模塊的設(shè)計(jì)很好地符合了 IEEE 802. 15.4協(xié)議和 ZigBee協(xié)議,能夠應(yīng)用于所有ZigBee無線傳感器網(wǎng)絡(luò)。
圖1是本發(fā)明的連接示意圖。 圖2是本發(fā)明的微控制器模塊的電路原理圖。 圖3是本發(fā)明的存儲(chǔ)器模塊的電路原理圖。
3
圖4是本發(fā)明的圖像采集模塊結(jié)構(gòu)示意圖。 圖5是本發(fā)明的CMOS/CCD傳感器模塊電路原理圖。 圖6是本發(fā)明的圖像處理模塊電路原理圖。 圖7是本發(fā)明的射頻芯片內(nèi)部結(jié)構(gòu)示意圖。 圖8是本發(fā)明的射頻傳輸模塊的電路原理圖。 圖9是本發(fā)明的紅外檢測(cè)芯片的內(nèi)部結(jié)構(gòu)示意圖。 圖10是本發(fā)明的紅外檢測(cè)模塊的電路原理圖。 圖11是本發(fā)明的復(fù)位功能電路原理圖。 圖12是本發(fā)明的JTAG調(diào)試模塊電路原理圖。 圖13是本發(fā)明的電源管理模塊電路原理圖。
具體實(shí)施例方式
下面結(jié)合附圖對(duì)發(fā)明的技術(shù)方案進(jìn)行詳細(xì)說明 如圖l所示,本發(fā)明包括微控制器(MCU)模塊1、存儲(chǔ)器模塊2、圖像采集模塊3、射 頻傳輸模塊4、紅外檢測(cè)模塊5、時(shí)鐘、復(fù)位與JTAG調(diào)試模塊6以及電源管理模塊7等七大 組成部分。微處理器模塊1通過地址總線、數(shù)據(jù)總線和命令總線與存儲(chǔ)器模塊2和圖像采 集模塊3相連接,通過命令總線與射頻傳輸模塊4、紅外檢測(cè)模塊5和時(shí)鐘、復(fù)位與JTAG調(diào) 試模塊6相連接,通過電源線和地線與電源管理模塊7相連接。 微控制器模塊1用于數(shù)據(jù)處理和使其余各模塊協(xié)調(diào)工作,具體主要有以下幾點(diǎn) 作用選通各模塊進(jìn)行工作;開關(guān)紅外報(bào)警模塊;控制圖像采集模塊抓取圖像;將圖像通 過射頻模塊傳送;從射頻模塊讀取配置指令;設(shè)置工作模式。其具體電路原理圖如圖2所 示。本發(fā)明的微控制器模塊l選用了應(yīng)用較為廣泛、性價(jià)比較高的16/32位RISC處理 器S3C44B0X,它采用了 ARMTDMI內(nèi)核、0.25iim工藝的CMOS標(biāo)準(zhǔn)宏單元和存儲(chǔ)編譯器。 ARM7TDMI內(nèi)核帶有8KB高速緩沖存儲(chǔ)器;自帶外部存儲(chǔ)器控制器,具備FP/EDO/SDRAM控制 器和片選邏輯;1通道多主I2C總線控制,1通道I2S總線控制器,5個(gè)P麗定時(shí)器和1通道 內(nèi)部定時(shí)器,具有71個(gè)I/O 口和8通道外部中斷源,具有8通道10位ADC,帶有日歷功能的 RTC和具有PLL的片上時(shí)鐘發(fā)生器。 存儲(chǔ)器模塊2是微控制器用于指令存儲(chǔ)、數(shù)據(jù)交換的設(shè)備,電路原理圖如圖3所 示。存儲(chǔ)器模塊包括NOR FLASH模塊2-1, NAND FLASH模塊2_2和SDRAM模塊2_3 。其中 NOR FLASH模塊使用的SST39VF3201為CMOS多功能FLASH (MPF)器件,存儲(chǔ)容量為2MB, 16 位數(shù)據(jù)寬度,讀寫操作采用3. 3V單電源供電,讀寫操作時(shí)間最小為70ns。 SST39VF3201采 用SRAM接口,地址線與數(shù)據(jù)線分開,其存儲(chǔ)器操作由命令來啟動(dòng)。命令通過標(biāo)準(zhǔn)微處理器 寫時(shí)序?qū)懭肫骷?。在WEft拉低、CEft保持低電平來寫入命令。數(shù)據(jù)總線上的地址在WEft或 CEft的下降沿被鎖存。 NAND FLASH模塊FLASH模組K9F5608U0B,其存儲(chǔ)空間為16MBX 8Bit,工作電壓為 2. 7到3. 6V。 528字節(jié)的頁編程時(shí)間為200 y s, 16KB的塊擦除操作時(shí)間為2ms。頁面的數(shù) 據(jù)以每個(gè)字50ns的速度被讀出。片內(nèi)寫控制自動(dòng)實(shí)現(xiàn)所以編程和擦除功能,包括脈沖的周 期、內(nèi)部校驗(yàn)和數(shù)據(jù)冗余。K9F5608U0B的地址通過8位端口傳送,由CLE和ALE信號(hào)線實(shí)現(xiàn) I/O線上指令和地址的復(fù)用。指令、地址和數(shù)據(jù)都通過拉低WE和CE從I/O 口寫入器件中。
由于NAND FLASH的接口電路與SRAM的接口電路不同,因此S3C44B0X無法直接與 之相接對(duì)其進(jìn)行訪問,該部分的接口采用一片74HC32 4-2輸入或門進(jìn)行操作。NAND FLASH 的數(shù)據(jù)線DO D7仍然與S3C44B0X的DO D7相接,其RB, CEB, ALE和CLE分別與S3C44B0X 的PCO PC3相接,其中RB需要接一個(gè)10K的上拉電阻。而WEB和REB則由74HC32產(chǎn) 生。NAND FLASH的主要作用是存儲(chǔ)數(shù)據(jù),S3C44B0X的啟動(dòng)需要首先運(yùn)行其內(nèi)置的BIOS程 序FS權(quán)II BIOS, FS44B0II BIOS具有啟動(dòng)、引導(dǎo),下載、燒寫,設(shè)置日期、時(shí)間,設(shè)置工作 頻率等多種功能,并且支持各種參數(shù)的存儲(chǔ)和自動(dòng)調(diào)用。SDRAM模塊采用K4S641632 CMOS SDRAM模組,其存儲(chǔ)空間為1MX16BIT,共有4個(gè)分區(qū)。S3C44B0X帶有外部SDRAM接口 ,只需 將DQO DQ15管腳與DO D15管腳相接就可以了。 圖像采集模塊包括鏡頭3-1、 CMOS圖像傳感器3-2和圖像處理芯片3_3三部分, 其內(nèi)部結(jié)構(gòu)示意圖如圖4所示。圖像處理芯片選用專用于移動(dòng)平臺(tái)攝像頭的VC0568,該芯 片在移動(dòng)設(shè)備的處理器和圖像傳感器之間建立一座簡單易行的透明傳輸通道,在休眠狀態(tài) 下的耗電量僅為100uA,在預(yù)覽工作狀態(tài)時(shí)的電流為20mA,其內(nèi)部核心供電電壓為1. 8V, 1/ 0輸入管腳的供電支持2. 5V, 2. 85V, 3. OV和3. 3V,并可處理130萬像素的圖像或視頻,具有
自動(dòng)曝光、自動(dòng)增益控制、自動(dòng)變焦等功能,可輸出4 : 4 : 2,4 : i : i比例的靜態(tài)jPEG
圖像,支持從最小160X120到1280X960分辨率的各種圖像解析度。 如圖4所示,鏡頭3-1和CMOS圖像傳感器3_2構(gòu)成的CMOS/CCD傳感器模塊8,采 用彩色數(shù)字圖像傳感器0V7648,其電路原理圖如圖5所示。0V7648在小封裝的單芯片內(nèi)提 供了全功能的VGA攝像頭解決方案,可以輸出全幀數(shù)、降采樣或窗口模式的各種分辨率的 圖像。0V7648的圖像傳感器陣列可輸出最大分辨率為640X480像素的彩色圖像,同時(shí)支持 RGB和YUV格式的圖像類型,可輸出最高幀速為30幀每秒的動(dòng)態(tài)圖像。0V7648具有包括自 動(dòng)增益控制、自動(dòng)白平衡和自動(dòng)曝光控制在內(nèi)的自動(dòng)圖像控制功能,其高敏感度適合在低 光照條件的室內(nèi)和夜間進(jìn)行工作。0V7648使用SCCB總線與VC0568進(jìn)行命令傳輸和寄存器 配置,該總線類似與通用的I2C總線,其圖像數(shù)據(jù)通過并行數(shù)據(jù)總線輸入到VC0568。圖像處 理芯片3-3的電路原理圖如圖6所示。 如圖4所示,傳感器接口 9 :與CMOS/CCD傳感器的連接電路。其中向傳感器提供時(shí)
鐘信號(hào),根據(jù)需要可以調(diào)整至最高27MHz,在此速率下的像素速率最高可以達(dá)到13.5M。傳
感器的最大分辨率是130萬像素。VC0568的傳感器接口采用并行接口。 圖像信號(hào)處理10 :該單元主要用于圖像的效果處理,包括將RGB圖像轉(zhuǎn)換為
YUV422格式,CFA差值,噪聲降低,銳化,增強(qiáng),色彩糾正,伽瑪糾正等功能。 圖像加速處理11 :該模塊用于給捕捉和顯示的圖像添加特殊處理效果,包括浮
雕,負(fù)片等。此外,傳感器捕捉到的圖像的分辨率未必適合顯示,所以可以根據(jù)顯示屏的大
小對(duì)其分辨率進(jìn)行調(diào)整。 線性存儲(chǔ)器12 :VC0568內(nèi)置兩組8線緩沖器(1280*8*2字節(jié)),在組圖模式時(shí)用 于將數(shù)據(jù)轉(zhuǎn)換為塊,在顯示和解碼模式時(shí)用于將塊數(shù)據(jù)轉(zhuǎn)換為數(shù)據(jù)流。
LCD顯示控制器13 :該模塊產(chǎn)生正確的數(shù)據(jù)提供給LCD進(jìn)行顯示。
LCD接口 14 :與LCD面板15的接口 。 JPEG編碼器16 :VC0568內(nèi)置一組JPEG編碼器用于圖像壓縮和解壓。在不同的工 作模式下,圖像可以從傳感器或者控制MCU輸入,也可以輸出至片內(nèi)SRAM或給控制MCU。解
5碼器的輸入可以有控制MCU交給篇內(nèi)SRAM,其輸出數(shù)據(jù)再回傳給控制MCU。該組件支持的格式包括YUV422, YUV411, YUV420和YUV400。 存儲(chǔ)器仲裁17 :內(nèi)置的384KB的SRAM是用于存儲(chǔ)JPEG數(shù)據(jù)和圖像數(shù)據(jù)的。圖像存儲(chǔ)器和JPEG存儲(chǔ)器的大小和未知可以動(dòng)態(tài)配置。 一些模塊會(huì)尋址內(nèi)部SRAM,因此存儲(chǔ)器仲裁會(huì)安排和正確相應(yīng)這些模塊的請(qǐng)求。 圖像引擎18 :VC0568內(nèi)置功能強(qiáng)大的2D圖像加速引擎。篇內(nèi)的SRAM也可用于顯示存儲(chǔ)器。通過內(nèi)置圖像引擎,外部CPU可以從大部分的顯示操作中解放出來而處理其他工作。 總線接口 19 :控制CPU可以控制VC0568的內(nèi)部SRAM通過其接口單元。 系統(tǒng)控制器20 (包括時(shí)鐘,復(fù)位和電源管理)VC0568通過多種電源管理機(jī)制來降
低功耗。 射頻傳輸模塊4使每個(gè)終端可以和其他終端設(shè)備或者監(jiān)控網(wǎng)關(guān)進(jìn)行通信,包括網(wǎng)絡(luò)維護(hù)和數(shù)據(jù)傳輸。本發(fā)明所選用的工作頻段為2. 4GHz的ZigBee傳輸芯片CC2430,較其他射頻傳輸芯片具有所需外圍元件較少、發(fā)射功率較高、管腳較少以及封裝較小等優(yōu)勢(shì),符合IEEE 802. 15. 4協(xié)議,內(nèi)含工業(yè)級(jí)、小體積、8倍于標(biāo)準(zhǔn)8051內(nèi)核的增強(qiáng)型8051微處理器,在接收和發(fā)射模式下,電流損耗分別小于27mA或25mA,具有休眠模式和可短時(shí)間轉(zhuǎn)換到主動(dòng)模式的能力,可以明顯延長電池使用壽命。CC2430芯片采用0. 18um CMOS工藝生產(chǎn),采用7mmX7mm QLP封裝,共有48個(gè)引腳,全部引腳可分為I/O端口線引腳、電影線引腳和控制線引腳3類,其內(nèi)部結(jié)構(gòu)示意圖如圖7所示。 CC2430包含一個(gè)DMA控制器,具有8KB的靜態(tài)RAM,其中的4KB是超低功耗SRAM。32KB、64KB或128KB的片內(nèi)Flash塊提供電路可編程非易失性存儲(chǔ)器;集成了 4個(gè)振蕩器用于系統(tǒng)時(shí)鐘和定時(shí)操作一個(gè)32MHz晶體振蕩器、一個(gè)16MHz RC振蕩器、一個(gè)可選的32. 768kHz晶體振蕩器和一個(gè)可選的32. 768kHz RC振蕩器。CC2430也集成了用于用戶自定義應(yīng)用的外設(shè)。 一個(gè)AES協(xié)處理器被集成在CC2430內(nèi),以支持IEEE 802. 15. 4MAC安全所需的(128位關(guān)鍵字)AES的運(yùn)行,以實(shí)現(xiàn)盡可能少地占用微控制器。中斷控制器為總共18個(gè)中斷源提供服務(wù),其中的每個(gè)中斷都被賦予了 4個(gè)中斷優(yōu)先級(jí)之一。調(diào)試接口采用兩線串行接口 ,該接口被用于電路調(diào)試和外部Flash編程。I/O控制器的職責(zé)是對(duì)21個(gè)一般I/O口的靈活分配和可靠控制。CC2430內(nèi)集成的外設(shè)有21個(gè)數(shù)字I/0引腳;4個(gè)定時(shí)器。 一個(gè)16位MAC定時(shí)器,用來為IEEE 802. 15. 4的CSMA/CA算法提供定時(shí)以及為IEEE 802. 15. 4的MAC層提供定時(shí);一個(gè)一般的16位和兩個(gè)8位定時(shí)器,支持典型的定時(shí)/計(jì)數(shù)功能,例如,輸入捕捉、比較輸出和P麗功能;實(shí)時(shí)時(shí)鐘;上電復(fù)位模塊;8通道,8 14位ADC ;可編程看門狗;兩個(gè)可編程的USART,用于主/從SPI或UART操作;直接存取控制器;閃存控制器;電源管理模塊;無線收發(fā)模塊;AES-128安全協(xié)處理器。 CC2430及其基本外圍電路的原理圖如圖8所示,包括供電,時(shí)鐘,串行總線和天線。將程序燒入其內(nèi)部ROM以后就可以實(shí)現(xiàn)各種所需功能。 紅外檢測(cè)模塊5采用BISS0001被動(dòng)紅外檢測(cè)信號(hào)處理芯片,它配以熱釋電紅外傳感器和少量外接元器件構(gòu)成被動(dòng)式的熱釋電紅外開關(guān),能自動(dòng)快速開啟各類白熾燈、熒光燈、蜂鳴器、自動(dòng)門、電風(fēng)扇、烘干機(jī)和自動(dòng)洗手池等裝置,特別適用于企業(yè)、賓館、商場、庫房及家庭的過道、走廊等敏感區(qū)域,或用于安全區(qū)域的自動(dòng)燈光、照明和報(bào)警系統(tǒng)。
如圖9所示,BISS0001是由運(yùn)算放大器、電壓比較器、狀態(tài)控制器、延遲時(shí)間定時(shí)器以及封鎖時(shí)間定時(shí)器等構(gòu)成的數(shù)?;旌蠈S眉呻娐贰_\(yùn)算放大器0P1將熱釋電紅外傳感器的輸出信號(hào)作第一級(jí)放大,然后由C3耦合給運(yùn)算放大器0P2進(jìn)行第二級(jí)放大,再經(jīng)由電壓比較器C0P1和C0P2構(gòu)成的雙向鑒幅器處理后,檢出有效觸發(fā)信號(hào)Vs去啟動(dòng)延遲時(shí)間定時(shí)器,輸出信號(hào)Vo經(jīng)晶體管Tl放大驅(qū)動(dòng)繼電器去接通負(fù)載。R3為光敏電阻,用來檢測(cè)環(huán)境照度。當(dāng)作為照明控制時(shí),若環(huán)境較明亮,R3的電阻值會(huì)降低,使9腳的輸入保持為低電平,從而封鎖觸發(fā)信號(hào)Vs。 SW1是工作方式選擇開關(guān),當(dāng)SW1與1端連通時(shí),芯片處于可重復(fù)觸發(fā)工作方式;當(dāng)SW1與2端連通時(shí),芯片則處于不可重復(fù)觸發(fā)工作方式。輸出延遲時(shí)間Tx由外部的R9和C7的大小調(diào)整,值為Tx " 24576XR9XC7 ;觸發(fā)封鎖時(shí)間Ti由外部的R10和C6的大小調(diào)整,值為Ti " 24XRi0XC6。 時(shí)鐘、復(fù)位與JTAG調(diào)試模塊6中的復(fù)位模塊(如圖11所示)的主要功能是保證系統(tǒng)能一直正常運(yùn)行,防止程序進(jìn)入死循環(huán)。本發(fā)明使用具有自動(dòng)復(fù)位功能的CAT1161。該芯片能檢測(cè)MCU工作狀態(tài),在MCU程序停止時(shí)能自動(dòng)發(fā)出復(fù)位信號(hào)使其重新啟動(dòng)。它內(nèi)部帶1KB的E2PR0M,MCU的I2C總線與之相連,即SCL和SDA與之相連,其中SCL既是喂狗腳,又是時(shí)鐘信號(hào),SDA是數(shù)據(jù)管腳,用于將系統(tǒng)配置信息保存其中。微控制器模塊1在上電之后,首先從其中的E2PR0M中讀取相關(guān)信息。復(fù)位功能電路原理圖如圖10所示。
時(shí)鐘、復(fù)位與JTAG調(diào)試模塊6中的JTAG調(diào)試接口基于IEEE 1149. l標(biāo)準(zhǔn),用于軟件調(diào)試和程序燒寫。JTAG調(diào)試模塊電路原理圖如圖12所示。 電源管理模塊7輸入電壓為+6V到+20V,分別輸出3. 3V, 2. 8V, 2. 5V和1. 8V的電壓。其中3. 3V和1. 8V為MCU管腳和內(nèi)核供電,2. 5V為0V7648供電,2. 8V為VC0568供電。
如圖13所示,是本發(fā)明的電源管理模塊電路原理圖。
權(quán)利要求
一種基于WSN和GPRS網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控終端設(shè)備,其特征在于由微控制器模塊、存儲(chǔ)器模塊、圖像采集模塊、射頻傳輸模塊、紅外檢測(cè)模塊、時(shí)鐘、復(fù)位與JTAG調(diào)試模塊以及電源管理模塊組成,微處理器通過地址、數(shù)據(jù)和控制總線分別與存儲(chǔ)器模塊和數(shù)字圖像處理模塊相連接,微處理器通過電源線和地線與電源管理模塊相連接,通過命令總線分別與射頻傳輸模塊、紅外檢測(cè)模塊、時(shí)鐘、復(fù)位與JTAG調(diào)試模塊相連接。
2. 根據(jù)權(quán)利要求1所述的基于WSN和GPRS網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控終端設(shè)備,其特征在于所述圖像采集模塊包括傳感器模塊、傳感器接口 、圖像信號(hào)處理器、圖像加速處理器、線性存儲(chǔ)器、LCD顯示控制器、LCD接口、 LCD面板、JPEG編碼器、存儲(chǔ)器仲裁、圖像引擎、總線接口和系統(tǒng)控制器,其中傳感器模塊通過傳感器接口與圖像信號(hào)處理器通信,圖像信號(hào)處理器依次串接圖像加速處理器、LCD顯示控制器、存儲(chǔ)器仲裁、圖像引擎,圖像加速處理器依次串接線性存儲(chǔ)器、JPEG編碼器后與存儲(chǔ)器仲裁雙向連接,微控制器通過總線接口與存儲(chǔ)器仲裁通信,LCD顯示控制器依次串接LCD接口 、LCD面板,系統(tǒng)控制器與上述所有模塊的控制端連接。
3. 根據(jù)權(quán)利要求1所述的基于WSN和GPRS網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控終端設(shè)備,其特征在于所述紅外檢測(cè)模塊采用BISS0001被動(dòng)紅外檢測(cè)信號(hào)處理芯片。
全文摘要
本發(fā)明公布了一種基于WSN和GPRS網(wǎng)絡(luò)相融合的遠(yuǎn)程監(jiān)控終端設(shè)備,由微控制器模塊、存儲(chǔ)器模塊、圖像采集模塊、射頻傳輸模塊、紅外檢測(cè)模塊、時(shí)鐘、復(fù)位與JTAG調(diào)試模塊以及電源管理模塊組成,微處理器通過地址、數(shù)據(jù)和控制總線分別與存儲(chǔ)器模塊和數(shù)字圖像處理模塊相連接,微處理器通過電源線和地線與電源管理模塊相連接,通過命令總線分別與射頻傳輸模塊、紅外檢測(cè)模塊、時(shí)鐘、復(fù)位與JTAG調(diào)試模塊相連接。本發(fā)明功能模塊設(shè)計(jì)得較為簡單,綜合成本極為低廉,具有很強(qiáng)的推廣使用價(jià)值。
文檔編號(hào)H04L12/28GK101707699SQ200910185418
公開日2010年5月12日 申請(qǐng)日期2009年11月9日 優(yōu)先權(quán)日2009年11月9日
發(fā)明者侯旭勃, 夏然輝, 孫慶慶, 張弘, 權(quán)新, 李濤, 王開, 王振科, 王梁, 裴文江, 許皓偉 申請(qǐng)人:東南大學(xué)