專利名稱:智能交叉多業(yè)務(wù)網(wǎng)絡(luò)接入系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及網(wǎng)絡(luò)復(fù)用接入系統(tǒng),主要是指一種智能交叉多業(yè)務(wù)網(wǎng)絡(luò) 接入系統(tǒng)。
背景技術(shù):
目前市場上的點對點接入設(shè)備有很多,但通常設(shè)備靈活性很小,功能非 常單一,不能實現(xiàn)復(fù)雜的鏈路交叉,星型、樹型、環(huán)型網(wǎng)絡(luò)功能,難以適應(yīng) 新一代復(fù)雜網(wǎng)絡(luò)的接入。
發(fā)明內(nèi)容
本實用新型的目的是提供一種智能交叉多業(yè)務(wù)網(wǎng)絡(luò)接入系統(tǒng),通過在接 入設(shè)備中設(shè)置功能板卡(MUX),實現(xiàn)全系列子速率業(yè)務(wù)總線標準化;子速率 業(yè)務(wù)的分布式交換;組網(wǎng)星型、樹型、環(huán)型網(wǎng)絡(luò)結(jié)構(gòu);網(wǎng)絡(luò)管理的遠程全網(wǎng) 監(jiān)控管理,無人值守,時隙的多方向分配;可滿足現(xiàn)代通信網(wǎng)絡(luò)日益豐富的 多業(yè)務(wù)接入要求而設(shè)計,集高性能低速信號復(fù)接、交叉連接于一體,可以與 標準的傳輸設(shè)備組成完整的接入系統(tǒng),實現(xiàn)音頻、數(shù)據(jù)、圖像等業(yè)務(wù)的分布 式交換接入。
實現(xiàn)本實用新型的技術(shù)方案是這種系統(tǒng)包括接入設(shè)備,該設(shè)備設(shè)有單 板槽、業(yè)務(wù)板卡、音頻及數(shù)據(jù)接口,其特征是所述系統(tǒng)還包括接入設(shè)備的星 型或樹型或環(huán)型或鏈型或綜合型網(wǎng)絡(luò)連接結(jié)構(gòu),其中接入設(shè)備設(shè)有多功能板 卡(MUX)。
該技術(shù)方案還包括
所述MUX包括ST-BUS總線、鎖相環(huán)、可編程邏輯器件、El成幀器、 高級數(shù)據(jù)鏈控制協(xié)議中央處理器,其中可編程邏輯器件分別連接ST-BUS總
線、鎖相環(huán)、El成幀器、高級數(shù)據(jù)鏈控制協(xié)議中央處理器,其中鎖相環(huán)還 分別與ST-BUS總線和高級數(shù)據(jù)鏈控制協(xié)議中央處理器連接,高級數(shù)據(jù)鏈控 制協(xié)議中央處理器還分別與ST-BUS總線和El成幀器連接。
所述MUX中,中央處理器(U27)腳D0-31分別接芯片(UIO、 U12、 U31、 U17、 U32、 Ul), U27腳A0-27分別接芯片(UIO、 U31、 U17、 U32、 Ul), U27腳(55、 53、 19、 39、 10、 9、 33、 43、 40)分別接U28腳ET, U27腳212接接口 (RP8)腳7, U27腳191接接口 (RP5)腳3, U27腳(212、 191、 44、 45)分別接芯片(U15)腳(2、 4、 8、 11), U27腳(46、 48、 49、 50)分別接芯片(U31)腳(3、 4、 42、 43), U27腳58分別接U31腳14、 UIO腳IOO, U27腳21接U32腳42, U27腳(22—23)接芯片(U11)腳 (27、 26), U27腳18接U12腳32, U27腳20接Ull腳23, U27腳(27、 25、 28)分別接U12腳(28-30), U27腳(213、 204、 224)分別接接口 (CON1) 腳(8、 10、 4), U27腳226分別接C0N1腳7、接口 (RP3)腳7、芯片(U29) 腳7, U27腳(228、 227、 230)分別接RP3腳(7、 5、 1), U27腳(219、 215、 212)分別接接口 (RP8)腳(1、 3、 7), U27腳(189、 191)分別接 接口 (RP5)腳(5、 3), U27腳(182、 183、 185、 187)接接口 (RP4), U27腳(171-174、 177-180)分別接接口 (RP7、 RP6), U27腳(188、 210、 234)分別接接口 (RP1、 RP2、 RP5), U27腳236、 235、 239、 196、 194分 別接接口 (RP1、 RP2、 RP2、 RP5、 CONl)。
本實用新型具有的有益效果接入設(shè)備基于分布式交換新概念設(shè)計的智 能交叉復(fù)接設(shè)備,接入業(yè)務(wù)幾乎含括市場所存在的所有業(yè)務(wù),靈活性極高, 可隨意插拔任意業(yè)務(wù)卡實現(xiàn)業(yè)務(wù)的增減,還具備完善的網(wǎng)絡(luò)管理子系統(tǒng)對設(shè) 備遠程和/或本地的控制、管理、配制、監(jiān)視、數(shù)據(jù)加載、告警信息的收集 和顯示。接入設(shè)備的接入能力超出傳統(tǒng)接入設(shè)備很多倍,其智能交叉和多方
向時隙分配新概念有效提高了設(shè)備的性能和效率。接入設(shè)備的星型、樹型、
環(huán)型網(wǎng)絡(luò)結(jié)構(gòu);標準化結(jié)構(gòu)的板卡,電路,程序;芯片;完善的板卡端口保
護,電源保護功能;大大地降低設(shè)備成本和提高了設(shè)備的安全性。
圖1是本實用新型的鏈型網(wǎng)示意圖。
圖2是本實用新型的星型網(wǎng)示意圖。 圖3是本實用新型的綜合網(wǎng)示意圖。
圖4是本實用新型的接入設(shè)備的語音、數(shù)據(jù)、圖象、局域網(wǎng)接入示意圖。 圖5是接入設(shè)備的中繼上下話路、數(shù)據(jù)示意圖。 圖6是接入設(shè)備的話路、數(shù)據(jù)時隙交叉、數(shù)字分支示意圖。 圖7是接入設(shè)備的整體結(jié)構(gòu)示意圖,其中1機框、2板卡。 圖8是業(yè)務(wù)板卡原理框圖。 圖9是多功能板卡原理框圖。 圖IO是多功能板卡的CPU示意圖。 圖ll一圖15是多功能板卡的電路原理圖。
具體實施方式
以下結(jié)合附圖對本實用新型做進一步說明
本系統(tǒng)所使用的接入設(shè)備是結(jié)合最新通信技術(shù)和實際應(yīng)用設(shè)計的全軟 件控制、管理的智能交叉復(fù)接設(shè)備,內(nèi)置2048 X 2048無阻塞交換矩陣,實 現(xiàn)2Mb/s (El)業(yè)務(wù)通道和64Kb/s時隙的無阻塞任意的交叉連接。系統(tǒng)采 用模塊化的結(jié)構(gòu)設(shè)計,音頻、數(shù)據(jù)接口種類齊全,擴容升級方便靈活,具有 全數(shù)字交叉連接、插入分出和旁路、話路復(fù)接、數(shù)據(jù)共線等功能。
本系統(tǒng)從物理接口到信息模型完全遵循ITU-T建議等技術(shù)規(guī)范。采用全 分布式交換結(jié)構(gòu)設(shè)計,具有靈活的配置和用戶界面良好的網(wǎng)絡(luò)管理系統(tǒng),可 廣泛應(yīng)用在電信、電力、油田、交通、軍隊等公用或?qū)S猛ㄐ畔到y(tǒng),尤其能
滿足擁有大量SDH傳輸網(wǎng)絡(luò)的系統(tǒng)的大容量業(yè)務(wù)接入和組網(wǎng)需求。其高可靠 性及靈活便利的管理功能,可方便用戶開展各項業(yè)務(wù)。
本接入設(shè)備具有多種結(jié)構(gòu)形式,包括緊湊型、標準型和微小型,其中緊 湊型可以通過嵌入的CarryWave的MSTP傳輸單元組成一體化的用戶多業(yè)務(wù) 接入系統(tǒng);標準型和微小型可以配合CarryWave 2100和2100U組成具有用 戶業(yè)務(wù)接入和傳輸能力的各種接入傳輸網(wǎng)絡(luò),而且具有統(tǒng)一的mNET網(wǎng)絡(luò)管 理系統(tǒng)。
按板類型分類主要包括PWRL、 MUX、 FXS、 FXO、 E&M、 V. 24、 SI-S、 SI-0、 同向G. 703、 V. 35, ET等板卡。
單元板卡功能簡介 PWRL板
為系統(tǒng)提供二路+5V電源,實現(xiàn)上下限報警 為系統(tǒng)提供-5V電源,實現(xiàn)上下限告警 為系統(tǒng)提供的75Vrms/25HZ鈴流信號
MUX板
提供8個E1線路接口 提供本地時鐘定時或鎖定網(wǎng)絡(luò)時鐘 控制64K時隙的交叉連接
管理本框各單板,讀取單板告警信息、運行狀態(tài)、配置信息 提供本地網(wǎng)管接口,物理接口為10/100M以太網(wǎng)接口 從線路El中信令時隙提取信令,用于各站點間通信
與網(wǎng)絡(luò)類其他站點交互信息
自動發(fā)現(xiàn)網(wǎng)絡(luò)中El的連接情況 自動運算信令在網(wǎng)絡(luò)中的路由情況 支持系統(tǒng)軟件遠端在線升級 單板支持帶電熱插拔
FXO板
16路語音中繼接口
2線中繼接口
傳送電平軟件可調(diào)
語音編碼符合ITU-T G. 711建議
A率PCM編、解碼
600歐接口阻抗
環(huán)路啟動
最大2000歐環(huán)路阻抗 支持音頻、脈沖撥號
實時提供每個端口狀態(tài)信息占用、釋放
單板支持帶電熱插拔
FXS板
16路用戶語音接口 2線用戶接口 傳送電平軟件可調(diào) 語音編碼符合ITU-T G. 711建議A率PCM編、解碼 600歐接口阻抗 環(huán)路啟動
最大2000歐環(huán)路阻抗 支持音頻、脈沖撥號
實時提供每個端口狀態(tài)信息占用、釋放 單板支持帶電熱插拔 V. 24板 12路V. 24接口
低速率異步串行接口
速率在300bps—9600, 19.2Kbps,自適應(yīng)
單板支持帶電熱插拔
V. 35板: 12路V. 35接口
低速率同步串行接口
速率在Nx64kBps (n=l-32)可調(diào)節(jié)
單板支持帶電熱插拔
E&M板
12路E&M接口 4線音頻接口 I型或V型E&M信令 傳送電平軟件可調(diào) 語音編碼符合ITU-T G. 711建議
回波損耗大于22bBm
600歐接口阻抗
符合ITU-T G. 702建議
單板支持帶電熱插拔
SI-0板
8路語音中繼接口 2線中繼接口 4路V. 24接口
低速率異步串行接口
4路E&M接口
4線音頻接口
I型或V型E&M信令
實時提供每個端口狀態(tài)信息占用、釋放
單板支持帶電熱插拔
SI-S板
8路語音用戶接口
2線用戶接口 4路V. 24接口 低速率異步串行接口 4路E&M接口 4線音頻接口
I型或V型E&M信令
實時提供每個端口狀態(tài)信息占用、釋放 單板支持帶電熱插拔
同向G. 703 12路同向G. 703接口 64KBps同向 120歐平衡 單板支持帶電熱插拔 ET板
2路10/100M以太網(wǎng)接口
每路接口最大線速7. 6MBps
以太網(wǎng)接口類型為10/100BASE-T
單板支持帶電熱插拔
mNET網(wǎng)管功能簡介
Windows運行平臺
圖形化界面
自動上報網(wǎng)絡(luò)E1的連接情況
提供端到端的64K時隙圖形化交叉連接配置能力
實時監(jiān)測網(wǎng)絡(luò)內(nèi)所有站點的運行情況
實時監(jiān)測各業(yè)務(wù)端口的狀態(tài)信息
監(jiān)測各El線路的告警信息
提供詳盡的設(shè)備運行報表數(shù)據(jù)信息支持在任意站點對網(wǎng)絡(luò)內(nèi)任意節(jié)點進行系統(tǒng)軟件在線升級
支持在網(wǎng)絡(luò)內(nèi)任意站點接入網(wǎng)管
支持同時在多站點接入多個網(wǎng)管
參照業(yè)務(wù)板原理框圖
所有業(yè)務(wù)板工作原理相似,與業(yè)務(wù)連接最前端的是保護電路,防止雷擊 和浪涌對端口的沖擊,起到保護左右,接下來就是業(yè)務(wù)采樣模塊,實現(xiàn)
FXO, FXS, E&M, V. 24, V. 35, G. 703, LAN等業(yè)務(wù)到nx64kbps子速率的編碼映射, 接下來ASIC—FPGA模塊采用自主知識產(chǎn)權(quán)專用芯片,可編程邏輯器件實現(xiàn), nx64kbps的子速率業(yè)務(wù)到ST-BUS的轉(zhuǎn)換,CPU+HDLC模塊是業(yè)務(wù)板的控制核 心,主要完成對業(yè)務(wù)板的監(jiān)視與控制,實現(xiàn)與和MUX板之間的通信。 參照MUX板原理框圖
MUX板是的控制核心,將來自于各個業(yè)務(wù)板的ST-BUS的業(yè)務(wù)通過分布式 交換全交叉到各個方向的El通道。還有一個重要功能就是,MUX通過以太網(wǎng) 與計算機連接,MUX通過ST-BUS與業(yè)務(wù)板連接,從而實現(xiàn)對整套系統(tǒng)的監(jiān)視 和控制。
工作原理如下
系統(tǒng)時鐘由線路提取產(chǎn)生定時,即由LIU部分(由8片MT9075實現(xiàn))恢復(fù) 線路時鐘,經(jīng)過選擇后,進入PLL (由MT9041實現(xiàn)),產(chǎn)生系統(tǒng)時鐘和系統(tǒng)幀 頭。FRAME輸入系統(tǒng)時鐘和系統(tǒng)幀頭,成幀后進入交叉矩陣(由1片MT90820 或者1片PT5820來提供),從而提供了8路E1的雙向接口,實現(xiàn)了256X256的全 交叉。經(jīng)交叉后的數(shù)據(jù)將分成兩部分 一部分為用戶業(yè)務(wù)總線(STO-6),經(jīng) 過驅(qū)動后輸出到背板;另一部分為信令總線,提取16號時隙通道數(shù)據(jù),由 MC68360處理。反過來,信令總線和業(yè)務(wù)總線經(jīng)過交叉矩陣,進入成幀片, 同步后,由LIU輸出到遠端。
其中,時鐘產(chǎn)生與同步單元由MT9041及其外圍電路組成; MC68360的SCC1用于本地網(wǎng)管的F接口;
SCC3—部分用于本框單板的同步HDLC通信,復(fù)用為系統(tǒng)通信總線,方式 為同步HDLC; —部分用于UART方式,與本框的不具有HDLC通信能力的單板通 信;在物理上與背板的ST7共享總線。
SCC4用于遠端通信,即處理8路E1的16號通道時隙的數(shù)據(jù)的提取和插入;
在存儲器選擇上,采用總線寬度為32位,供電電壓為3.3VDRAM設(shè)計,具 體由4片IS41LV16100實現(xiàn),可提供2MX32的DRAM。而程序存儲器采用29F040。
在系統(tǒng)的邏輯方面,采用5V的CPLD設(shè)計,具體由XC9572TQ100實現(xiàn)。
權(quán)利要求1.一種智能交叉多業(yè)務(wù)網(wǎng)絡(luò)接入系統(tǒng),包括接入設(shè)備,該設(shè)備設(shè)有單板槽、業(yè)務(wù)板卡、音頻及數(shù)據(jù)接口,其特征是所述系統(tǒng)還包括接入設(shè)備的星型或樹型或環(huán)型或鏈型或綜合型網(wǎng)絡(luò)連接結(jié)構(gòu),其中接入設(shè)備設(shè)有多功能板卡(MUX)。
2. 如權(quán)利要求1所述的智能交叉多業(yè)務(wù)網(wǎng)絡(luò)接入系統(tǒng),其特征是所述 MUX包括ST-BUS總線、鎖相環(huán)、可編程邏輯器件、El成幀器、高級數(shù)據(jù) 鏈控制協(xié)議中央處理器,其中可編程邏輯器件分別連接ST-BUS總線、鎖相 環(huán)、El成幀器、高級數(shù)據(jù)鏈控制協(xié)議中央處理器,其中鎖相環(huán)還分別與 ST-BUS總線和高級數(shù)據(jù)鏈控制協(xié)議中央處理器連接,高級數(shù)據(jù)鏈控制協(xié)議 中央處理器還分別與ST-BUS總線和El成幀器連接。
3. 如權(quán)利要求1或2所述的智能交叉多業(yè)務(wù)網(wǎng)絡(luò)接入系統(tǒng),其特征是 所述MUX中,中央處理器(U27)腳D0-31分別接芯片(UIO、 U12、 U31、 U17、 IB2、 Ul), U27腳A0-27分別接芯片(UIO、 U31、 U17、 U32、 Ul), U27腳(55、 53、 19、 39、 10、 9、 33、 43、 40)分別接U28腳ET, U27腳 212接接口 (RP8)腳7, U27腳191接接口 (RP5)腳3, U27腳(212、 191、 44、 45)分別接芯片(U15)腳(2、 4、 8、 11), U27腳(46、 48、 49、 50) 分別接芯片(U31)腳(3、 4、 42、 43), U27腳58分別接U31腳14、 U10 腳IOO, U27腳21接U32腳42, U27腳(22—23)接芯片(U11)腳(27、 26), U27腳18接U12腳32, U27腳20接Ull腳23, U27腳(27、 25、 28)分別接U12腳(28-30), U27腳(213、 204、 224)分別接接口 (C0N1) 腳(8、 10、 4), U27腳226分別接C0N1腳7、接口 (RP3)腳7、芯片(U29) 腳7, U27腳(228、 227、 230)分別接RP3腳(7、 5、 1), U27 腳(219、 215、 212)分別接接口 (RP8)腳(1、 3、 7), U27腳(189、 191)分別接 接口 (RP5)腳(5、 3), U27腳(182、 183、 185、 187)接接口 (RP4), U27腳(171-174、 177-180)分別接接口 (RP7、 RP6), U27腳(188、 210、 234)分別接接口 (RP1、 RP2、 RP5), U27腳236、 235、 239、 196、 194分 別接接口 (RP1、 RP2、 RP2、 RP5、 CONl)。
專利摘要一種智能交叉多業(yè)務(wù)網(wǎng)絡(luò)接入系統(tǒng),包括接入設(shè)備,該設(shè)備設(shè)有單板槽、業(yè)務(wù)板卡、音頻及數(shù)據(jù)接口;所述系統(tǒng)包括接入設(shè)備的星型或樹型或環(huán)型或鏈型或綜合型網(wǎng)絡(luò)連接結(jié)構(gòu),其中接入設(shè)備設(shè)有多功能板卡(MUX);所述MUX包括ST-BUS總線、鎖相環(huán)、可編程邏輯器件、E1成幀器、高級數(shù)據(jù)鏈控制協(xié)議中央處理器。
文檔編號H04Q11/04GK201063815SQ200720120598
公開日2008年5月21日 申請日期2007年6月8日 優(yōu)先權(quán)日2007年6月8日
發(fā)明者丁后泉, 瑜 李, 陳柱濤 申請人:深圳鍵橋通訊技術(shù)股份有限公司