專利名稱:串行Flash電路及具有串行Flash電路的電視機的制作方法
技術領域:
本實用新型屬于電視機電路技術領域,具體地說涉及電視機內(nèi)部的Flash 電路部分。
背景技術:
由于Flash電路具有強大的數(shù)據(jù)讀寫功能,其在電子電路中起到非常關鍵 的作用,但面對產(chǎn)品功能的不斷升級,電路的復雜性和版圖設計的難度不斷增 大,在不影響電路性能的情況下,優(yōu)化Flash電聘"沒計,將有利于實現(xiàn)電路的 小巧化。目前,電視機功能的增強,電路部分也是不斷復雜化,優(yōu)化其內(nèi)部的Flash 電路,將有利于實現(xiàn)其內(nèi)部電路的小巧化及布局簡潔化。 實用新型內(nèi)容本實用新型的任務之一在于克服現(xiàn)有技術中的Flash電路結(jié)構復雜的缺 點,提供一種讀寫效率高、結(jié)構筒單的串行Flash電路。本實用新型的任務之二在于提供一種采用上述串行Flash電路的電視機。 為實現(xiàn)任務一,其采用的技術解決方案是一種串行Flash電路,其包括主控電路,主控電路配置數(shù)據(jù)存儲電路,主 控電路與數(shù)據(jù)存儲電路對應部分連接。上述主控電路由主控芯片完成其功能,數(shù)據(jù)存儲電路由串行Flash芯片完 成其數(shù)據(jù)存儲功能。上述串行Flash芯片的控制管腳、數(shù)據(jù)輸入管腳、凄t據(jù)輸出管腳、時鐘管 腳、寫保護管腳,分別與主控芯片的對應管腳連接。上述串行Flash芯片讀才莫式工作頻率為33MHz~ lOOMHz。
上述串行Flash芯片支持3. OV電壓供電,存儲容量為4M位。 為實現(xiàn)任務二,其技術解決方案是具有串行Flash電路的電視機,設有串行Flash電路,所述串行Flash電 路包括主控電路,主控電路配置數(shù)據(jù)存儲電路,主控電路與數(shù)據(jù)存儲電路對應 部分連接。上述主控電路由主控芯片完成其功能,數(shù)據(jù)存儲電路由串行Flash芯片完 成其數(shù)據(jù)存儲功能。上述串行Flash芯片的控制管腳、數(shù)據(jù)輸入管腳、數(shù)據(jù)輸出管腳、時鐘管 腳、寫保護管腳,分別與主控芯片的對應管腳連接。上述串行Flash芯片讀模式工作頻率為33MHz ~100MHz。 上述串行Flash芯片支持3. 0V電壓供電,存儲容量為4M位。 本實用新型的有益效果是采用上述串行Flash電路的電視機,在不影響 電視機性能的情況下,優(yōu)化其Flash電路的設計,用串行Flash電路替換原來 使用的并行Flash電路,此串行Flash電路的串行Flash芯片僅有八個管腳, 大大簡化了電路設計及節(jié)約了 PCB版圖的面積,此電路大約只有原電路的1/6, 有利于實現(xiàn)電路的小巧化。此電路設計還可以替代一些EEPROM器件。
圖1為本實用新型的電路連接框圖; 圖2為本實用新型的電路連接示意圖。
以下結(jié)合附圖對本實用新型進行說明具體實施方式實施例1結(jié)合圖1、圖2,串行Flash電路包括主控電路及數(shù)據(jù)存儲電路,主控電路 由主控芯片完成其功能,數(shù)據(jù)存儲電路由串行Flash芯片完成其數(shù)據(jù)存儲功能, 串行Flash芯片讀模式工作頻率為33MHz,支持3. OV電壓供電,存儲容量為4M 位。串行Flash芯片的控制管腳(CE)、數(shù)據(jù)輸入管腳(SI)、數(shù)據(jù)輸出管腳(SO)、
時鐘管腳(SCK)、寫保護管腳(WP),分別與主控芯片的對應管腳連接。此串行Flash電路有兩種工作模式,下載模式和正常(作為程序存儲器) 模式,下載模式過程中,主控芯片置串行Flash芯片的寫保護管腳(WP)為高電 平,串行Flash芯片在主控芯片的控制下通過數(shù)據(jù)輸入管腳(SI)進行程序的擦 除和寫入。在正常模式下,主控芯片置串行Flash芯片的寫保護管腳(WP)為低 電平,串行Flash芯片作為代碼存儲區(qū),在主控芯片的控制下通過數(shù)據(jù)輸入管 腳(SI)和數(shù)據(jù)輸出管腳(SO)來訪問程序。 實施例2結(jié)合圖1、圖2,具有所述串行Flash電路的電視才幾,其串行Flash電路包 括主控電路及數(shù)據(jù)存儲電路,主控電路由主控芯片完成其功能,數(shù)據(jù)存儲電路 由串行Flash芯片完成其數(shù)據(jù)存儲功能,串行Flash芯片讀模式工作頻率為 33MHz,支持3. OV電壓供電,存儲容量為4M位。串行Flash芯片的控制管腳(CE )、 數(shù)據(jù)輸入管腳(SI)、數(shù)據(jù)輸出管腳(SO)、時鐘管腳(SCK)、寫保護管腳(WP),分 別與主控芯片的對應管腳連接。此串行Flash電路有兩種工作模式,下載模式和正常(作為程序存儲器) 模式,下載模式過程中,主控芯片置串行Flash芯片的寫保護管腳(WP)為高電 平,串行Flash芯片在主控芯片的控制下通過數(shù)據(jù)輸入管腳(SI)進行程序的擦 除和寫入。在正常模式下,主控芯片置串行Flash芯片的寫保護管腳(WP)為低 電平,串行Flash芯片作為代碼存儲區(qū),在主控芯片的控制下通過數(shù)據(jù)輸入管 腳(SI)和數(shù)據(jù)輸出管腳(SO)來訪問程序。
權利要求1、一種串行Flash電路,其包括主控電路,其特征在于主控電路配置數(shù)據(jù)存儲電路,主控電路與數(shù)據(jù)存儲電路對應部分連接。
2、 根據(jù)權利要求1所述的串行Flash電路,其特征在于,所述主控電路由 主控芯片完成其功能,數(shù)據(jù)存儲電路由串行Flash芯片完成其數(shù)據(jù)存儲功能。
3、 根據(jù)權利要求2所述的串行Flash電路,其特征在于,所述串行Flash 芯片的控制管腳、數(shù)據(jù)輸入管腳、數(shù)據(jù)輸出管腳、時鐘管腳、寫保護管腳,分 別與主控芯片的對應管腳連接。
4、 根據(jù)權利要求2或3所述的串行Flash電路,其特征在于,所述串行 Flash芯片讀才莫式工作頻率為33MHz ~ 100MHz。
5、 根據(jù)權利要求4所述的串行Flash電路,其特征在于,所述串行Flash 芯片支持3. 0V電壓供電,存儲容量為4M位。
6、 具有串行Flash電路的電視機,設有串行Flash電路,串行Flash電路 包括主控電路,其特征在于主控電路配置數(shù)據(jù)存儲電路,主控電路與數(shù)據(jù)存 儲電路對應部分連接。
7、 根據(jù)權利要求6所述的電視機,其特征在于,所述主控電路由主控芯片 完成其功能,數(shù)據(jù)存儲電路由串行Flash芯片完成其數(shù)據(jù)存儲功能。
8、 根據(jù)權利要求7所述的電視機,其特征在于,所述串行Flash芯片的控 制管腳、數(shù)據(jù)輸入管腳、數(shù)據(jù)輸出管腳、時鐘管腳、寫4呆護管腳,分別與主控 芯片的對應管腳連接。
9、 根據(jù)權利要求6或7所述的電視機,其特征在于,所述串行Flash芯片 讀模式工作頻率為33MHz ~ lOOMHz。
10、 根據(jù)權利要求6或7所述的電視機,其特征在于,所述串行Flash芯 片支持3. OV電壓供電,存儲容量為4M位。
專利摘要本實用新型公開一種具有所述串行Flash電路的電視機,其串行Flash電路包括主控電路及數(shù)據(jù)存儲電路,主控電路由主控芯片完成其功能,數(shù)據(jù)存儲電路由串行Flash芯片完成其數(shù)據(jù)存儲功能,串行Flash芯片讀模式工作頻率為33MHz,支持3.0V電壓供電,存儲容量為4M位。串行Flash芯片的控制管腳、數(shù)據(jù)輸入管腳、數(shù)據(jù)輸出管腳、時鐘管腳、寫保護管腳,分別與主控芯片的對應管腳連接。采用此串行Flash電路的電視機,由于采用串行Flash芯片僅有八個管腳,大大簡化了電路設計及節(jié)約了PCB版圖的面積,此電路大約只有原電路的1/6,有利于實現(xiàn)電路的小巧化。
文檔編號H04N5/44GK201054663SQ20072002454
公開日2008年4月30日 申請日期2007年6月29日 優(yōu)先權日2007年6月29日
發(fā)明者劉小建, 兵 李, 李志偉 申請人:青島海信電器股份有限公司