專利名稱:網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及通信技術(shù)測試設(shè)備領(lǐng)域,尤其是一種實(shí)現(xiàn)網(wǎng)絡(luò)設(shè)備的性能測 試、支持開發(fā)過程中設(shè)備內(nèi)部故障檢測和參數(shù)調(diào)整的網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)。
技術(shù)背景在數(shù)字通信系統(tǒng)的性能測試中,通常使用誤碼測試儀、信號衰減器、邏 輯分析儀、示波器等設(shè)備對其進(jìn)行性能測量、故障定位和參數(shù)調(diào)整。誤碼測 試儀產(chǎn)生測試數(shù)據(jù)流來模擬實(shí)際業(yè)務(wù)、或產(chǎn)生特殊的信元以便定位故障。測 試數(shù)據(jù)流發(fā)送給被測的數(shù)字通信系統(tǒng)后,該數(shù)據(jù)流的方向一般存在兩種情 況1)本端點(diǎn)設(shè)備到對端點(diǎn)設(shè)備的對通測試,測試數(shù)據(jù)流與正常工作模式 下的業(yè)務(wù)流相同,實(shí)現(xiàn)遠(yuǎn)端設(shè)備之間的端點(diǎn)到端點(diǎn)的通信;2)單設(shè)備回環(huán) 測試,測試數(shù)據(jù)流通過本端設(shè)備后,不是流向?qū)Χ嗽O(shè)備而是通過本端設(shè)備的 接收通道返回,該返回點(diǎn)可以是設(shè)備任何一級,實(shí)現(xiàn)單設(shè)備獨(dú)立測試。為了實(shí)現(xiàn)上述測試方案,首先需要誤碼測試儀產(chǎn)生的測試數(shù)據(jù)流需要替 代通信信源,這就需要測試數(shù)據(jù)流具有近似于隨機(jī)信號的性能。由于PN碼具 有良好的隨機(jī)性,因此測試數(shù)據(jù)流一般都以PN碼為基礎(chǔ)。ITU—T在O. 150標(biāo) 準(zhǔn)中的常用的PN碼長、碼型和相應(yīng)被測系統(tǒng)的速率。另外,為了定位故障或方便設(shè)備調(diào)試需要能夠產(chǎn)生特殊的信元,如信 令流。同時為了確認(rèn)傳輸系統(tǒng)的業(yè)務(wù)承載能力,通用的IP或ATM業(yè)務(wù)測試儀 可以模擬實(shí)際業(yè)務(wù)產(chǎn)生過程,以便實(shí)現(xiàn)高層協(xié)議分析。為了實(shí)現(xiàn)設(shè)備調(diào)試的故障定位或參數(shù)調(diào)整,構(gòu)建上述測試方案的對通或 者回環(huán)測試通路,需要提供輔助功能模塊1)在對通測試中,輔助功能模 塊模擬被測設(shè)備通路中的子系統(tǒng)、連接對端設(shè)備、添加干擾、提供測試端口、 數(shù)據(jù)采集和預(yù)處理;2)在回環(huán)測試中,輔助功能模塊實(shí)現(xiàn)被測設(shè)備通路中 的發(fā)送和接收通路的回環(huán)連接、添加干擾、提供測試端口。測試系統(tǒng)的時鐘同步是關(guān)鍵技術(shù),通常測試儀需要與被測試系統(tǒng)建立時 鐘同步關(guān)系,以控制數(shù)據(jù)發(fā)送和接收。而在對通模式下,端點(diǎn)與端點(diǎn)的誤碼 儀之間需要時鐘同步,以便統(tǒng)計(jì)業(yè)務(wù)量、計(jì)算時間相關(guān)指標(biāo)。現(xiàn)有的高速誤碼測試儀能夠直接測試光傳輸系統(tǒng),而低速誤碼測試儀能夠測試幾十Mbps數(shù)據(jù)速率及更低的速率的傳輸系統(tǒng),如PDH傳輸系統(tǒng),無線接入、傳輸網(wǎng)等。這些測試儀設(shè)計(jì)的主要不足是雖然能夠測試數(shù)字通信系 統(tǒng)的性能,但是給出的測試能力有限,尤其是不能統(tǒng)一測試系統(tǒng)的各種設(shè)備 或模塊,從而無法對測試出來的被測系統(tǒng)的異常,如誤碼、丟包等現(xiàn)象進(jìn)行 有效分析,不能有效地幫助開發(fā)人員診斷被測系統(tǒng),從而定位問題。 發(fā)明內(nèi)容本發(fā)明的目的是提供一種網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)。該系統(tǒng)能夠?qū)Ρ粶y系統(tǒng)進(jìn) 行性能測量、故障定位和參數(shù)調(diào)整,通過統(tǒng)一的機(jī)制保證測試的全面性,故 障定位的有效性。為達(dá)到上述目的,本發(fā)明提供一種網(wǎng)絡(luò)綜合調(diào)測系統(tǒng),由至少一個基本 配置設(shè)備和至少一個擴(kuò)展配置設(shè)備級聯(lián)組成,或者由至少一個基本配置設(shè)備 組成,其關(guān)鍵在于A、所述基本配置設(shè)備完成系統(tǒng)管理、模塊之間接口適配、時鐘分配、 業(yè)務(wù)源發(fā)生和測試結(jié)果分析顯示功能;B、 所述擴(kuò)展配置設(shè)備實(shí)現(xiàn)被測試設(shè)備內(nèi)部故障監(jiān)測、參數(shù)調(diào)整和輔 助組網(wǎng)連接,根據(jù)所述擴(kuò)展配置設(shè)備的用途分為性能測試擴(kuò)展配置設(shè)備和系 統(tǒng)調(diào)試擴(kuò)展配置設(shè)備;其中性能測試擴(kuò)展配置設(shè)備是在所述基本配置設(shè)備基礎(chǔ)上提供IP和ATM接口以疊加通用IP或ATM業(yè)務(wù)測試儀;所述擴(kuò)展配置設(shè)備設(shè)置有擴(kuò)展功能模塊實(shí)現(xiàn)被測試設(shè)備內(nèi)部監(jiān)測和參 數(shù)調(diào)整,該擴(kuò)展模塊可分為a、數(shù)據(jù)鏈路層協(xié)議功能調(diào)測模塊;b、數(shù)字化 信道功能調(diào)測模塊;所述擴(kuò)展模塊實(shí)現(xiàn)被測系統(tǒng)的數(shù)據(jù)鏈路層協(xié)議和數(shù)字化 信道功能子系統(tǒng)測試,實(shí)現(xiàn)通信設(shè)備的端點(diǎn)到本端點(diǎn)的回環(huán)測試,實(shí)現(xiàn)通信 設(shè)備組網(wǎng)的端點(diǎn)到對端點(diǎn)對通測試、以及多端點(diǎn)之間組網(wǎng)測試。所述基本配置設(shè)備和擴(kuò)展配置設(shè)備設(shè)置有提供掛接邏輯分析儀或者數(shù) 字示波器的測試端口。所述基本配置設(shè)備由二個以上基本功能模塊級聯(lián)組成,擴(kuò)展配置設(shè)備由 所述基本測試功能模塊和擴(kuò)展功能模塊級聯(lián)組成;A、所述基本配置設(shè)備由主控單元、接口單元、時鐘單元、基本業(yè)務(wù)源 發(fā)生器及接收器單元、電源單元、設(shè)備殼體和電纜配件組成,其中a、 主控單元完成管理、配置、測試結(jié)果分析和顯示功能;b、 接口單元完成與被測試設(shè)備、擴(kuò)展配置設(shè)備以及基本配置設(shè)備之 間的級聯(lián);C、 時鐘單元完成基本配置設(shè)備與被測試設(shè)備之間的同步,提供被測 試設(shè)備以及其他擴(kuò)展配置設(shè)備的同步時鐘源;d、基本業(yè)務(wù)源發(fā)生器及接收器單元產(chǎn)生特定的測試業(yè)務(wù)流或者適配 由所級聯(lián)的標(biāo)準(zhǔn)業(yè)務(wù)發(fā)生模塊所產(chǎn)生的業(yè)務(wù)源,接收對端設(shè)備發(fā)送的數(shù)據(jù)并 解析業(yè)務(wù)流和信令流;e、電源單元為基本配置設(shè)備以及其他無電源單元的擴(kuò)展配置設(shè)備提 供二次電源;基本配置設(shè)備的硬件結(jié)構(gòu)是由一塊單片機(jī)、 一個現(xiàn)場可編程門陣列芯片F(xiàn)PGA和電源電路組成,單片機(jī)就是所述主控單元,電源電路就是所述電源單 元,F(xiàn)'PGA內(nèi)包含所述時鐘單元和基本業(yè)務(wù)源發(fā)生器及接收器單元,基本業(yè)務(wù) 源發(fā)生器及接收器單元由PN碼收發(fā)模塊、幀序列號收發(fā)模塊、總線模塊和 解幀、組幀模塊組成單片機(jī)與FPGA串口連接,單片機(jī)輸出的控制信號經(jīng)FPGA的內(nèi)部總線串 口分別發(fā)送給PN碼收發(fā)模塊、幀序列號收發(fā)模塊和解幀、組幀模塊??偩€模塊實(shí)現(xiàn)與擴(kuò)展配置設(shè)備的級聯(lián),并通過串口處理模塊接收所述 單片機(jī)發(fā)送出的控制信息給擴(kuò)展配置設(shè)備;當(dāng)基本配置設(shè)備或擴(kuò)展配置設(shè)備要發(fā)送誤碼信息時幀序列號收發(fā)模 塊產(chǎn)生幀序列號,發(fā)送給解幀、組幀模塊;PN碼收發(fā)模塊產(chǎn)生線性或非 線性序列PN碼,發(fā)送給解幀、組幀模塊;解幀、組幀模塊對每幀數(shù)據(jù)標(biāo) 號,并組幀成誤碼信息,將原始幀序列號和PN碼,誤碼信息發(fā)送給其他基 本配置設(shè)備或擴(kuò)展配置設(shè)備;當(dāng)基本配置設(shè)備或擴(kuò)展配置設(shè)備要接收誤碼信息時:解幀、組幀模塊 獲取誤碼信息,并對誤碼信息進(jìn)行解幀,獲得控制數(shù)據(jù)并發(fā)送給幀序列號收 發(fā)模塊和PN碼收發(fā)模塊,還分別發(fā)送幀序列號給幀序列號收發(fā)模塊,發(fā)送 PN碼給PN碼收發(fā)模塊;幀序列號收發(fā)模塊產(chǎn)生本地序列號與收到的幀序 列號比較,來判斷測試數(shù)據(jù)流是否發(fā)生了丟幀;PN碼收發(fā)模塊對收到的 PN碼進(jìn)行分析,給出誤碼。PN碼收發(fā)模塊、幀序列號收發(fā)模塊和解幀、組 幀模塊分別發(fā)送檢測結(jié)果給單片機(jī)。B、所述擴(kuò)展配置設(shè)備中的基本測試功能模塊由主控單元、接口單元、 時鐘單元、業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)、接收器和添加千擾單元、設(shè)備殼體和電纜配件組 成,其中a、 主控單元接受基本配置設(shè)備的控制,完成管理、配置、測試結(jié)果 分析功能;b、 接口單元完成與被測試設(shè)備、擴(kuò)展配置設(shè)備以及基本配置設(shè)備之 間的級聯(lián);c、 時鐘單元,完成與基本配置設(shè)備之間的同步;d、 業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)、接收器和添加干擾單元;e、 設(shè)備殼體和電纜配件?;緶y試功能模塊的硬件結(jié)構(gòu)是一個現(xiàn)場可編程門陣列芯片F(xiàn)PGA,該 FPGA內(nèi)包含所述接口單元、時鐘單元和業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)、接收器和添加千擾單 元接口單元就是串口處理模塊,時鐘單元就是時鐘模塊,業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)、 接收器和添加干擾單元主要包括總線模塊、PN碼收發(fā)模塊、幀序列號收發(fā)模 塊和業(yè)務(wù)數(shù)據(jù)處理模塊,還包括數(shù)據(jù)鏈路層協(xié)議功能調(diào)測模塊和數(shù)字化信道總線模塊實(shí)現(xiàn)與基本配置設(shè)備的級聯(lián),并通過串口處理模塊分別向時 鐘模塊、PN碼收模塊、幀序列號收模塊和業(yè)務(wù)數(shù)據(jù)處理模塊發(fā)送控制信息;時鐘模塊分別向串口處理模塊、總線模塊、PN碼收模塊、幀序列號收 模塊和業(yè)務(wù)數(shù)據(jù)處理模塊發(fā)送工作時鐘;業(yè)務(wù)數(shù)據(jù)處理模塊八、分別與幀序列號收發(fā)模塊和業(yè)務(wù)數(shù)據(jù)處理模塊 進(jìn)行數(shù)據(jù)流交換,B、還向PN碼收模塊發(fā)送PN碼和控制數(shù)據(jù),向幀序列號 收模塊發(fā)送幀序列號和控制數(shù)據(jù),C、與被測試設(shè)備進(jìn)行數(shù)據(jù)流交換;PN碼收模塊和幀序列號收模塊分別通過串口處理模塊向卜.傳送檢測結(jié)果。所述基本配置設(shè)備的主控單元統(tǒng)一管理、控制所述基本配置設(shè)備和擴(kuò)展 配置設(shè)備的測試分析、時鐘子系統(tǒng),通過界面設(shè)置,測試不同的被測系統(tǒng)、 同一被測系統(tǒng)的不同功能單元,具有可擴(kuò)展性;A、所述網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)通過基本配置設(shè)備的界面統(tǒng)一配置不同的擴(kuò) 展配置設(shè)備,管理所述擴(kuò)展模塊、配置有業(yè)務(wù)源發(fā)生器、開放與邏輯分析儀 和數(shù)字示波器連接的測試端口,基本配置設(shè)備的業(yè)務(wù)源發(fā)生器通過速率、碼 型的選擇產(chǎn)生不同的測試數(shù)據(jù)流,通過選擇成幀、解幀模塊可以測試不同通 信系統(tǒng),或者同一通信系統(tǒng)中的不同單元;B、網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)采用統(tǒng)一的數(shù)據(jù)分析機(jī)制,基本配置設(shè)備的主控 單元統(tǒng)一處理該機(jī)構(gòu)所采集的數(shù)據(jù),以及擴(kuò)展配置設(shè)備采集并經(jīng)過預(yù)處理后 的數(shù)據(jù),支持網(wǎng)絡(luò)流量、時延、時延抖動、丟包、丟幀、特定誤碼和特定信 元分析,當(dāng)出現(xiàn)特定或異常事件時能夠進(jìn)行觸發(fā)和告警,得出測試結(jié)果,由 基本模塊界面顯示所述測試結(jié)果,并通過數(shù)據(jù)接口發(fā)送到外部存儲單元;C、網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)采用統(tǒng)一的測試時鐘源,基本配置設(shè)備提供測試 系統(tǒng)的時鐘源,擴(kuò)展配置設(shè)備通過帶外和帶內(nèi)方式支持與基本配置設(shè)備同時 鐘源。本發(fā)明的顯著效果是能夠?qū)Ρ粶y系統(tǒng)進(jìn)行性能測量、故障定位和參數(shù) 調(diào)整,通過統(tǒng)一的機(jī)制保證測試的全面性,故障定位的有效性,解決了現(xiàn)有 誤碼測試儀因?yàn)槠涔δ苣K獨(dú)立設(shè)計(jì)所帶來的調(diào)試功能不能充分利用的缺 陷。本發(fā)明通過測試儀的多級功能模塊聯(lián)合工作和統(tǒng)一化的管理配置,能夠 對被測試的通信系統(tǒng)的整體性能以及通信系統(tǒng)的功能模塊進(jìn)行測試,給出全 面的測試分析結(jié)果;能夠合理布置測試點(diǎn),從而有效的定位故障。總之,本 測試儀通過統(tǒng)一化的構(gòu)架設(shè)計(jì),擴(kuò)展了通信系統(tǒng)測試能力。
圖l是本發(fā)明的整體框圖;圖2是本發(fā)明測試設(shè)備的內(nèi)部組成框圖;圖3是擴(kuò)展配置工作于回環(huán)模式下的設(shè)備連接圖;圖4是本發(fā)明測試無線通信系統(tǒng)時的整體框圖;圖5是基本配置設(shè)備中的FPGA內(nèi)部功能模塊框圖;圖6是基本測試功能模塊中的FPGA內(nèi)部功能模塊框圖;圖7是m序列的生成電路圖;圖8是本發(fā)明的m序列發(fā)生器電路圖;圖9是本發(fā)明的PN碼同步電路圖;圖10是本發(fā)明的測試數(shù)據(jù)流格式圖。
具體實(shí)施方式
下面結(jié)合附圖和具體實(shí)施例對本發(fā)明作進(jìn)一步詳細(xì)說明如圖1、 2所示 一種網(wǎng)絡(luò)綜合調(diào)測系統(tǒng),由至少一個基本配置設(shè)備和至少一個擴(kuò)展配置設(shè)備級聯(lián)組成,或者由至少一個基本配置設(shè)備組成,其特征在于A、 所述基本配置設(shè)備完成系統(tǒng)管理、模塊之間接口適配、時鐘分配、 業(yè)務(wù)源發(fā)生和測試結(jié)果分析顯示功能;B、 所述擴(kuò)展配置設(shè)備實(shí)現(xiàn)被測試設(shè)備內(nèi)部故障監(jiān)測、參數(shù)調(diào)整和輔 助組網(wǎng)連接,根據(jù)所述擴(kuò)展配置設(shè)備的用途分為性能測試擴(kuò)展配置設(shè)備和系 統(tǒng)調(diào)試擴(kuò)展配置設(shè)備;其中性能測試擴(kuò)展配置設(shè)備是在所述基本配置設(shè)備基礎(chǔ)上提供IP和ATM接口以疊加通用IP或ATM業(yè)務(wù)測試儀;如圖3所示所述擴(kuò)展配置設(shè)備設(shè)置有擴(kuò)展功能模塊實(shí)現(xiàn)被測試設(shè)備內(nèi) 部監(jiān)測和參數(shù)調(diào)整,該擴(kuò)展模塊可分為a、數(shù)據(jù)鏈路層協(xié)議功能調(diào)測模塊; b、數(shù)字化信道功能調(diào)測模塊;所述擴(kuò)展模塊實(shí)現(xiàn)被測系統(tǒng)的數(shù)據(jù)鏈路層協(xié) 議和數(shù)字化信道功能子系統(tǒng)測試,實(shí)現(xiàn)通信設(shè)備的端點(diǎn)到本端點(diǎn)的回環(huán)測 試,實(shí)現(xiàn)通信設(shè)備組網(wǎng)的端點(diǎn)到對端點(diǎn)對通測試、以及多端點(diǎn)之間組網(wǎng)測試。所述基本配置設(shè)備和擴(kuò)展配置設(shè)備設(shè)置有提供掛接邏輯分析儀或者數(shù) 字示波器的測試端口。如圖5、 6所示所述基本配置設(shè)備由二個以上基本功能模塊級聯(lián)組成, 擴(kuò)展配置設(shè)備由所述基本測試功能模塊和擴(kuò)展功能模塊級聯(lián)組成;A、 所述基本配置設(shè)備由主控單元、接口單元、時鐘單元、基本業(yè)務(wù)源 發(fā)生器及接收器單元、電源單元、設(shè)備殼體和電纜配件組成,其中a、 主控單元完成管理、配置、測試結(jié)果分析和顯示功能;b、 接口單元完成與被測試設(shè)備、擴(kuò)展配置設(shè)備以及基本配置設(shè)備之 間的級聯(lián);C、時鐘單元完成基本配置設(shè)備與被測試設(shè)備之間的同步,提供被測 試設(shè)備以及其他擴(kuò)展配置設(shè)備的同步時鐘源;d、 基本業(yè)務(wù)源發(fā)生器及接收器單元產(chǎn)生特定的測試業(yè)務(wù)流或者適配 由所級聯(lián)的標(biāo)準(zhǔn)業(yè)務(wù)發(fā)生模塊所產(chǎn)生的業(yè)務(wù)源,接收對端設(shè)備發(fā)送的數(shù)據(jù)并 解析業(yè)務(wù)流和信令流;e、 電源單元為基本配置設(shè)備以及其他無電源單元的擴(kuò)展配置設(shè)備提 供二次電源;B、 所述擴(kuò)展配置設(shè)備中的基本測試功能模塊由主控單元、接口單元、 時鐘單元、業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)、接收器和添加干擾單元、設(shè)備殼體和電纜配件組 成,其中a、 主控單元接受基本配置設(shè)備的控制,完成管理、配置、測試結(jié)果 分析功能;b、 接口單元完成與被測試設(shè)備、擴(kuò)展配置設(shè)備以及基本配置設(shè)備之 間的級聯(lián);c、 時鐘單元,完成與基本配置設(shè)備之間的同步;d、 業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)、接收器和添加干擾單元;e、 設(shè)備殼體和電纜配件。所述基本配置設(shè)備的主控單元統(tǒng)一管理、控制所述基本配置設(shè)備和擴(kuò)展 配置設(shè)備的測試分析、時鐘子系統(tǒng),通過界面設(shè)置,測試不同的被測系統(tǒng)、 同一被測系統(tǒng)的不同功能單元,具有可擴(kuò)展性;A、所述網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)通過基本配置設(shè)備的界面統(tǒng)一配置不同的擴(kuò) 展配置設(shè)備,管理所述擴(kuò)展模塊、配置有業(yè)務(wù)源發(fā)生器、開放與邏輯分析儀 和數(shù)字示波器連接的測試端口,基本配置設(shè)備的業(yè)務(wù)源發(fā)生器通過速率、碼 型的選擇產(chǎn)生不同的測試數(shù)據(jù)流,通過選擇成幀、解幀模塊可以測試不同通 信系統(tǒng),或者同一通信系統(tǒng)中的不同單元;B、網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)采用統(tǒng)一的數(shù)據(jù)分析機(jī)制,基本配置設(shè)備的主控 單元統(tǒng)一處理該機(jī)構(gòu)所采集的數(shù)據(jù),以及擴(kuò)展配置設(shè)備采集并經(jīng)過預(yù)處理后 的數(shù)據(jù),支持網(wǎng)絡(luò)流量、時延、時延抖動、丟包、丟幀、特定誤碼和特定信 元分析,當(dāng)出現(xiàn)特定或異常事件時能夠進(jìn)行觸發(fā)和告警,得出測試結(jié)果,由 基本模塊界面顯示所述測試結(jié)果,并通過數(shù)據(jù)接口發(fā)送到外部存儲單元;C、網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)采用統(tǒng)一的測試時鐘源,基本配置設(shè)備提供測試 系統(tǒng)的時鐘源,擴(kuò)展配置設(shè)備通過帶外和帶內(nèi)方式支持與基本配置設(shè)備同時 鐘源。其工作原理是如圖1所示,虛線框內(nèi)是被測通信系統(tǒng),框外是本網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)。 本網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)的基本配置設(shè)備是必不可少的,而擴(kuò)展配置設(shè)備是可選項(xiàng),基本配置設(shè)備和擴(kuò)展配置設(shè)備通過總線連接。被測設(shè)備(DUT, Device Under Testing)是一個通信系統(tǒng),按其在網(wǎng)絡(luò)作用將被測試系統(tǒng)其分割為 三個部分,分別稱之為被測設(shè)備一A,被測設(shè)備—B,被測設(shè)備一C。測試時我們 在每個DUT功能部分需要測試系統(tǒng)的基本配置單元相連接,而擴(kuò)展配置設(shè)備 作為可選項(xiàng),可以適當(dāng)?shù)倪x擇作為測試系統(tǒng)的一部分。以無線通信系統(tǒng)為本調(diào)測設(shè)備實(shí)施例。 一般無線通信系統(tǒng)涉及的網(wǎng)絡(luò)層 次有MAC層和物理層,遵照國際電信聯(lián)盟(ITU)的DOCSIS (Data Over Cable Service Interface Specification)協(xié)議標(biāo)準(zhǔn),物理層一般又分為傳輸匯 聚子層(TC層)和物理媒體相關(guān)子層(PMD層)。所以可以將被測系統(tǒng)以MAC 層,TC層,PMD層分割成三部分,在各個部分之間插入擴(kuò)展配置設(shè)備,如圖2 所示?;九渲迷O(shè)備和被測設(shè)備直接通過業(yè)務(wù)口連接;擴(kuò)展配置設(shè)備A通過 模仿MAC層與TC層的層間接口來實(shí)現(xiàn)與被測設(shè)備的連接,并實(shí)現(xiàn)被測設(shè)備MAC 層與TC層的分割;擴(kuò)展配置B通過模仿TC層與PMD層的層間接口來實(shí)現(xiàn)與被測 設(shè)備的連接,并實(shí)現(xiàn)被測設(shè)備TC層與PMD層的分割。本網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)在實(shí)現(xiàn)被測設(shè)備的端點(diǎn)到本端點(diǎn)的回環(huán)測試時,在 兩個對等的擴(kuò)展配置設(shè)備處直接打環(huán),以擴(kuò)展配置設(shè)備之間的環(huán)路替代原來 被測設(shè)備的通路。例如,將擴(kuò)展配置1一A和擴(kuò)展配置2—A如圖2中的虛線連接, 用擴(kuò)展配置來實(shí)現(xiàn)回環(huán)測試。這樣測試數(shù)據(jù)流方向如圖3所示是從基本配 置設(shè)備l,到被測設(shè)備1—MAC,到擴(kuò)展配置1—A,到擴(kuò)展配置2一A,到被測設(shè)備 2_MAC,到基本配置設(shè)備2的環(huán)路。這種端點(diǎn)到本端點(diǎn)回環(huán)測試的模式,可以 屏蔽被測設(shè)備—B和被測設(shè)備—C,直接測試被測設(shè)備一A來隔離問題。另外被測 設(shè)備一B和被測設(shè)備j:一般對應(yīng)無線通信系統(tǒng)的物理層,而一般高速率無線通 信系統(tǒng)的物理層造價十分昂貴,在缺少被測設(shè)備—B和被測設(shè)備—C的情況下, 用回環(huán)測試的模式可以直接調(diào)試被測設(shè)備—A。如圖4所示,基本配置設(shè)備、擴(kuò)展配置設(shè)備采用統(tǒng)一的設(shè)計(jì)方法來實(shí)現(xiàn), 其中CPU和FPGA核心模塊共同完成主控單元、時鐘單元的功能,組幀、解幀 模塊和接口芯片共同完成接口單元的功能,F(xiàn)PGA核心模塊完成基本業(yè)務(wù)源 發(fā)生器和接收器單元的功能。CPU控制單元用一塊單片機(jī),本實(shí)施例選用的是C8051F022。 CPU控制單 元要完成對人機(jī)界面的控制和對FPGA單元的控制。人機(jī)界面包括鍵盤和液晶 顯示器。單片機(jī)接收的鍵盤輸入是單片機(jī)接收用戶設(shè)置的來源,鍵盤是一個 4X4的小鍵盤,上面有0 9、上下左右、確認(rèn)、取消等16個鍵,單片機(jī)程序 需要對這16個鍵的輸入做出相應(yīng)處理,單片機(jī)送給液晶顯示器的顯示內(nèi)容包 括,可視化的控制菜單和FPGA單元的測試結(jié)果。CPU控制單元對FPGA的控制 包括用戶對誤碼的設(shè)置信息和FPGA單元的測試結(jié)果的上發(fā),這些信息都通過 一個波特率為115200bps的RS232串口傳送。串口的物理連接是單片機(jī)和FPGA的收發(fā)端口分別交叉對連。在單片機(jī)側(cè),單片機(jī)內(nèi)部集成有兩個串口,直接 操作串口即可。在FPGA側(cè)需要用硬件電路搭建一個模擬串口,用這個模擬串口實(shí)現(xiàn)普通字節(jié)數(shù)據(jù)和串口格式數(shù)據(jù)之間的轉(zhuǎn)換。實(shí)施例FPGA部分采用的是ALTERA公司的EP1C6Q240C8, FPGA部分功能包括產(chǎn)生測試數(shù)據(jù)流,分析測試數(shù)據(jù)流,時間同步及測量時延,適配接口四個 主要功能,另外還需要接受來至單片機(jī)的控制,產(chǎn)生各種時鐘并處理各種收 到的時鐘。如圖5,實(shí)施例根據(jù)FPGA的各種功能把它劃分成串口處理模塊, 時鐘模塊,PN碼收發(fā)模塊,幀序列號收發(fā)模塊,組幀、解幀模塊,總線模塊 等六個模塊。下面詳細(xì)說明各個模塊的功能和實(shí)現(xiàn)方式。串口處理模塊的收端首先有一個模擬串口子模塊,該模塊采用16倍波特 率的時鐘來采樣收到的串口數(shù)據(jù)的中間時刻的值,根據(jù)串口發(fā)送每字節(jié)的特點(diǎn)恢復(fù)出字節(jié)數(shù)據(jù)。根據(jù)自定義的協(xié)議,F(xiàn)PGA和單片機(jī)之間的控制命令是以 幀的方式交互的,因此對收到的數(shù)據(jù)必須判斷幀頭幀尾和進(jìn)行CRC校驗(yàn),最 后提取有效的控制命令幀中的控制信息??刂菩畔⒃诳刂泼顜械奈恢檬?事先約定好的,所以只需要將指定字節(jié)的指定比特提取送給相應(yīng)模塊就可以 了。例如,對時鐘的控制實(shí)際用到5bit,將這5bit放在了幀第10字節(jié)的低5 位,那么在收到一個有效的控制命令幀后,將第10字節(jié)的低5位信號引到時 鐘模塊相應(yīng)的控制線上,實(shí)現(xiàn)對時鐘模塊的控制。串口處理模塊的發(fā)端在收 到單片機(jī)的查詢結(jié)果指令后,將要發(fā)送的數(shù)據(jù)全部鎖存,并按約定的順序按 字節(jié)發(fā)送給模擬串口子模塊,模擬串口子模塊將字節(jié)數(shù)據(jù)以串口數(shù)據(jù)格式逐 bit的發(fā)送給單片機(jī)。時鐘模塊的時鐘輸入有一個24. 576M的高穩(wěn)晶振,外部時鐘輸入,和各種 接口芯片輸入的時鐘。時鐘模塊采用FPGA內(nèi)置鎖相環(huán)倍頻分頻和各種奇偶數(shù) 分頻的方式產(chǎn)生各種時鐘。如串口波特率時鐘的產(chǎn)生過程是,PLL對24.576M 時鐘3/4倍頻得到18. 432M時鐘,再160分頻得到115200HZ的時鐘,對18. 432M 進(jìn)行10分頻能得到115200HZX16的串口收模塊采樣時鐘。各種產(chǎn)生的時鐘和 輸入的時鐘在控制信號的控制下經(jīng)過選擇,被送到其他模塊作為工作時鐘。 另外值得說明的是,外部時鐘端口輸入的時鐘的特殊用途是可以通過其他 儀器產(chǎn)生特定質(zhì)量的時鐘,由該端口輸入到測試儀,測試儀用該時鐘產(chǎn)生的 測試數(shù)據(jù)流來測試DUT。由此來測量被測系統(tǒng)對時鐘抖動(JiUer)、漂移 (Wander)等的承受能力。擴(kuò)展配置設(shè)備獲得時鐘的方式有帶內(nèi)和帶外兩種方式,這兩種方式由主 控單元進(jìn)行設(shè)置。當(dāng)采用帶內(nèi)方式時,擴(kuò)展配置設(shè)備使用測試數(shù)據(jù)流里的時 鐘作為本地的工作時鐘,當(dāng)采用帶外方式時,擴(kuò)展配置設(shè)備從總線中提取基 本配置設(shè)備發(fā)送來的時鐘作為本地工作時鐘。PN碼收發(fā)模塊的發(fā)端產(chǎn)生PN碼,在收端對收到的PN碼進(jìn)行分析,給出 誤碼。PN碼是偽隨機(jī)碼(Pseudo-random Number)的簡稱,按線性和非線性 分為m序列和M序列,我們這里產(chǎn)生的是線性的m序列。m序列全稱是最大線性反饋移位寄存器序列,它是帶反饋的移位寄存器組產(chǎn)生的,它的反饋抽 頭由該m序列的特征多項(xiàng)式?jīng)Q定,對于特征多項(xiàng)式為/(x^te,乂的m序列, 若Ci為l,表示第i個寄存器要抽頭反饋,否則不反饋。如圖7所示,該電 路可以產(chǎn)生一個碼長為29—1,特征多項(xiàng)式為l+X5+X9的m序列。m序列的 隨機(jī)性與其碼長有關(guān),碼長越長,m序列的頻譜成分越豐富,隨機(jī)性越強(qiáng)。 本測試儀可以產(chǎn)生ITU—T推薦的常用碼型,包括29—1, 211 —1,215—1, 223 一l, 229— 1 , 231 — 1。如圖8所示,這個電路稱為PN碼發(fā)生器,這個PN碼 發(fā)生器的主體是一個長度為31個的移位寄存器組,各種碼型的m序列都可 以在這個移位寄存器組中產(chǎn)生,而碼型的選擇通過對各條反饋支路的使能選 擇來實(shí)現(xiàn)。相對用獨(dú)立的寄存器組來產(chǎn)生各種碼型的m序列的做法,這種方 式不僅節(jié)約了資源,更重要的是各種碼型的電路統(tǒng)一在一起,為移位寄存器 組的整體置位帶來了極大的方便。另外由于各種碼型都集中在一個移位寄存 器組,所以輸出從X'這個寄存器引出,使各種碼型的m序列輸出延時一致。 為了達(dá)到權(quán)利要求中所述的各種設(shè)備核心處理單元一致,使其具有良好 的可擴(kuò)展性,還需要給PN碼發(fā)生器加上控制線。這些控制線從組幀、解幀模塊引出,有移位使能、置位、導(dǎo)出三種。如圖7、 8、 9、 IO所示,PN碼收發(fā)模塊的收端為了分析收到的m序列, 必須在本地產(chǎn)生一個和發(fā)端相位完全相同的m序列,這就是m序列的同步。 一般m序列的同步有滑動相關(guān)法,串行同步法,并行同步法,匹配濾波器等。 本實(shí)施例采用的是一種叫做隨動同步的方法。如圖9所示,隨動同步的步驟 是a、 在未同步時,多路復(fù)用器選擇S2輸出,輸入的m序列被輸入到本地 m序列發(fā)生器。5個時鐘周期后,若這輸入的5bit數(shù)據(jù)沒有誤碼,本地m序 列發(fā)生器的相位和發(fā)端一致;若這輸入的5bit數(shù)據(jù)有誤碼,本地m序列發(fā) 生器的相位和發(fā)端不同。b、 多路復(fù)用器將輸出切換到S1,本地m序列發(fā)生器開始產(chǎn)生m序列, 本地m序列和輸入m序列比較N個時鐘周期并計(jì)出誤碼數(shù)M。c、 若M大于設(shè)定門限,說明a步驟中輸入的5bit數(shù)據(jù)有誤碼,本地m 序列發(fā)生器的相位和發(fā)端不同,重復(fù)a步驟;若M小于設(shè)定門限,說明a步 驟中本地m序列發(fā)生器的相位和發(fā)端一致,跳轉(zhuǎn)到步驟d。d、 繼續(xù)產(chǎn)生本地m序列,并與輸入數(shù)據(jù)比較并計(jì)出誤碼數(shù)。每N個時 鐘周期判斷誤碼數(shù)M'是否大于N'。若小于,將M'清零,繼續(xù)進(jìn)行步驟d; 若大于,說明輸入m序列和本地m序列發(fā)生器相位己經(jīng)失步,跳轉(zhuǎn)到步驟a。隨動同步所需的電路較少,適合于誤碼率較低的場合,在誤碼率低的場 合同步時間很短。隨動同步方式在10—2誤碼率下,每次計(jì)數(shù)時鐘周期N設(shè)置 為512bit, 碼長為215_1的PN碼平均同步時間是590bit。和發(fā)端一樣,收端的本地m序列發(fā)生器也有來自組幀、解幀模塊的控制 線。有移位使能、置位、同步狀態(tài)導(dǎo)入、導(dǎo)出、同步狀態(tài)導(dǎo)出等。幀序列號收發(fā)模塊主要產(chǎn)生幀序列號,對每幀數(shù)據(jù)標(biāo)號,在收端產(chǎn)生本 地序列號與收到的序列號比較,來判斷測試數(shù)據(jù)流是否發(fā)生了丟幀。序列號 產(chǎn)生和比對都簡單,將序列號安放在幀的某個部位就可以了。但是有一個問 題是被測系統(tǒng)本身是被假設(shè)為有誤碼的,若誤碼剛好發(fā)生在序列號所在的 位置,那么原本是誤碼事件,就會被擴(kuò)大成丟幀事件。所以應(yīng)該讓幀序列號 具備一定的容錯能力,為此采用一種簡單的編碼方式將幀序列號重復(fù)發(fā)生 5次,收端按bit進(jìn)行5判3,得到幀序列號后再與本地幀序列號進(jìn)行比對。 幀序列號收發(fā)模塊也受控于組幀、解幀模塊,控制方式類似。組幀、解幀模塊需要適配被測系統(tǒng)的接口,對于測試不同系統(tǒng)的和系統(tǒng) 中不同部位的設(shè)備,組幀、解幀模塊都是特定的。同一系統(tǒng)所需的各種組幀、解幀模塊都集成在FPGA,使用時由用戶在界面進(jìn)行選擇。組幀、解幀模塊在 發(fā)端主要是控制PN碼收發(fā)模塊,幀序列號收發(fā)模塊工作,并將這兩個模塊產(chǎn) 生的數(shù)據(jù)成幀以形成測試數(shù)據(jù)流,收端則是將到的測試數(shù)據(jù)流解幀,并將PN 碼和幀序列號送給相應(yīng)模塊。下面以較常用的IEEE802. 3標(biāo)準(zhǔn)的MAC幀為例, 詳細(xì)說明組幀、解幀模塊的實(shí)現(xiàn)方式,先說明基本配置的實(shí)現(xiàn)方式。根據(jù)IEEE802. 3標(biāo)準(zhǔn)的MAC幀格式,我們制定測試數(shù)據(jù)流的格式如圖10, MAC幀頭幀尾都同IEEE802.3標(biāo)準(zhǔn)的規(guī)定,MAC幀凈荷填充為幀序列號、時 間戳和m序列,每一幀的幀序列號為5字節(jié),時間戳是4字節(jié),剩余字節(jié)填 充m序列,長度由幀長度字段決定,是(幀長度一5—4)字節(jié)。組幀模塊發(fā) 送測試數(shù)據(jù)流的步驟是a、 發(fā)送前導(dǎo)碼和界定符字段。b、 根據(jù)單片機(jī)設(shè)置的目的地址和各個地址分配的帶寬,輪流發(fā)送各個 目的地址字段。隨后根據(jù)單片機(jī)設(shè)置的源地址發(fā)送源地址字段。根據(jù)單片機(jī) 設(shè)置的幀長度發(fā)送幀長度字段。C、發(fā)送幀序列號。將該目的地址上一幀的幀序列號導(dǎo)入到幀序列號發(fā) 模塊,幀序列號收發(fā)模塊將序列號加1發(fā)給組幀模塊。組幀模塊發(fā)送完幀序 列號后,再將幀序列號存儲到對應(yīng)于該目的地址的寄存器中。d、 將本地一個用于計(jì)時刻的32位計(jì)數(shù)器的值發(fā)送。e、 發(fā)送m序列。與c類似,將該目的地址上次的m序列相位信息導(dǎo)入 到m序列發(fā)生器,即置位m序列發(fā)生器的31個寄存器。將移位使能置高, 下以個時鐘周期開始取m序列發(fā)生器產(chǎn)生的數(shù)據(jù)并發(fā)送。發(fā)送完后將移位使 能置低,將m序列發(fā)生器的31個寄存器中的內(nèi)容導(dǎo)出到對應(yīng)于該目的地址 的寄存器中。解幀模塊將收到的數(shù)據(jù)按IEEE802. 3標(biāo)準(zhǔn)進(jìn)行解析,提取出幀序列號和 m序列給幀序列號收模塊和PN碼收模塊。將收到的時間戳與本地時間戳相間 得到時延值。解幀模塊對這兩個模塊的控制與發(fā)幀模塊類似。為了實(shí)現(xiàn)性能測試,該設(shè)備在基本配置基礎(chǔ)上提供IP和ATM接口以疊 加通用IP或ATM業(yè)務(wù)測試儀。組幀、解幀模塊可以適配IP或ATM業(yè)務(wù)測試 儀的數(shù)據(jù)。組幀模塊緩存來自IP和ATM接口的數(shù)據(jù)包或信元,并將其封裝 在測試數(shù)據(jù)流里面發(fā)送。同樣,解幀模塊從測試數(shù)據(jù)流中提取出IP包或ATM 信元并發(fā)送給IP或ATM業(yè)務(wù)測試儀。對于擴(kuò)展配置設(shè)備,其解幀模塊和基本配置設(shè)備的設(shè)計(jì)方法一樣。但為 了實(shí)現(xiàn)被測設(shè)備的參數(shù)調(diào)整組幀模塊根據(jù)設(shè)置,可以直接將收到的數(shù)據(jù)轉(zhuǎn) 發(fā),或者在收到的數(shù)據(jù)中加入人為誤碼再轉(zhuǎn)發(fā)給被測設(shè)備,來測試參數(shù)的調(diào) 整對被測設(shè)備性能的影響。總線模塊要實(shí)現(xiàn)測試儀時間同步和控制命令轉(zhuǎn)發(fā)的功能。測試儀的時間 同步是為了讓測試儀的基本配置與擴(kuò)展配置有相同的時間基準(zhǔn)。測試數(shù)據(jù)流 在基本配置打上時戳發(fā)出,經(jīng)過被測設(shè)備,流入擴(kuò)展配置設(shè)備時,擴(kuò)展配置 設(shè)備通過比較時戳?xí)r間與本地時間的差值,得到測試數(shù)據(jù)流的單向時延。時 間同步的實(shí)現(xiàn)采用單向同步的方式,基本配置周期性發(fā)送帶有本地時戳的消 息,擴(kuò)展配置收到消息后提取時戳,將本地時間調(diào)整到與基本配置設(shè)備的時 間一致。這種同步方式實(shí)現(xiàn)較簡單,但存在時戳消息在總線上的傳送延遲誤 差。不過總線延遲很小,與被測設(shè)備時延比較可以忽略,對時延測試結(jié)果準(zhǔn) 確度基本沒有影響??刂泼钷D(zhuǎn)發(fā)功能方便了基本配置統(tǒng)一管理擴(kuò)展配置, 將基本配置人機(jī)界面的設(shè)置通過總線轉(zhuǎn)發(fā)到擴(kuò)展配置,以實(shí)現(xiàn)對擴(kuò)展配置的 設(shè)置。另外擴(kuò)展配置的主控單元可以將測試結(jié)果組成命令,通過總線轉(zhuǎn)發(fā)至 基本配置,由基本配置的控制單元進(jìn)行顯示。出現(xiàn)二個以上基本配置設(shè)備時,測試系統(tǒng)的時鐘同步是關(guān)鍵技術(shù),通常 測試儀需要與被測試系統(tǒng)建立時鐘同步關(guān)系,以控制數(shù)據(jù)發(fā)送和接收。而在 對通模式下,端點(diǎn)與端點(diǎn)的誤碼儀之間需要時鐘同步,以便統(tǒng)計(jì)業(yè)務(wù)量、計(jì)算時間相關(guān)指標(biāo)。對通模式下時間同步是通過連接兩個FPGA的總線來實(shí)現(xiàn), 首先是發(fā)端將自己的時間發(fā)給收端,然后收端將收到的發(fā)端時間當(dāng)作自己的 工作時間,這樣使兩個FPGA的工作時間相同,達(dá)到時間同步。擴(kuò)展配置設(shè)備實(shí)現(xiàn)被測設(shè)備的內(nèi)部監(jiān)測時,內(nèi)嵌于被測設(shè)備功能程序 中,包含上述模塊中的PN碼收模塊,幀序列號收模塊,解幀模塊。將流經(jīng)被 測設(shè)備的測試數(shù)據(jù)流提取解幀,對幀序列號和PN碼分析并給出異常告警信 號,實(shí)現(xiàn)被測設(shè)備的內(nèi)部監(jiān)測?;九渲迷O(shè)備和擴(kuò)展配置設(shè)備可以掛接示波 器或者邏輯分析儀用于輔助分析。在FPGA程序內(nèi)部把誤碼指示和丟幀指示這兩個信號量輸出至1/0,與面 板上的接線柱相連。同樣,收碼、收鐘、發(fā)碼、發(fā)鐘也與面板上的接線柱相 連。當(dāng)測試出現(xiàn)誤碼或丟幀現(xiàn)象時,以誤碼指示或丟幀指示作為邏輯分析儀 的觸發(fā)條件,通過觀察誤碼或丟幀發(fā)生的時刻測試儀收到的測試數(shù)據(jù)流,分 析誤碼或丟幀產(chǎn)生的原因?;九渲脦в须娫磫卧峁┍灸K以及為其他無電源單元的擴(kuò)展模塊 的二次電源。電源單元將交流220V電源通過變壓得到24V直流電源,24V直流 電源輸入至電源板,電源板輸出5V, 3.3V, 1.8V, L5V。這些電壓供基本配 置使用,并且作為二次電源提供擴(kuò)展配置使用。測試儀的設(shè)備殼體和電纜配件統(tǒng)一進(jìn)行設(shè)計(jì),設(shè)備殼體前方是人機(jī)界 面,包括液晶顯示器和4X4小鍵盤,側(cè)面及背面是各種接口和引腳。電纜配 件參考各種接口標(biāo)準(zhǔn)進(jìn)行設(shè)計(jì)和配置。
權(quán)利要求
1、一種網(wǎng)絡(luò)綜合調(diào)測系統(tǒng),由至少一個基本配置設(shè)備和至少一個擴(kuò)展配置設(shè)備級聯(lián)組成,或者由至少一個基本配置設(shè)備組成,其特征在于A、所述基本配置設(shè)備完成系統(tǒng)管理、模塊之間接口適配、時鐘分配、業(yè)務(wù)源發(fā)生和測試結(jié)果分析顯示功能;B、所述擴(kuò)展配置設(shè)備實(shí)現(xiàn)被測試設(shè)備內(nèi)部故障監(jiān)測、參數(shù)調(diào)整和輔助組網(wǎng)連接,根據(jù)所述擴(kuò)展配置設(shè)備的用途分為性能測試擴(kuò)展配置設(shè)備和系統(tǒng)調(diào)試擴(kuò)展配置設(shè)備;其中性能測試擴(kuò)展配置設(shè)備是在所述基本配置設(shè)備基礎(chǔ)上提供IP和ATM接口以疊加通用IP或ATM業(yè)務(wù)測試儀;所述擴(kuò)展配置設(shè)備設(shè)置有擴(kuò)展功能模塊實(shí)現(xiàn)被測試設(shè)備內(nèi)部監(jiān)測和參數(shù)調(diào)整,該擴(kuò)展模塊可分為a、數(shù)據(jù)鏈路層協(xié)議功能調(diào)測模塊;b、數(shù)字化信道功能調(diào)測模塊;所述擴(kuò)展模塊實(shí)現(xiàn)被測系統(tǒng)的數(shù)據(jù)鏈路層協(xié)議和數(shù)字化信道功能子系統(tǒng)測試,實(shí)現(xiàn)通信設(shè)備的端點(diǎn)到本端點(diǎn)的回環(huán)測試,實(shí)現(xiàn)通信設(shè)備組網(wǎng)的端點(diǎn)到對端點(diǎn)對通測試、以及多端點(diǎn)之間組網(wǎng)測試。
2、 根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)綜合調(diào)測系統(tǒng),其特征在于所述基本 配置設(shè)備和擴(kuò)展配置設(shè)備設(shè)置有提供掛接邏輯分析儀或者數(shù)字示波器的測 試端口 。
3、 根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)綜合調(diào)測系統(tǒng),其特征在于所述基本 配置設(shè)備由二個以上基本功能模塊級聯(lián)組成,擴(kuò)展配置設(shè)備由所述基本測試 功能模塊和擴(kuò)展功能模塊級聯(lián)組成;A、 所述基本配置設(shè)備由主控單元、接口單元、時鐘單元、基本業(yè)務(wù)源 發(fā)生器及接收器單元、電源單元、設(shè)備殼體和電纜配件組成,其中-a、 主控單元完成管理、配置、測試結(jié)果分析和顯示功能;b、 接口單元完成與被測試設(shè)備、擴(kuò)展配置設(shè)備以及基本配置設(shè)備之 間的級聯(lián);C、時鐘單元完成基本配置設(shè)備與被測試設(shè)備之間的同步,提供被測 試設(shè)備以及其他擴(kuò)展配置設(shè)備的同步時鐘源;d、 基本業(yè)務(wù)源發(fā)生器及接收器單元產(chǎn)生特定的測試業(yè)務(wù)流或者適配由所級聯(lián)的標(biāo)準(zhǔn)業(yè)務(wù)發(fā)生模塊所產(chǎn)生的業(yè)務(wù)源,接收對端設(shè)備發(fā)送的數(shù)據(jù)并解析業(yè)務(wù)流和信令流;e、 電源單元為基本配置設(shè)備以及其他無電源單元的擴(kuò)展配置設(shè)備提 供二次電源;B、 所述擴(kuò)展配置設(shè)備中的基本測試功能模塊由主控單元、接口單元、時鐘單元、業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)、接收器和添加干擾單元、設(shè)備殼體和電纜配件組成,其中a、 主控單元接受基本配置設(shè)備的控制,完成管理、配置、測試結(jié)果 分析功能;b、 接口單元完成與被測試設(shè)備、擴(kuò)展配置設(shè)備以及基本配置設(shè)備之 間的級聯(lián);C、 時鐘單元,完成與基本配置設(shè)備之間的同步;d、 業(yè)務(wù)數(shù)據(jù)轉(zhuǎn)發(fā)、接收器和添加干擾單元;e、 設(shè)備殼體和電纜配件。
4、根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)綜合調(diào)測系統(tǒng),其特征在于所述基本配置設(shè)備的主控單元統(tǒng)一管理、控制所述基本配置設(shè)備和擴(kuò)展配置設(shè)備的測 試分析、時鐘子系統(tǒng),通過界面設(shè)置,測試不同的被測系統(tǒng)、同一被測系統(tǒng)的不同功能單元,具有可擴(kuò)展性;A、所述網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)通過基本配置設(shè)備的界面統(tǒng)一配置不同的擴(kuò) 展配置設(shè)備,管理所述擴(kuò)展模塊、配置有業(yè)務(wù)源發(fā)生器、開放與邏輯分析儀 和數(shù)字示波器連接的測試端口,基本配置設(shè)備的業(yè)務(wù)源發(fā)生器通過速率、碼 型的選擇產(chǎn)生不同的測試數(shù)據(jù)流,通過選擇成幀、解幀模塊可以測試不同通 信系統(tǒng),或者同一通信系統(tǒng)中的不同單元;B、網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)采用統(tǒng)一的數(shù)據(jù)分析機(jī)制,基本配置設(shè)備的主控 單元統(tǒng)一處理該機(jī)構(gòu)所采集的數(shù)據(jù),以及擴(kuò)展配置設(shè)備采集并經(jīng)過預(yù)處理后 的數(shù)據(jù),支持網(wǎng)絡(luò)流量、時延、時延抖動、丟包、丟幀、特定誤碼和特定信 元分析,當(dāng)出現(xiàn)特定或異常事件時能夠進(jìn)行觸發(fā)和告警,得出測試結(jié)果,由 基本模塊界面顯示所述測試結(jié)果,并通過數(shù)據(jù)接口發(fā)送到外部存儲單元;C、網(wǎng)絡(luò)綜合調(diào)測系統(tǒng)采用統(tǒng)一的測試時鐘源,基本配置設(shè)備提供測試 系統(tǒng)的時鐘源,擴(kuò)展配置設(shè)備通過帶外和帶內(nèi)方式支持與基本配置設(shè)備同時 鐘源。
全文摘要
本發(fā)明公開了一種網(wǎng)絡(luò)綜合調(diào)測設(shè)備,其特征在于一種網(wǎng)絡(luò)綜合調(diào)測系統(tǒng),由至少一個基本配置設(shè)備和至少一個擴(kuò)展配置設(shè)備級聯(lián)組成,或者由至少一個基本配置設(shè)備組成,其特征在于A.基本配置設(shè)備完成系統(tǒng)管理、模塊之間接口適配、時鐘分配、業(yè)務(wù)源發(fā)生和測試結(jié)果分析顯示功能;B.擴(kuò)展配置設(shè)備實(shí)現(xiàn)被測試設(shè)備內(nèi)部故障監(jiān)測、參數(shù)調(diào)整和輔助組網(wǎng)連接,根據(jù)所述擴(kuò)展配置設(shè)備的用途分為性能測試擴(kuò)展配置設(shè)備和系統(tǒng)調(diào)試擴(kuò)展配置設(shè)備。本發(fā)明的顯著效果能夠?qū)Ρ粶y系統(tǒng)進(jìn)行性能測量、故障定位和參數(shù)調(diào)整,通過統(tǒng)一的機(jī)制保證測試的全面性,故障定位的有效性,解決了現(xiàn)有誤碼測試儀因?yàn)槠涔δ苣K獨(dú)立設(shè)計(jì)所帶來的調(diào)試功能不能充分利用的缺陷。
文檔編號H04L12/26GK101217416SQ20071009322
公開日2008年7月9日 申請日期2007年12月27日 優(yōu)先權(quán)日2007年12月27日
發(fā)明者馮文江, 劉云宏, 賢 張, 楊文靜, 穆光輝, 胡致遠(yuǎn), 陽 蔣, 薛道欽, 遠(yuǎn) 袁, 龍紅梅 申請人:重慶大學(xué)