亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

數(shù)據(jù)接收裝置和數(shù)據(jù)接收方法

文檔序號:7950302閱讀:252來源:國知局
專利名稱:數(shù)據(jù)接收裝置和數(shù)據(jù)接收方法
技術(shù)領(lǐng)域
本發(fā)明涉及接收由其它裝置輸入的數(shù)據(jù)信號的數(shù)據(jù)接收裝置及其數(shù)據(jù)接收方法。
背景技術(shù)
目前,在使用標(biāo)準(zhǔn)化的USB2.0或Serial ATA等串行接口來接收信號時,要在檢測到數(shù)據(jù)的輸入后開始接收該數(shù)據(jù)(參照非專利文獻(xiàn)1、非專利文獻(xiàn)2)。這是因為由于在與其它裝置的數(shù)據(jù)通信中使用了電纜等,所以不能準(zhǔn)確地計測數(shù)據(jù)的收發(fā)定時。
近年來,隨著數(shù)據(jù)通信的高速化,數(shù)據(jù)的電壓振幅變小,因此需要判別輸入信號是數(shù)據(jù)信號還是噪聲信號。另外,今后通信的高速化會進(jìn)一步發(fā)展,因此可預(yù)想到噪聲判別技術(shù)的必要性將會提高。因此,檢測輸入信號的輸入的方法就越來越向著高精度、高性能的方向發(fā)展(例如,參照專利文獻(xiàn)1)。
圖9A是表示現(xiàn)有數(shù)據(jù)接收電路的基本結(jié)構(gòu)的圖。如圖9A所示,數(shù)據(jù)接收電路500具有信號檢測裝置501和信號接收裝置502。
當(dāng)對上述數(shù)據(jù)接收電路500輸入輸入信號(DATA)時,首先,在信號檢測裝置501中檢測輸入信號(DATA)的輸入,基于該檢測信息來輸出用于啟動信號接收裝置502的啟動信號50A?;谠搯有盘?0A來啟動信號接收裝置502,信號接收裝置502開始接收輸入信號(DATA)。將接收到的輸入信號(DATA)作為輸出信號50B輸出到內(nèi)部電路。
圖9B是表示上述數(shù)據(jù)接收電路500的動作的時序圖。如圖9B所示,近年來隨著數(shù)據(jù)通信的高速化,輸入信號的振幅變小,必須判別輸入信號是數(shù)據(jù)信號還是噪聲信號。因此,信號檢測裝置501要對信號振幅的大小和數(shù)據(jù)的長度進(jìn)行檢測,并且對數(shù)據(jù)和噪聲進(jìn)行判別。
專利文獻(xiàn)1日本特開2000-196464號公報非專利文獻(xiàn)1USB2.0標(biāo)準(zhǔn)“Universal Serial Bus Specification”,[平成16年10月14日檢索]、互聯(lián)網(wǎng)<URLhttp://www.usb.org/developers/docs/usb#20.zip>、zip文件解壓縮后“.../USB#20/USB#20.pdf”140頁非專利文獻(xiàn)2Serial ATA標(biāo)準(zhǔn)、[平成16年10月14日檢索、互聯(lián)網(wǎng)<URLhttp://www.sata-io.org/docs/PHYii%20Spec%20Rev%201#0%20052604.pdf>30-32頁發(fā)明內(nèi)容但是,在信號檢測裝置中檢測信號的輸入需要時間,這就無法取得該期間的數(shù)據(jù),如圖9C的時序圖所示,會產(chǎn)生輸入數(shù)據(jù)的起始部分的缺失(missing)量增加這樣的問題。尤其是在通過網(wǎng)絡(luò)集線器(HUB)等中繼裝置進(jìn)行數(shù)據(jù)通信時,數(shù)據(jù)發(fā)送源輸出的數(shù)據(jù)每次通過中繼裝置時都會發(fā)生這樣的缺失,其影響尤為顯著。
本發(fā)明正是鑒于上述問題而開發(fā)的,其目的在于對接收輸入信號時出現(xiàn)的信號數(shù)據(jù)缺失進(jìn)行抑制。
為了實現(xiàn)上述目的,在本發(fā)明中,對輸入信號的輸入進(jìn)行檢測,并且判別該輸入信號是數(shù)據(jù)信號還是噪聲信號,基于該檢測信息開始接收該輸入信號,并且,在判別出該輸入信號是數(shù)據(jù)信號時,將接收到的輸入信號作為數(shù)據(jù)信號來輸出。
即本發(fā)明提供一種數(shù)據(jù)接收裝置,其具有用于檢測輸入信號的輸入狀態(tài)的信號檢測裝置和用于接收該輸入信號的信號接收裝置,上述信號檢測裝置具有判別上述輸入信號是數(shù)據(jù)信號還是噪聲信號的判別裝置,上述信號接收裝置具有在上述信號檢測裝置中檢測上述輸入信號的輸入時開始該輸入信號的接收的接收電路;和在上述信號檢測裝置中判別出上述輸入信號是數(shù)據(jù)信號時,將用上述接收電路接收到的接收信號作為數(shù)據(jù)信號來輸出的第一邏輯電路。
另外,本發(fā)明還提供一種數(shù)據(jù)接收方法,其包括檢測輸入信號的輸入狀態(tài)的步驟;在檢測到上述輸入信號的輸入時開始該輸入信號的接收的步驟;判別上述輸入信號是數(shù)據(jù)信號還是噪聲信號的步驟;以及當(dāng)判別出上述輸入信號是數(shù)據(jù)信號時將上述接收到的接收信號作為數(shù)據(jù)信號來輸出的步驟。
如上所述,根據(jù)本發(fā)明,盡管判別輸入信號是數(shù)據(jù)信號還是噪聲信號需要處理時間,但通過利用接收電路和邏輯電路的延遲時間就能將數(shù)據(jù)的起始缺失抑制到最小限度。


圖1是表示本發(fā)明實施方式1中數(shù)據(jù)接收裝置的結(jié)構(gòu)的圖。
圖2是表示本實施方式1中信號檢測裝置的結(jié)構(gòu)的圖。
圖3是表示本實施方式1中濾波電路的結(jié)構(gòu)的圖。
圖4是表示本實施方式1中第一邏輯電路的結(jié)構(gòu)的圖。
圖5是表示本實施方式2中信號檢測裝置的結(jié)構(gòu)的圖。
圖6是表示本實施方式3中信號檢測裝置的結(jié)構(gòu)的圖。
圖7是本實施方式3中第2邏輯電路的真值表。
圖8是表示本實施方式4中第1邏輯電路的結(jié)構(gòu)的圖。
圖9A是表示現(xiàn)有數(shù)據(jù)接收裝置的結(jié)構(gòu)的圖,圖9B是表示現(xiàn)有數(shù)據(jù)接收裝置的動作的時序圖,圖9C是在現(xiàn)有數(shù)據(jù)接收裝置中進(jìn)行信號輸入檢測需要時間的情況下的時序圖。
標(biāo)號說明100數(shù)據(jù)接收裝置101信號檢測裝置102信號接收裝置103接收裝置104第一邏輯電路
110第一偏置比較電路111第二偏置比較電路113第一濾波電路114第二濾波電路125計數(shù)電路135第二邏輯電路140延遲電路150時鐘數(shù)據(jù)恢復(fù)電路(CDR電路)151移位寄存電路具體實施方式
以下基于附圖對本發(fā)明的實施方式進(jìn)行詳細(xì)說明。以下對優(yōu)選實施方式的說明從本質(zhì)上說只不過是例示而已,絲毫不意味著對本發(fā)明、其應(yīng)用物或其用途進(jìn)行限制。
<實施方式1>
圖1是表示本發(fā)明實施方式1中數(shù)據(jù)接收裝置100的結(jié)構(gòu)的圖。如圖1所示,數(shù)據(jù)接收裝置100包括一方面檢測輸入信號的輸入狀態(tài),另一方面又判別該輸入信號是數(shù)據(jù)信號還是噪聲信號的信號檢測裝置101;和接收輸入信號并控制其輸出的信號接收裝置102。
上述信號檢測裝置101包括用于輸入信號的輸入端子IN;基于輸入信號的檢測信息來輸出使上述信號接收裝置102啟動的啟動信號的輸出端子Sig#detect;用于輸出輸入信號是數(shù)據(jù)信號還是噪聲信號的判別結(jié)果的輸出端子Data#detect。
上述信號接收裝置102包括接收從上述信號檢測裝置101所輸出的上述啟動信號而開始接收輸入信號的接收電路103;基于輸入信號是數(shù)據(jù)信號還是噪聲信號的判別結(jié)果來控制輸出信號的輸出的第一邏輯電路104。關(guān)于上述信號檢測裝置101和第一邏輯電路104的內(nèi)部結(jié)構(gòu)將在后文中說明。
以下對于如此結(jié)構(gòu)的本實施方式1的數(shù)據(jù)接收裝置100的動作進(jìn)行說明。當(dāng)輸入信號輸入到數(shù)據(jù)接收裝置100時,在信號檢測裝置101中檢測到該輸入狀態(tài),并基于該檢測信息而從輸出端子Sig#detect輸出用于啟動信號接收裝置102的啟動信號。進(jìn)而,信號檢測裝置101判別輸入信號是數(shù)據(jù)信號還是噪聲信號,并將從輸出端子Data#detect輸出該判別結(jié)果。
當(dāng)對上述信息接收裝置102的接收電路103輸入上述啟動信號時,在該接收電路103中開始接收輸入信號。另外,將上述判別結(jié)果輸入到第一邏輯電路104,并基于該判別結(jié)果來控制輸出信號的輸出。具體來說,當(dāng)判別出輸入信號是數(shù)據(jù)信號時,從第一邏輯電路104輸出該數(shù)據(jù)信號作為輸出信號,而當(dāng)判別出輸入信號是噪聲信號時,則停止輸出信號的輸出。
另外,在該數(shù)據(jù)接收裝置100中,通過利用接收電路103、第一邏輯電路104的延遲時間,而在信號檢測裝置101中判別輸入信號是數(shù)據(jù)信號還是噪聲信號。
圖2是表示本實施方式1的信號檢測裝置101的內(nèi)部結(jié)構(gòu)的圖。該信號檢測裝置101當(dāng)輸入到輸入端子IN的輸入信號的振幅為Vt1以上時,檢測信號輸入,并通過檢測該輸入信號在一定的期間內(nèi)連續(xù)輸入的狀態(tài)來判別是數(shù)據(jù)信號還是噪聲信號。
當(dāng)輸入信號輸入到上述信號檢測裝置101時,該輸入信號為正的情況下的振幅大小由第一偏置比較電路110檢測,而該輸入信號為負(fù)的情況下的振幅大小由第二偏置比較電路111檢測。
將上述第一偏置比較電路110和上述第二偏置比較電路111分別檢測到的檢測結(jié)果輸入到“或”電路112,通過第一濾波電路113和第二濾波電路114分別進(jìn)行濾波處理后,作為上述啟動信號和判別結(jié)果而輸出。另外,第一濾波電路113和第二濾波電路114分別通過改變進(jìn)行濾波的時間常數(shù)來得到預(yù)定的輸出。
圖3是表示上述第一濾波電路113和上述第二濾波電路114的結(jié)構(gòu)的圖。如圖3所示,該第一濾波電路113和第二濾波電路114上設(shè)置有作為電流源的第一和第二電流源115、116;開關(guān)117;作為電容器的電容118及比較電路119。
而且,利用自上述“或”電路112輸入到第一和第二濾波電路113、114的信號,開關(guān)117接通而釋放電容118的電荷,根據(jù)釋放出的電荷量和電容118的電容量而發(fā)生了變化的電位由比較電路119所檢測。
另外,能夠通過改變第二電流源116的電流量或電容118的電容量使時間常數(shù)發(fā)生變化。具體來講,第一濾波電路113中,為了縮短從輸入信號的輸入檢測到檢測結(jié)果的輸出為止的時間,增大了第二電流源116的電流量。另外,去除第二電流源116使得其間的端子發(fā)生短路也能取得相同的效果。
另外,為了比較輸入電壓而設(shè)置比較電路119,但不必限定其形式,例如可以用反向電路來代替。
圖4是表示上述第一邏輯電路104的結(jié)構(gòu)的圖。該第一邏輯電路104將上述接收電路103接收到的信號從IN端子輸入到延遲電路140,將表示輸入信號是數(shù)據(jù)信號還是噪聲信號的判別結(jié)果從EN端子輸入到“與”電路141。
上述延遲電路140調(diào)整輸入由上述接收電路103接收的信號的輸入定時后,對上述“與”電路141輸出上述接收信號來進(jìn)行控制。
具體來講,在判別輸入信號是數(shù)據(jù)信號還是噪聲信號時需要時間,在該判別結(jié)果還沒有被輸入到上述“與”電路141時,進(jìn)行控制使得增加延遲電路140的延遲量,從而使在延遲接收電路103接收到的信號的輸入定時延遲。而接收電路103中的延遲很充分并不需要增加延遲時,則省略延遲電路140。
另外,該延遲電路140也可以用具有模式匹配、內(nèi)部時鐘和接收信號的同步電路等其他功能的電路來代替,以對該電路延遲進(jìn)行利用。
上述“與”電路141基于由信號檢測裝置101輸出的上述判別結(jié)果,判別出輸入信號為數(shù)據(jù)信號的情況下,在上述接收電路103接收到的信號作為輸出信號輸出,判別出輸入信號為噪聲信號的情況下,停止輸出信號的輸出。
另外,在本實施方式1的數(shù)據(jù)接收裝置中,關(guān)于USB2.0和SerialATA的數(shù)據(jù)通信,是以接收信號為串行的差動信號為前提而記載的,但并不限于此。這一點對于以下的實施方式2-4也是同樣的。
<實施方式2>
圖5是表示本發(fā)明實施方式2中數(shù)據(jù)接收裝置的信號檢測裝置201的結(jié)構(gòu)的圖。數(shù)據(jù)接收裝置的整體結(jié)構(gòu)與上述實施方式1是相同的,與上述實施方式1的不同之處只是該信號檢測裝置201的電路結(jié)構(gòu),因此以下對于與實施方式1相同的部分標(biāo)以相同的標(biāo)號,只對不同之處進(jìn)行說明(對于實施方式3也是同樣的)。
當(dāng)對上述信號檢測裝置201輸入輸入信號時,該輸入信號為正的情況下的振幅大小由第一偏置比較電路110檢測,為負(fù)的情況下的振幅大小由第二偏置比較電路111檢測。
上述第一和第二偏置比較電路110、111分別檢測出的檢測結(jié)果被輸入到“或”電路112,通過第一濾波電路113進(jìn)行濾波處理后,該輸入信號作為上述啟動信號從輸出端子Sig#detect輸出,并輸入到“與”電路124和計數(shù)電路125。
將進(jìn)行了上述濾波處理的信號和CLK信號輸入到上述“與”電路124,將該輸出結(jié)果輸入到上述計數(shù)電路125。該計數(shù)電路125基于進(jìn)行了上述濾波處理的信號和上述“與”電路124的輸出結(jié)果,精確地測量振幅大于Vt1的輸入信號進(jìn)行輸入的時間?;谠摐y量結(jié)果判別輸入信號是數(shù)據(jù)信號還是噪聲信號,該判別結(jié)果由輸出端子Data#detect輸出。
<實施方式3>
圖6是表示本發(fā)明實施方式3中數(shù)據(jù)接收裝置的信號檢測裝置301的結(jié)構(gòu)的圖。在對上述信號檢測裝置301輸入輸入信號時,該輸入信號為正的情況下的振幅大小由第一偏置比較電路110檢測,而該輸入信號為負(fù)的情況下的振幅大小由第2的偏置比較電路111檢測。
由第一偏置比較電路110所檢測出的檢測結(jié)果輸入到第一濾波電路113進(jìn)行濾波處理。進(jìn)行了該濾波處理的信號分別輸入到“或”電路134和第二邏輯電路135。
另外,由第二偏置比較電路111所檢測出的檢測結(jié)果輸入到第二濾波電路114進(jìn)行濾波處理。進(jìn)行了該濾波處理的信號分別輸入到上述“或”電路134和第二邏輯電路135。
上述“或”電路134基于分別由第一濾波電路113和第二濾波電路114所輸入的信號進(jìn)行輸入信號的輸入檢測,啟動信號由輸出端子Sig#detect輸出。
另外,上述第二邏輯電路135基于分別由第一濾波電路113和第二濾波電路114所輸入的信號判別輸入信號是數(shù)據(jù)信號還是噪聲信號。
具體而言,通過檢測輸入信號在一定時間內(nèi)從正振幅大的“High(高電平)”狀態(tài)向負(fù)振幅大的“Low(低電平)”狀態(tài)的轉(zhuǎn)變,或從“Low”狀態(tài)向“High”狀態(tài)的轉(zhuǎn)變這樣的情況,來進(jìn)行數(shù)據(jù)的判別。
當(dāng)這樣的振幅轉(zhuǎn)變時,在第一濾波電路113和第二濾波電路114的輸出通過濾波作用而這兩者都變?yōu)檎穹蟮男盘柕那闆r下,會產(chǎn)生檢測這樣的兩個信號的時間,由第二邏輯電路135檢測這樣的信號以檢測“Low”和“High”的轉(zhuǎn)變狀態(tài)。
圖7表示第二邏輯電路的真值表。在該表中,用H表示檢測到輸入A、B中振幅大的輸入信號,用L表示未檢測到的狀態(tài),在檢測到輸入X中的轉(zhuǎn)變狀態(tài)時輸出H,在輸入信號既不處于“High”狀態(tài)也不處于“Low”(沒有信號輸入)狀態(tài)時輸出L。
<實施方式4>
圖8是表示本發(fā)明的實施方式4的數(shù)據(jù)接收裝置中第一邏輯電路204的結(jié)構(gòu)的圖。與上述實施方式1不同之處只是該第一邏輯電路204的電路結(jié)構(gòu),因此以下與實施方式1相同的部分標(biāo)以相同的標(biāo)號,只對不同之處加以說明。
上述第一邏輯電路204包括使內(nèi)部時鐘和接收信號同步的時鐘數(shù)據(jù)恢復(fù)電路150(以下稱為CDR電路)和移位寄存電路151。
上述CDR電路150被輸入由上述接收電路103接收的輸入信號,接收來自外部的CLK信號,將該接收電路103所保持的輸入信號輸入到上述移位寄存電路151中。
上述移位寄存電路151,從EN端子接收表示上述輸入信號是數(shù)據(jù)信號還是噪聲信號的判別結(jié)果,當(dāng)判別出輸入信號為噪聲信號時復(fù)位,當(dāng)判別出輸入信號為數(shù)據(jù)信號時解除復(fù)位,并將該數(shù)據(jù)信號作為輸出信號輸出。
另外,上述第一邏輯電路204,為了調(diào)整輸入到上述移位寄存電路151的時鐘和數(shù)據(jù)的定時而插入上述CDR電路105,但在不需調(diào)整該定時的情況下可以省略CDR電路150。另外,該移位寄存電路151毫無疑問可以用其他的數(shù)據(jù)存儲電路代替。
如上所述,根據(jù)本實施方式4的數(shù)據(jù)接收裝置,能夠利用時鐘精確地保證接收信號的保持時間,因此在信號檢測裝置101中的數(shù)據(jù)或噪聲的判別方法復(fù)雜且耗時的情況下特別有用。
產(chǎn)業(yè)上的可利用性如上所述,本發(fā)明的數(shù)據(jù)接收裝置能夠?qū)?shù)據(jù)信號的起始部分的數(shù)據(jù)缺失抑制到最小限度,而且,由于并行處理輸入信號的接收和該輸入信號是數(shù)據(jù)信號還是噪聲信號的判別,所以與接收輸入信號之后再來判別該輸入信號是數(shù)據(jù)信號還是噪聲信號的串行處理相比,可以得到能夠縮短從輸入信號的輸入到其輸出為止的時間這一實用性很強(qiáng)的效果,因此非常有用,在產(chǎn)業(yè)的可利用性非常高。
權(quán)利要求
1.一種數(shù)據(jù)接收裝置,其具有用于檢測輸入信號的輸入狀態(tài)的信號檢測裝置和用于接收該輸入信號的信號接收裝置,其特征在于,上述信號檢測裝置具有用于判別上述輸入信號是數(shù)據(jù)信號還是噪聲信號的判別裝置,上述信號接收裝置具有接收電路,當(dāng)在上述信號檢測裝置中檢測到上述輸入信號的輸入時,開始接收該輸入信號;和第一邏輯電路,當(dāng)在上述信號檢測裝置中判別出上述輸入信號是數(shù)據(jù)信號時,將由上述接收電路接收到的接收信號作為數(shù)據(jù)信號來輸出。
2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)接收裝置,其特征在于,上述判別裝置具有偏置比較電路,基于上述輸入信號的振幅大小來檢測該輸入信號的輸入;和計數(shù)電路,用于測量上述振幅的大小為規(guī)定值以上的輸入信號被進(jìn)行輸入的時間。
3.根據(jù)權(quán)利要求1所述的數(shù)據(jù)接收裝置,其特征在于,上述判別裝置具有偏置比較電路,基于上述輸入信號的振幅大小來檢測該輸入信號的輸入狀態(tài),第二邏輯電路,用于檢測在一定時間內(nèi)上述輸入信號的振幅由正轉(zhuǎn)變到負(fù)的狀態(tài)或由負(fù)轉(zhuǎn)變到正的狀態(tài)。
4.根據(jù)權(quán)利要求1所述的數(shù)據(jù)接收裝置,其特征在于上述第一邏輯電路具有使從上述接收電路輸入的接收信號延遲的延遲電路。
5.根據(jù)權(quán)利要求1所述的數(shù)據(jù)接收裝置,其特征在于上述第一邏輯電路具有使從上述接收電路輸入的接收信號和內(nèi)部時鐘同步的時鐘數(shù)據(jù)恢復(fù)電路。
6.根據(jù)權(quán)利要求5所述的數(shù)據(jù)接收裝置,其特征在于上述第一邏輯電路具有移位寄存電路,其將在上述時鐘數(shù)據(jù)恢復(fù)電路中進(jìn)行了相位調(diào)整的接收信號作為輸入,當(dāng)在上述信號檢測裝置中判別出輸入信號為數(shù)據(jù)信號時解除復(fù)位。
7.根據(jù)權(quán)利要求1所述的數(shù)據(jù)接收裝置,其特征在于上述第一邏輯電路具有用于存儲從上述接收電路輸入的接收信號的存儲電路。
8.一種數(shù)據(jù)接收方法,其特征在于,包括檢測輸入信號的輸入狀態(tài)的步驟;當(dāng)檢測到上述輸入信號的輸入時開始接收該輸入信號的步驟;判別上述輸入信號是數(shù)據(jù)信號還是噪聲信號的步驟;以及當(dāng)判別出上述輸入信號為數(shù)據(jù)信號時,將上述接收到的接收信號作為數(shù)據(jù)信號來輸出的步驟。
9.一種數(shù)據(jù)接收方法,其特征在于,包括基于輸入信號的振幅大小來檢測該輸入信號的輸入的步驟;當(dāng)檢測到上述輸入信號的輸入時開始接收該輸入信號的步驟;測量上述振幅的大小為規(guī)定值以上的輸入信號被進(jìn)行輸入的時間,并根據(jù)該測量結(jié)果來判別上述輸入信號是數(shù)據(jù)信號還是噪聲信號的步驟;以及當(dāng)判別出上述輸入信號是數(shù)據(jù)信號時將上述接收到的接收信號作為數(shù)據(jù)信號來輸出的步驟。
10.一種數(shù)據(jù)接收方法,其特征在于,包括基于輸入信號的振幅大小來檢測該輸入信號的輸入的步驟;當(dāng)檢測到上述輸入信號的輸入時開始接收該輸入信號的步驟;檢測上述輸入信號的振幅在一定時間內(nèi)由正轉(zhuǎn)變到負(fù)的狀態(tài)或由負(fù)轉(zhuǎn)變到正的狀態(tài),并根據(jù)該檢測結(jié)果來判別上述輸入信號是數(shù)據(jù)信號還是噪聲信號的步驟;以及當(dāng)判別出上述輸入信號是數(shù)據(jù)信號時將上述接收到的接收信號作為數(shù)據(jù)信號來輸出的步驟。
11.一種數(shù)據(jù)接收方法,其特征在于,包括檢測輸入信號的輸入狀態(tài)的步驟;當(dāng)檢測到上述輸入信號的輸入時開始接收該輸入信號的步驟;暫時存儲上述接收到的接收信號的步驟;判別上述輸入信號是數(shù)據(jù)信號還是噪聲信號的步驟;以及當(dāng)判別出上述輸入信號是數(shù)據(jù)信號時將上述所存儲的接收信號作為數(shù)據(jù)信號來輸出的步驟。
全文摘要
當(dāng)在數(shù)據(jù)接收裝置(100)的信號檢測裝置(101)中檢測到輸入信號的輸入時,由接收電路(103)開始接收該輸入信號,當(dāng)在信號檢測裝置(101)中判別出該輸入信號是數(shù)據(jù)信號時,由第一邏輯電路(104)將接收電路(103)接收到的接收信號作為數(shù)據(jù)信號輸出。
文檔編號H04L25/03GK101091365SQ20058004503
公開日2007年12月19日 申請日期2005年8月26日 優(yōu)先權(quán)日2004年12月28日
發(fā)明者三宅誠 申請人:松下電器產(chǎn)業(yè)株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1