亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種bp-led顯示屏的制作方法

文檔序號:7970959閱讀:1055來源:國知局
專利名稱:一種bp-led顯示屏的制作方法
技術領域
本實用新型涉及一種LED顯示屏,尤其是一種BP-LED顯示屏。
目前,社會上普遍使用的LED顯示屏以其顯示靈活、方便、快捷等特點在廣告媒體中得到廣泛應用,但這種LED顯示屏也存在缺點,它所顯示的內容要改變必須通過以下兩種方式一是顯示屏通過有線與微機相連,其顯示內容由微機控制,二是通過紅外遙控控制顯示屏的顯示內容,這兩種方式要求微機和紅外遙控器與顯示屏之間的距離必須很近,但在有些場合下這是不可能的,例如 在公共汽車里,由于汽車是移動物體,要改變LED顯示屏的內容,就必須上車操作,這樣就增加了工作量,如果顯示屏多,又不在同一地點,要同時改變顯示屏的內容幾乎是不可能的。這是現(xiàn)有技術中存在的不可克服的缺點。
本實用新型的目的在于提供一種由傳呼臺控制的在不同地點的多個LED顯示屏,并可根據(jù)傳呼臺發(fā)送的信息改變顯示屏內容。
本實用新型的目的是通過以下技術實現(xiàn)的,它包括傳呼機BP、LED顯示屏和由振蕩電路、單片機CPU、電平轉換器、復位電路、外部數(shù)據(jù)存儲電路、電壓比較放大電路組成的數(shù)據(jù)處理器。其特征在于CPU的時鐘管腳與振蕩電路連接,CPU的RESET腳連接復位電路,CPU連接有外部存儲數(shù)據(jù)電路,CPU的數(shù)據(jù)接收管腳連接電壓比較放大電路的輸出端,電壓比較放大電路的輸入端與傳呼機的輸出端相連,CPU的數(shù)據(jù)發(fā)送管腳與電平轉換器的輸入端相連,電平轉換器的輸出端與LED顯示屏相連。
本實用新型由于采用上述結構,傳呼機可在任何時候、不同地點接收傳呼臺發(fā)送的信息并發(fā)送到數(shù)據(jù)處理器,經(jīng)處理器處理后發(fā)送到LED顯示屏顯示傳呼臺發(fā)送的信息,可有效克服現(xiàn)有技術中存在的缺點,實現(xiàn)本實用新型的任務。
附圖
為本實用新型的電路連接圖。
以下結合附圖對本實用新型作進一步說明附圖中U1為89C51,U2為74LS573,U3為62256,U4為MAX232,U6A為LM393,根據(jù)附圖本實用新型包括傳呼機BP、數(shù)據(jù)處理器和LED顯示屏,數(shù)據(jù)處理器由振蕩電路、單片機CPU U1、電平轉換器、復位電路、外部數(shù)據(jù)存儲電路、電壓比較放大電路組成,CPU U1的時鐘管腳與振蕩電路連接,CPU U1的RESET腳連接復位電路,CPU連接有外部數(shù)據(jù)存儲電路,CPU U1的內部有一個全雙工串行口,串行口有兩個物理上獨立的接收發(fā)送緩沖器SBUF,其數(shù)據(jù)接收管腳RXD連接電壓比較放大電路的輸出端,電壓比較放大電路的輸入端與傳呼機的輸出端相連,其數(shù)據(jù)發(fā)送管腳TXD與電平轉換器的輸入端T1 IN相連,電平轉換器U4的輸出端R1 OUT與LED顯示屏相連。數(shù)據(jù)處理器的振蕩電路由CY1、C1、C2組成,CPU U1的時鐘管腳X1和X2之間連接有晶體CY1,電容C1和C2串接后分別接至CPU U1的X1和X2兩端,電容C1和C2的公共端接地;數(shù)據(jù)處理器的復位電路由電解電容C8和電阻R2組成,電解電容C8的正極接至+5V電源,其負極接至CPU U1的RESET腳,電阻R2的一端接至CPU U1的RESET腳,其另一端接地;數(shù)據(jù)處理器的外部數(shù)據(jù)存儲電路包括地址鎖存器U2和數(shù)據(jù)存儲器U3,地址鎖存器U2的8根輸入線(1D—8D)及信號線C分別接至CPU U1的數(shù)據(jù)總線(P00—P07)和ALE線,地址鎖存器U2的8根輸出線(1Q—8Q)接至數(shù)據(jù)存儲器U3的地址線的低8位(A0—A7),數(shù)據(jù)存儲器U3的高7位(A8—A14)和/CS線接至CPU U1的(P20—P27)口,數(shù)據(jù)存儲器U3的讀寫線/OE和/WE分別接至CPU U1的讀寫線/RD和/WR,數(shù)據(jù)存儲器U3的數(shù)據(jù)線(DQ1—DQ8)接至CPU U1的數(shù)據(jù)總線(P00—P07),地址鎖存器U2的/OC腳接地;數(shù)據(jù)處理器的電壓比較放大電路由電阻R3、R5、R4、R6、R7和比較器U6A組成,電阻R3和R5串接一端接至+5V電源,另一端接至地,公共端接至比較器U6A的正輸入端(3腳),電阻R4和R6串接一端接至+5V,另一端接地,公共端接至比較器U6A的負輸入端(2腳),比較器U6A的第8腳接+5V電源,第4腳接地,第3腳接傳呼機BP的輸出端,電阻R7一端接至+5V電源,另一端接至比較器U6A的輸出端(1腳);CPU U1的數(shù)據(jù)接收腳RXD接至比較器U6A的輸出端(1腳),CPU U1的數(shù)據(jù)發(fā)送腳TXD接至電平轉換器U4的T1 IN,電平轉換器U4的R1 OUT接至LED顯示屏,電解電容C4和C5的正電極分別接至電平轉換器U4的C1+、C2+,電解電容C4和C5的負電極分別接至電平轉換器U4的C1-、C2-;CPU的/EA與+5V電源之間串接—電阻R1。當傳呼機接收數(shù)據(jù)后,經(jīng)比較放大電路后發(fā)送到CPU的數(shù)據(jù)接收腳RXD,信號由CPU U1、地址鎖存器U2和數(shù)據(jù)存儲器處理后經(jīng)CPU的數(shù)據(jù)發(fā)送腳TXD發(fā)送到電平轉換器U4的T1 IN,然后經(jīng)電平轉換器U4轉換后,由R1OUT發(fā)送到LED顯示屏。
權利要求1.一種BP-LED顯示屏,它包括傳呼機BP、LED顯示屏和由振蕩電路、單片機CPU、電平轉換器、復位電路、外部數(shù)據(jù)存儲電路、電壓比較放大電路組成的數(shù)據(jù)處理器,其特征在于CPU的時鐘管腳與振蕩電路連接,CPU的RESET腳連接復位電路,CPU還連接有外部數(shù)據(jù)存儲電路,CPU的數(shù)據(jù)接收管腳連接電壓比較放大電路的輸出端,電壓比較放大電路的輸入端與傳呼機的輸出端相連,CPU的數(shù)據(jù)發(fā)送管腳與電平轉換器的輸入端相連,電平轉換器的輸出端與LED顯示屏相連。
2.根據(jù)權利要求1所述的BP-LED顯示屏,其特征在于單片機CPU采用89C51芯片,電平轉換器采用MAX232芯片,比較放大電路中的比較器采用LM393芯片,外部數(shù)據(jù)存儲電路中的地址鎖存器采用74LS573芯片,數(shù)據(jù)存儲器采用62256芯片。
3.根據(jù)權利要求1所述的BP-LED顯示屏,其特征在于數(shù)據(jù)處理器的振蕩電路由CY1、C1、C2組成,CPU U1的時鐘管腳X1和X2之間連接有晶體CY1,電容C1和C2串接后分別接至CPU U1的X1和X2兩端,電容C1和C2的公共端接地。
4.根據(jù)權利要求1所述的BP-LED顯示屏,其特征在于數(shù)據(jù)處理器的復位電路由電解電容C8和電阻R2組成,電解電容C8的正極接至+5V電源,其負極接至CPU U1的RESET腳,電阻R2的一端接至CPU U1的RESET腳,其另一端接地。
5.根據(jù)權利要求1所述的BP-LED顯示屏,其特征在于數(shù)據(jù)處理器的外部數(shù)據(jù)存儲電路包括地址鎖存器U2和數(shù)據(jù)存儲器U3,地址鎖存器U2的8根輸入線1D—8D及信號線C分別接至CPU U1的數(shù)據(jù)總線P00-P07和ALE線,地址鎖存器U2的8根輸出線1Q—8Q接至數(shù)據(jù)存儲器U3的地址線的低8位A0—A7,數(shù)據(jù)存儲器U3的高7位A8—A14和/CS線接至CPU U1的P20—P27口,數(shù)據(jù)存儲器U3的讀寫線/OE和/WE分別接至CPU U1的讀寫線/RD和/WR,數(shù)據(jù)存儲器U3的數(shù)據(jù)線DQ1—DQ8接至CPU U1的數(shù)據(jù)總線P00—P07,地址鎖存器U2的/OC腳接地。
6.根據(jù)權利要求1所述的BP-LED顯示屏,其特征在于數(shù)據(jù)處理器的電壓比較放大電路由電阻R3、R5、R4、R6、R7和比較器U6A組成,電阻R3和R5串接一端接至+5V電源,另一端接至地,公共端接至比較器U6A的正輸入端,電阻R4和R6串接一端接至+5V,另一端接地,公共端接至比較器U6A的負輸入端,比較器U6A的第8腳接+5V電源,第4腳接地,第3腳接傳呼機的輸出端,電阻R7一端接至+5V電源,另一端接至比較器U6A的輸出端。
7.根據(jù)權利要求1所述的BP-LED顯示屏,其特征在于比較器U6A的輸出端與CPU U1的數(shù)據(jù)接收腳RXD相連,CPU U1的數(shù)據(jù)發(fā)送腳TXD接至電平轉換器U4的T1 IN,電平轉換器U4的輸出端R1 OUT與LED顯示屏相連,電平轉換器U4的C1+、C2+端分別連接電解電容C4和C5的正電極,電解電容C4和C5的負電極分別接至電平轉換器U4的C1-、C2-。
8.根據(jù)權利要求1所述的BP-LED顯示屏,其特征在于CPUU1的/EA與+5V電源之間串接一電阻R1。
專利摘要本實用新型公開了一種BP—LED顯示屏,其特征是CPU的時鐘管腳與振蕩電路連接,CPU的RESET腳連接復位電路,CPU連接有外部存儲數(shù)據(jù)電路,CPU的數(shù)據(jù)接收管腳連接電壓比較放大電路的輸出端,電壓比較放大電路的輸入端與傳呼機的輸出端相連,CPU的數(shù)據(jù)發(fā)送管腳與電平轉換器的輸入端相連,電平轉換器的輸出端與LED顯示屏相連,具有可在不同地點接收傳呼臺發(fā)送的信息并根據(jù)發(fā)送的信息改變顯示屏內容的特點。
文檔編號H04Q7/14GK2465427SQ0121651
公開日2001年12月12日 申請日期2001年2月21日 優(yōu)先權日2001年2月21日
發(fā)明者袁希強, 張成建 申請人:袁希強
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1