亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

用于提供帶有預(yù)定時(shí)間偏移的多個(gè)信道的數(shù)據(jù)幀的時(shí)間對準(zhǔn)設(shè)備和方法

文檔序號:7609505閱讀:166來源:國知局
專利名稱:用于提供帶有預(yù)定時(shí)間偏移的多個(gè)信道的數(shù)據(jù)幀的時(shí)間對準(zhǔn)設(shè)備和方法
技術(shù)領(lǐng)域
本發(fā)明涉及用于提供帶有預(yù)定時(shí)間偏移的多個(gè)信道的數(shù)據(jù)幀的時(shí)間對準(zhǔn)設(shè)備。時(shí)間對準(zhǔn)設(shè)備被提供在電信系統(tǒng)的發(fā)射機(jī)中,它分別從多個(gè)信道接收接連的數(shù)據(jù)幀,每個(gè)包含預(yù)定數(shù)目的數(shù)據(jù)符號,以及接連地輸出帶有預(yù)定的時(shí)間偏移(相對于公共同步時(shí)鐘)的數(shù)據(jù)符號。本發(fā)明也涉及用于執(zhí)行這樣的時(shí)間對準(zhǔn)的方法,電信系統(tǒng)的發(fā)射機(jī),和其中在發(fā)射機(jī)中執(zhí)行這樣的時(shí)間對準(zhǔn)的電信系統(tǒng)。
典型地,時(shí)間對準(zhǔn)設(shè)備和方法被使用于基于時(shí)分復(fù)用或CDMA傳輸?shù)碾娦畔到y(tǒng)中。在這樣的系統(tǒng)中,相對于公共同步信號的時(shí)間偏移表示在無線鏈路(空中接口或天線)上相應(yīng)信道的無線幀的開始。在傳輸?shù)綗o線鏈路之前,各個(gè)數(shù)據(jù)幀必須被存儲,然后必須提供以時(shí)間偏移。本發(fā)明具體地涉及,特別是對于CDMA電信系統(tǒng)的、如何處理在大量用戶信道的數(shù)據(jù)幀之間的不同時(shí)間偏移的問題。
背景技術(shù)
在許多電信系統(tǒng)中,多個(gè)信道的各個(gè)數(shù)據(jù)幀被異步地生成,即,ATM數(shù)據(jù)幀在發(fā)射機(jī)中不是對準(zhǔn)給定的同步時(shí)鐘生成的。如果各個(gè)信道具有同一個(gè)基本傳輸速率TRB(通過空中接口),則數(shù)據(jù)幀將包含相同數(shù)目的數(shù)據(jù)符號,然而,它們?nèi)耘f不對準(zhǔn)到公共同步時(shí)鐘。發(fā)射機(jī)的任務(wù)是,不管從各個(gè)信道異步到達(dá)的數(shù)據(jù)分組如何,都在具有每個(gè)信道預(yù)定的各自時(shí)間偏移的無線鏈路上發(fā)送數(shù)據(jù)幀(或,更精確地是它們的數(shù)據(jù)符號),其特征在于這個(gè)特定用戶信道的數(shù)據(jù)幀的開始端。到接收機(jī)的傳輸,例如由于在傳輸期間改變距離,會在各個(gè)數(shù)據(jù)幀之間引入進(jìn)一步的延時(shí),這樣,接收機(jī)必須執(zhí)行相對于在接收機(jī)中提供的公共同步時(shí)鐘的時(shí)間對準(zhǔn)。本發(fā)明涉及在發(fā)射機(jī)中的時(shí)間偏移調(diào)整。
其中需要這樣的時(shí)間偏移調(diào)整的移動無線通信系統(tǒng)的例子是CDMA移動無線通信系統(tǒng)。圖5顯示在這樣的CDMA通信系統(tǒng)中的基站收發(fā)信臺BTS的方框圖。圖6顯示圖5所示基站收發(fā)信臺BTS的編碼器單元ENC。應(yīng)當(dāng)指出,此后,將參照圖5,6所示的CDMA系統(tǒng)來考慮本發(fā)明和它們的問題,然而,時(shí)間對準(zhǔn)也可應(yīng)用于需要時(shí)間偏移調(diào)整的任何通信系統(tǒng)。
在其中提供幾個(gè)信道每個(gè)包括接連的數(shù)據(jù)幀的所有電信系統(tǒng)中,可以提供專用于特定用戶信道的分開的編碼器,以便編碼一個(gè)特定信道的接連到達(dá)的數(shù)據(jù)幀。然而,這會導(dǎo)致例如多到300個(gè)編碼器單元,這在需要的硬件提供方面是不能接受的。為此,總是有如何經(jīng)濟(jì)地使用公共編碼器資源來編碼所有信道的數(shù)據(jù)幀的問題。具體地,如果編碼器花費(fèi)在編碼一個(gè)數(shù)據(jù)幀上的時(shí)間大大地短于數(shù)據(jù)幀本身的持續(xù)時(shí)間,則這是可以達(dá)到的。然后,編碼器可以在一個(gè)數(shù)據(jù)幀周期內(nèi)一個(gè)接一個(gè)地處理幾個(gè)信道的數(shù)據(jù)幀。因?yàn)楦鱾€(gè)信道的數(shù)據(jù)幀并不同步到公共同步時(shí)鐘,以及必須被以每個(gè)信道預(yù)定的時(shí)間偏移提供到空中接口,所以到達(dá)的數(shù)據(jù)幀在施加預(yù)定的時(shí)間偏移之前必須被緩沖在存儲器中,這樣,數(shù)據(jù)符號可以以恒定的數(shù)據(jù)符號流的形式被傳送到調(diào)制單元(例如,圖6的CDMA調(diào)制器BBTX)。
本發(fā)明具體地涉及到不同的時(shí)間偏移如何施加到許多信道的(可能異步地)到達(dá)的數(shù)據(jù)幀的問題。
發(fā)明概要如上所述,由于時(shí)間偏移表示在無線鏈路上相應(yīng)信道的各個(gè)無線幀的開始端,所以編碼器單元必須確保來自用戶信道的、各個(gè)地(可能異步地)到達(dá)的數(shù)據(jù)幀在無線鏈路上是以唯一的時(shí)間偏移可提供的。除了數(shù)據(jù)幀必須配備以唯一的時(shí)間偏移的問題以外,通常必須執(zhí)行數(shù)據(jù)幀的交織,更精確地是包含在其中的數(shù)據(jù)符號的交織,即,在數(shù)據(jù)符號作為數(shù)據(jù)符號流提供給調(diào)制器之前,數(shù)據(jù)符號應(yīng)當(dāng)被重新安排(交織)。時(shí)間偏移的提供可達(dá)到各個(gè)信道之間最小的干擾,即,它將改進(jìn)CDMA接收機(jī)的相關(guān)特性。附加的交織改善接收機(jī)在衰落信道環(huán)境下的數(shù)據(jù)接收,衰落信道環(huán)境在接收的數(shù)據(jù)幀中引入突發(fā)錯(cuò)誤。
所以,本發(fā)明的目的是提供時(shí)間對準(zhǔn)設(shè)備,電信系統(tǒng)的發(fā)射機(jī),具體地CDMA系統(tǒng)的編碼器單元,電信系統(tǒng),和時(shí)間對準(zhǔn)方法,這使得從多個(gè)用戶信道的數(shù)據(jù)幀中到達(dá)的用戶數(shù)據(jù)在傳輸?shù)娇罩兄澳軌蚓哂懈鱾€(gè)指定的唯一的時(shí)間偏移,這樣,在代碼信道(例如,CDMA系統(tǒng)中的CDMA信道)之間的干擾被最小化。
本發(fā)明的另一個(gè)目的是提供時(shí)間對準(zhǔn)設(shè)備,電信系統(tǒng)的發(fā)射機(jī),電信系統(tǒng),和時(shí)間對準(zhǔn)方法,借助于它們編碼器硬件可被經(jīng)濟(jì)地甚至使用于很大數(shù)目的用戶信道。
目的的解決方案本目的是通過電信系統(tǒng)的發(fā)射機(jī)的時(shí)間對準(zhǔn)設(shè)備(權(quán)利要求1)解決的,該時(shí)間對準(zhǔn)設(shè)備用于分別從多個(gè)信道接收接連的數(shù)據(jù)幀,每個(gè)包含預(yù)定數(shù)目的數(shù)據(jù)符號,以及用于接連地輸出相對于公共同步時(shí)鐘帶有預(yù)定時(shí)間偏移的數(shù)據(jù)符號,包括(a)至少第一、第二和第三讀/寫幀存儲器,每個(gè)幀存儲器具有多個(gè)貯存資源,每個(gè)貯存資源用于存儲相應(yīng)信道的一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號,所述幀存儲器每個(gè)具有寫狀態(tài),在該狀態(tài)下數(shù)據(jù)由輸入裝置寫入到所述幀存儲器,以及具有讀狀態(tài),在該狀態(tài)下數(shù)據(jù)由輸出裝置從所述幀存儲器中讀出;(b)控制單元,用于循環(huán)地在與所述公共同步時(shí)鐘同步的第一到第三對準(zhǔn)模式之間切換所述三個(gè)幀存儲器,這樣,(b1)在所述第一對準(zhǔn)模式,所述第一和第二幀存儲器處在寫狀態(tài)以及所述第三幀存儲器處在讀狀態(tài);(b2)在所述第二對準(zhǔn)模式,所述第二和第三幀存儲器處在寫狀態(tài)以及所述第一幀存儲器處在讀狀態(tài);以及(b3)在所述第三對準(zhǔn)模式,所述第三和第一幀存儲器處在寫狀態(tài)以及所述第二幀存儲器處在讀狀態(tài);(c)寫/讀地址提供裝置,用于提供相應(yīng)于所述時(shí)間偏移的各自的幀起始寫地址,單獨(dú)地用于具有寫狀態(tài)的幀存儲器的每個(gè)貯存資源,以及接連的讀地址,共同地用于具有讀狀態(tài)的幀存儲器的所有的貯存資源;(d)其中在每個(gè)模式切換后輸入裝置開始把每個(gè)信道的新到達(dá)數(shù)據(jù)幀的數(shù)據(jù)符號按各個(gè)幀起始寫地址寫入到在先前模式中處在讀狀態(tài)的第一寫狀態(tài)幀存儲器的各個(gè)貯存資源中,以及繼續(xù)把數(shù)據(jù)符號按寫基地址寫入到具有寫狀態(tài)的另一個(gè)第二幀存儲器的相應(yīng)貯存資源中,如果在把數(shù)據(jù)符號寫入到所述第一幀存儲器期間,各自貯存資源的最高可能的寫地址被達(dá)到的話;(e)其中所述輸出裝置按所述接連的讀地址從具有讀狀態(tài)的所述幀存儲器的各個(gè)貯存資源接連地讀出一個(gè)數(shù)據(jù)符號。
而且,本目的是通過電信系統(tǒng)的發(fā)射機(jī)的時(shí)間對準(zhǔn)設(shè)備(權(quán)利要求15)解決的,該時(shí)間對準(zhǔn)設(shè)備用于分別從多個(gè)信道接收接連的數(shù)據(jù)幀,每個(gè)包含預(yù)定數(shù)目的數(shù)據(jù)符號,以及用于接連地輸出相對于公共同步時(shí)鐘帶有預(yù)定時(shí)間偏移的數(shù)據(jù)符號,包括(a)至少第一、第二和第三讀/寫幀存儲器,每個(gè)幀存儲器具有多個(gè)貯存資源,每個(gè)貯存資源用于存儲相應(yīng)信道的一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號,所述幀存儲器每個(gè)具有寫狀態(tài),在該狀態(tài)下數(shù)據(jù)由輸入裝置寫入到所述幀存儲器,以及具有讀狀態(tài),在該狀態(tài)下數(shù)據(jù)由輸出裝置從所述幀存儲器讀出;(b)控制單元,用于循環(huán)地在與所述公共同步時(shí)鐘同步的第一到第三對準(zhǔn)模式之間切換所述三個(gè)幀存儲器,這樣,(b1)在所述第一對準(zhǔn)模式,所述第一和第二幀存儲器處在讀狀態(tài)以及所述第三幀存儲器處在寫狀態(tài);(b2)在所述第二對準(zhǔn)模式,所述第二和第三幀存儲器處在讀狀態(tài)以及所述第一幀存儲器處在寫狀態(tài);以及(b3)在所述第三對準(zhǔn)模式,所述第三和第一幀存儲器處在讀狀態(tài)以及所述第二幀存儲器處在寫狀態(tài);(c)寫/讀地址提供裝置,用于提供相應(yīng)于所述時(shí)間偏移的各自的幀起始讀地址,單獨(dú)地用于具有讀狀態(tài)的幀存儲器的每個(gè)貯存資源,以及接連的寫地址,共同地用于具有寫狀態(tài)的幀存儲器的所有貯存資源;(d)其中在每個(gè)模式切換后輸入裝置把每個(gè)信道的新到達(dá)數(shù)據(jù)幀的數(shù)據(jù)符號按所述接連的寫地址接連地寫入到具有寫狀態(tài)的幀存儲器的各自貯存資源中;以及(e)其中所述輸出裝置按所述各個(gè)幀起始讀地址從在先前模式中處在寫狀態(tài)的第一幀存儲器的各個(gè)貯存資源中讀出一個(gè)數(shù)據(jù)符號,以及如果在讀出所述第一幀存儲器中的數(shù)據(jù)符號期間各自貯存資源的最高可能的讀地址被達(dá)到,則繼續(xù)按讀基地址從具有讀狀態(tài)的另一個(gè)第二幀存儲器的相應(yīng)貯存資源讀出數(shù)據(jù)符號。
而且,本目的是通過包括如上所述的時(shí)間對準(zhǔn)設(shè)備的電信系統(tǒng)的發(fā)射機(jī)解決的。
本目的是通過包括如上所述的一個(gè)或多個(gè)發(fā)射機(jī)的電信系統(tǒng)解決的。
而且,本目的也是通過這樣一種方法(權(quán)利要求9)解決的,該方法用于時(shí)間對準(zhǔn)來自多個(gè)信道的接連的數(shù)據(jù)幀,每個(gè)幀包含來自多個(gè)信道的預(yù)定數(shù)目的數(shù)據(jù)符號,以及用于接連地輸出相對于公共同步時(shí)鐘帶有預(yù)定時(shí)間偏移的數(shù)據(jù)符號,它包括以下步驟(a)把數(shù)據(jù)幀寫入到至少第一、第二和第三讀/寫幀存儲器,每個(gè)幀存儲器具有多個(gè)貯存資源,每個(gè)貯存資源用于存儲各自的信道的一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號,所述幀存儲器每個(gè)具有寫狀態(tài),在該狀態(tài)下數(shù)據(jù)由輸入裝置寫入到所述幀存儲器,以及具有讀狀態(tài),在該狀態(tài)下數(shù)據(jù)由輸出裝置從所述幀存儲器讀出;(b)循環(huán)地在與所述公共同步時(shí)鐘同步的第一到第三對準(zhǔn)模式之間切換所述三個(gè)幀存儲器,其中(b1)在所述第一對準(zhǔn)模式,所述第一和第二幀存儲器處在寫狀態(tài)以及所述第三幀存儲器處在讀狀態(tài);(b2)在所述第二對準(zhǔn)模式,所述第二和第三幀存儲器處在寫狀態(tài)(WR)以及所述第一幀存儲器處在讀狀態(tài);以及(b3)在所述第三對準(zhǔn)模式,所述第三和第一幀存儲器處在寫狀態(tài)(WR)以及所述第二幀存儲器處在讀狀態(tài);(c)提供相應(yīng)于所述時(shí)間偏移的各自的幀起始寫地址,選擇地用于具有寫狀態(tài)的幀存儲器的每個(gè)貯存資源,以及接連的讀地址,共同地用于具有讀狀態(tài)的幀存儲器的所有貯存資源;(d)在每個(gè)模式切換后把每個(gè)信道的新到達(dá)數(shù)據(jù)幀的數(shù)據(jù)符號按各自幀起始寫地址寫入到在先前模式中處在讀狀態(tài)的第一寫狀態(tài)幀存儲器的各自貯存資源中,以及如果在把數(shù)據(jù)符號寫入到所述第一幀存儲器期間各自貯存資源的最高可能的寫地址被達(dá)到,則繼續(xù)把數(shù)據(jù)符號按寫基地址寫入到具有寫狀態(tài)的另一個(gè)第二幀存儲器的相應(yīng)貯存資源中;以及(e)按所述接連的讀地址從具有讀狀態(tài)的所述幀存儲器的各個(gè)貯存資源接連地讀出一個(gè)數(shù)據(jù)符號。
而且,本目的是通過這樣一種方法(權(quán)利要求16)解決的,該方法用于時(shí)間對準(zhǔn)分別來自多個(gè)信道的接連的數(shù)據(jù)幀,每個(gè)幀包含預(yù)定數(shù)目的數(shù)據(jù)符號,以及用于接連地輸出相對于公共同步時(shí)鐘帶有預(yù)定時(shí)間偏移的數(shù)據(jù)符號,它包括以下步驟(a)把數(shù)據(jù)幀寫入到至少第一、第二和第三讀/寫幀存儲器,每個(gè)幀存儲器具有多個(gè)貯存資源,每個(gè)貯存資源用于存儲相應(yīng)信道的一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號,所述幀存儲器每個(gè)具有寫狀態(tài),在該狀態(tài)下數(shù)據(jù)由輸入裝置寫入到所述幀存儲器,以及具有讀狀態(tài),在該狀態(tài)下數(shù)據(jù)由輸出裝置從所述幀存儲器讀出;(b)循環(huán)地在與所述公共同步時(shí)鐘同步的第一到第三對準(zhǔn)模式之間切換所述三個(gè)幀存儲器,這樣(b1)在所述第一對準(zhǔn)模式,所述第一和第二幀存儲器處在讀狀態(tài)以及所述第三幀存儲器處在寫狀態(tài);(b2)在所述第二對準(zhǔn)模式,所述第二和第三幀存儲器處在讀狀態(tài)以及所述第一幀存儲器處在寫狀態(tài);以及(b3)在所述第三對準(zhǔn)模式,所述第三和第一幀存儲器處在讀狀態(tài)以及所述第二幀存儲器(RAM2)處在寫狀態(tài);(c)提供相應(yīng)于所述時(shí)間偏移的各自的幀起始讀地址,選擇地用于具有讀狀態(tài)的幀存儲器的每個(gè)貯存資源,以及接連的寫地址,共同地用于具有寫狀態(tài)的幀存儲器的所有貯存資源;(d)在每個(gè)模式切換后把每個(gè)信道的新到達(dá)數(shù)據(jù)幀的數(shù)據(jù)符號按所述接連的寫地址接連地寫入到具有寫狀態(tài)的幀存儲器的各個(gè)貯存資源中;以及(e)按所述各個(gè)幀起始讀地址從在先前模式中處在寫狀態(tài)的第一幀存儲器的各個(gè)貯存資源中讀出一個(gè)數(shù)據(jù)符號,以及如果在讀出所述第一幀存儲器中的數(shù)據(jù)符號期間各自貯存資源的最高可能的讀地址被達(dá)到,則繼續(xù)按讀基地址從具有讀狀態(tài)的另一個(gè)第二幀存儲器的相應(yīng)貯存資源中讀出數(shù)據(jù)符號。
按照本發(fā)明的第一方面(邏輯地),使用三個(gè)幀存儲器。每個(gè)幀存儲器可容納所有信道的一個(gè)完整的數(shù)據(jù)幀。在外部公共的同步時(shí)鐘的一個(gè)周期期間,兩個(gè)存儲器被使用來寫數(shù)據(jù)幀以及一個(gè)存儲器被使用來讀數(shù)據(jù)。當(dāng)然,作為本發(fā)明的實(shí)際的實(shí)施例,可以使用三個(gè)單端口RAM(或者使用于讀或者使用于寫)或雙端口RAM(同時(shí)讀和寫)。因此,按照本發(fā)明的三個(gè)分開的存儲器只應(yīng)當(dāng)被邏輯地看作為三個(gè)單獨(dú)的存儲器,而在雙端口RAM情況下可以使用一個(gè)存儲器。
各個(gè)數(shù)據(jù)幀的唯一的時(shí)間偏移是通過在一個(gè)幀循環(huán)期間對處在寫狀態(tài)的三個(gè)RAM中的兩個(gè)RAM同時(shí)執(zhí)行寫過程而被(物理地)實(shí)現(xiàn)的。在把具有它各自的時(shí)間偏移(以一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號在兩個(gè)RAM上的移位出現(xiàn))的各個(gè)用戶數(shù)據(jù)寫入到具有寫狀態(tài)的兩個(gè)RAM的同時(shí),執(zhí)行從第三RAM中讀數(shù)。當(dāng)下一個(gè)公共同步時(shí)鐘脈沖(幀同步脈沖)出現(xiàn)時(shí),三個(gè)RAM的功能循環(huán)地改變。也就是,被使用于讀的RAM然后將被用作為用于寫入的RAM,以及先前被使用于寫的兩個(gè)RAM中的一個(gè)現(xiàn)在被使用于讀出數(shù)據(jù)。在各個(gè)信道的數(shù)據(jù)幀之間相對于同步時(shí)鐘的時(shí)間偏移可被調(diào)整為在0與一個(gè)完整幀周期之間變化。當(dāng)想要的時(shí)間偏移是0時(shí),在一個(gè)寫周期期間只有第一RAM具有對于這個(gè)特定的信道的任何數(shù)據(jù)項(xiàng)。對于在0與一個(gè)完整數(shù)據(jù)幀周期之間的時(shí)間偏移,數(shù)據(jù)幀被寫入到兩個(gè)寫RAM中。如果時(shí)間偏移最大值是一個(gè)幀,則數(shù)據(jù)只被存儲在第二RAM。對于在0與一個(gè)幀之間的時(shí)間偏移,包含一個(gè)幀的數(shù)據(jù)的到達(dá)分組至多只重疊兩個(gè)RAM。
因此三個(gè)RAM和三個(gè)RAM的功能的循環(huán)改變使得具有各個(gè)唯一的時(shí)間偏移(在一個(gè)幀的范圍內(nèi))的數(shù)據(jù)幀能夠被存儲和以想要的時(shí)間偏移(相對于一個(gè)公共的幀同步脈沖)被發(fā)送。重要的是在每次循環(huán)改變后,每個(gè)信道的新到達(dá)數(shù)據(jù)幀總是被寫入到在以前的模式處在讀狀態(tài)的幀存儲器。當(dāng)執(zhí)行把數(shù)據(jù)幀寫入到一個(gè)或兩個(gè)寫狀態(tài)幀存儲器時(shí),寫/讀基地址提供裝置提供相應(yīng)于該時(shí)間偏移的基本寫地址。也就是,如果數(shù)據(jù)幀異步地到達(dá)編碼器,則地址提供裝置將發(fā)出用來開始寫入存儲器的基本寫地址。因此,通過按給定的基本寫地址把數(shù)據(jù)幀開始寫入到幀存儲器的各個(gè)資源(=存儲器單元),可以實(shí)現(xiàn)時(shí)間偏移。
本發(fā)明的第二方面是只使用一個(gè)幀存儲器用于寫和兩個(gè)幀存儲器用于讀。在這種情形下,到達(dá)的數(shù)據(jù)幀總是按最低的地址被寫入到單個(gè)寫狀態(tài)存儲器,以及在隨下一個(gè)同步時(shí)鐘出現(xiàn)而執(zhí)行循環(huán)改變后,繼續(xù)進(jìn)行數(shù)據(jù)幀寫入到下一個(gè)寫狀態(tài)幀存儲器。在這種情形下,通過發(fā)出表示在第一讀狀態(tài)存儲器中開始讀的存儲器單元的、預(yù)定的基本讀地址,可實(shí)現(xiàn)該唯一的時(shí)間偏移。
發(fā)明優(yōu)選方面在本發(fā)明的上述的方面,多個(gè)用戶信道的數(shù)據(jù)幀分別被寫入到各個(gè)存儲器的貯存資源。一個(gè)可能性是每個(gè)貯存資源是由幀存儲器的一行而實(shí)現(xiàn)的,其中輸出裝置按給定的基本讀地址沿著列方向接連地讀出數(shù)據(jù)符號。在這種情形下,沒有執(zhí)行比特交織。
另一方面,在許多通信系統(tǒng)中,在發(fā)射機(jī)一側(cè),希望如上所述地進(jìn)行比特交織。在這種情形下,按照達(dá)到交織的本發(fā)明的第三方面,也開始按照各個(gè)基本寫地址寫入到各個(gè)貯存資源,但數(shù)據(jù)符號不是僅僅順序地沿著行方向一個(gè)接一個(gè)地被寫入。寫次序根據(jù)想要的交織技術(shù)(例如,交織深度)被改變,這樣,在從具有讀狀態(tài)的存儲器讀出過程期間,數(shù)據(jù)符號以相同的次序被提供,好像它們被寫入到交織矩陣(例如,具有特定的交織深度)且沿著列方向從其中被讀出。
按照本發(fā)明的第四方面,數(shù)據(jù)幀的數(shù)據(jù)符號可以是單獨(dú)的比特,以及可被分開地存儲在各個(gè)幀存儲器的每個(gè)存儲器單元。然而,如果例如數(shù)據(jù)已經(jīng)受用于數(shù)字QPSK調(diào)制的I/Q選擇過程,則由兩個(gè)或多個(gè)比特構(gòu)建的數(shù)據(jù)符號可以串行地或并行地到達(dá)時(shí)間對準(zhǔn)設(shè)備。按照本發(fā)明的另一個(gè)方面,如果數(shù)據(jù)符號包含兩個(gè)或多個(gè)比特,則數(shù)據(jù)符號的各個(gè)比特一起被存儲在一個(gè)存儲器單元。即,比特不是逐個(gè)比特地被存儲(如在傳統(tǒng)的技術(shù)中),而實(shí)際上是以包括兩個(gè)或多個(gè)數(shù)據(jù)比特的數(shù)據(jù)符號被存儲。
通過以下的說明和從屬權(quán)利要求可以得出本發(fā)明的另外的有利實(shí)施例和改進(jìn)方案。此后,參照實(shí)施例和參照


本發(fā)明。
附圖簡述圖上圖1-1顯示按照本發(fā)明的發(fā)射機(jī)TX的時(shí)間對準(zhǔn)設(shè)備的方框圖;圖1-2顯示輸入到圖1-1所示的時(shí)間對準(zhǔn)設(shè)備的多個(gè)信道CH1...CH8的數(shù)據(jù)幀;圖1-3顯示屬于多個(gè)信道CH1...CH8的各個(gè)數(shù)據(jù)幀的各個(gè)數(shù)據(jù)分組是如何通過圖1-1所示的時(shí)間對準(zhǔn)設(shè)備以一個(gè)時(shí)間偏移被輸出的;
圖2-1顯示按照本發(fā)明的第一實(shí)施例的、使用三個(gè)RAM的時(shí)間對準(zhǔn)設(shè)備的基本結(jié)構(gòu),其中按照本發(fā)明的第一實(shí)施例兩個(gè)幀存儲器被使用于按預(yù)定的基地址寫入和一個(gè)幀存儲器被使用于讀出;圖2-2顯示在各個(gè)時(shí)間對準(zhǔn)模式M1,M2,M3之間的順序切換,以及把新的數(shù)據(jù)幀寫入到在本發(fā)明的第一實(shí)施例中在先前模式中處在讀狀態(tài)的幀存儲器;圖2-3顯示按照本發(fā)明的第二實(shí)施例的、使用兩個(gè)讀狀態(tài)存儲器和一個(gè)寫狀態(tài)存儲器的情形;圖2-4a-c顯示其中對于執(zhí)行數(shù)據(jù)幀的時(shí)間對準(zhǔn)需要3個(gè)以上幀存儲器的幾種情形;圖2-5顯示在對準(zhǔn)模式M3時(shí)按列讀出符號;圖3顯示按照本發(fā)明的第三實(shí)施例的、說明組合的時(shí)間對準(zhǔn)/交織方法的圖;圖4-1顯示在發(fā)射機(jī)中由用于執(zhí)行比特交織的交織矩陣構(gòu)成的幀存儲器的貯存資源的讀出和寫入,其中每個(gè)數(shù)據(jù)比特被存儲在分開的存儲器單元;圖4-2顯示按照本發(fā)明的第四實(shí)施例在發(fā)射機(jī)中由用于執(zhí)行按數(shù)據(jù)符號交織的交織矩陣構(gòu)成的貯存資源的讀出和寫入;圖5顯示其中可應(yīng)用按照本發(fā)明的時(shí)間對準(zhǔn)方法的CDMA電信系統(tǒng)的基站收發(fā)信臺的總貌;以及圖6顯示圖5所示的編碼器單元ENC的內(nèi)部結(jié)構(gòu)的總貌。
在附圖中,相同的或相似的參考數(shù)字在所有的圖上表示相同的或相似的部件或步驟。
CDMA電信系統(tǒng)描述此后描述其中可以應(yīng)用本發(fā)明的時(shí)間對準(zhǔn)設(shè)備和方法的CDMA基站收發(fā)信臺BTS。然而,應(yīng)當(dāng)指出,CDMA系統(tǒng)的描述只用作為本發(fā)明的應(yīng)用實(shí)例,以及本發(fā)明可以應(yīng)用于其中多個(gè)信道的數(shù)據(jù)幀必須相對于公共同步時(shí)鐘信號被提供以唯一時(shí)間偏移的任何其它電信系統(tǒng)和發(fā)射機(jī)。所以,本發(fā)明可以應(yīng)用于按面向時(shí)間幀方式實(shí)施物理層數(shù)據(jù)處理的任何的電信系統(tǒng)和發(fā)射機(jī)。
概括地,圖5的方框圖顯示CDMA系統(tǒng)的基站收發(fā)信臺BTS,包括基帶發(fā)射機(jī)TX,基帶接收機(jī)RX,和HF部分。在發(fā)射機(jī)TX中,例如以ATM分組形式的用戶數(shù)據(jù)通過ATM交換機(jī)和相應(yīng)的接口ATM IFX/IFC被輸入到信道編碼器單元ENC。編碼的(和也交織的數(shù)據(jù))然后被基帶發(fā)射機(jī)單元BBTX調(diào)制和被CDMA擴(kuò)展。調(diào)制的數(shù)據(jù)然后在TRX-DIG單元中被濾波和被變換成模擬信號,在單元TRX-RF中被上變頻到想要的載頻,由功率放大器單元MCPA放大,最后通過雙工濾波器被發(fā)送到天線ANT。
在基帶接收機(jī)RX中,通常使用兩個(gè)天線(分集接收)來接收信號,然后該信號在單元LNA中被放大,在單元TRX-RF中被下變頻,在單元TRX-DIG中被A/D變換和被濾波。然后,數(shù)據(jù)由接收機(jī)單元BBRX中的RAKE接收機(jī)/去擴(kuò)頻器被解調(diào),而隨機(jī)接入信道在單元BBRA中被檢測和被解調(diào)。BBRX和BBRA看到同樣的數(shù)據(jù),以及用每個(gè)單元內(nèi)的“代碼匹配”濾波器提取它們所需要的各自的數(shù)據(jù)。用戶數(shù)據(jù)US然后在譯碼器單元DEC中被譯碼以及通過ATM接口ATM IFX/IFC被發(fā)送到ATM交換機(jī)。
在CDMA基站收發(fā)信臺BTS中,比特交織和比特去交織是分別在基帶發(fā)射機(jī)TX的編碼器ENC中和在基帶接收機(jī)RX的譯碼器DEC中執(zhí)行的。
圖6顯示按照本發(fā)明的編碼器單元ENC的功能性總貌,其中各個(gè)用戶信道US1,US2,US3的數(shù)據(jù)作為包括各個(gè)數(shù)據(jù)比特序列的順序數(shù)據(jù)幀被輸入到在①處的卷積編碼器CC。然后在②處的自由可編程門陣列FPGA INTERMOD中執(zhí)行交織。也就是,在圖6上,多個(gè)用戶信道(例如,多到300個(gè)不同的信道)輸入用戶數(shù)據(jù)US,而且控制信息(圖6上未示出)被提供到FPGA②。數(shù)據(jù)在FPGA調(diào)制器FPGA INTERMOD②中通過使用以參考數(shù)字④表示的三個(gè)幀存儲器(RAM)的存儲器裝置被調(diào)制、交織和被時(shí)間對準(zhǔn)。調(diào)制的、時(shí)間對準(zhǔn)的、和交織的數(shù)據(jù)然后通過在③處的FPGA BBTX-OUT被發(fā)送到發(fā)射機(jī)的CDMA調(diào)制部分BBTX⑤。信道編碼器CC優(yōu)選地可以是卷積編碼器,然而,也可以使用其它編碼,例如塊碼,渦輪(turbo)碼等等。如果編碼器是卷積編碼器,則它利用由編碼器多項(xiàng)式預(yù)先規(guī)定的、特定的比率和約束長度。例如,圖5,6上的CDMA發(fā)射機(jī)使用具有編碼率r=1/3,和約束長度c=9的卷積編碼器CC。
從ATM-IFX/IFC單元到達(dá)的每個(gè)數(shù)據(jù)幀包含分別屬于用戶信道的預(yù)定數(shù)目的數(shù)據(jù)比特的數(shù)據(jù)比特序列。在每個(gè)幀中加到Inter-Mod的輸入數(shù)據(jù)比特序列(IDBS)的各個(gè)碼符號可以包含例如對于QPSK調(diào)制的N=2數(shù)據(jù)比特(即,一個(gè)I比特和一個(gè)Q比特)。
在圖6上,時(shí)間對準(zhǔn)設(shè)備TAL的在⑥處的控制單元CTL把時(shí)間偏移數(shù)值,例如地址,提供到FPGA INTERMOD,用參考數(shù)字②表示。如圖6所示,其它控制信號CNTRL和讀/寫命令R/W從單元②和③被直接輸入到FPGA RAM-IF,它用作為用于RAM裝置的數(shù)據(jù)/地址MUX,它僅僅對于寫入操作是需要的(第一實(shí)施例)。通過控制單元CTL的控制信息,從卷積編碼器CC到達(dá)的用戶數(shù)據(jù)的各個(gè)數(shù)據(jù)被寫入到三個(gè)RAM,該RAM對它們施加唯一的時(shí)間偏移。數(shù)據(jù)幀,更精確地是數(shù)據(jù)符號,然后被讀出和被提供到CDMA調(diào)制器BBTX。還應(yīng)當(dāng)指出,卷積編碼器CC可被省略,這樣,從ATM-IFX/IFC到達(dá)的數(shù)據(jù)幀的數(shù)據(jù)直接被輸入到②處的時(shí)間對準(zhǔn)單元TAL。所以,與加到時(shí)間對準(zhǔn)單元TAL的輸入比特是否被編組為數(shù)據(jù)符號(I-,Q-比特)無關(guān),對于每個(gè)信道存在有無論如何沒有同步于公共同步時(shí)鐘到達(dá)的接連的數(shù)據(jù)幀流。從時(shí)間對準(zhǔn)單元TAL到CDMA調(diào)制器BBTX的輸出是信道的連續(xù)安排的數(shù)據(jù)比特或數(shù)據(jù)符號流。在例如10毫秒的一個(gè)幀周期內(nèi),包括多個(gè)數(shù)據(jù)符號(相應(yīng)于被輸入到時(shí)間對準(zhǔn)設(shè)備的數(shù)據(jù)幀中數(shù)據(jù)符號數(shù)目)的各個(gè)數(shù)據(jù)幀被提供到用于每個(gè)各自的信道的調(diào)制器。然而,因?yàn)闀r(shí)間對準(zhǔn)設(shè)備把時(shí)間偏移加到輸入數(shù)據(jù)幀,即,它們的數(shù)據(jù)符號,所以被提供到調(diào)制器的各個(gè)數(shù)據(jù)幀包含時(shí)間移位的數(shù)據(jù)符號。
下面參照圖1-2和圖1-3更詳細(xì)地說明輸入流IDBS和輸出流ODBS。
在如圖5、6所示的、這樣的CDMA系統(tǒng)中,物理信道或用戶數(shù)據(jù)以相對于由基站收發(fā)信臺BTS發(fā)出的公共幀同步脈沖的各個(gè)恒定的時(shí)間偏移被發(fā)送。如上所述,在CDMA方法中,時(shí)間偏移表示相對于幀同步脈沖、在無線鏈路上相應(yīng)的信道的無線電幀的開始。
第一實(shí)施例(時(shí)間對準(zhǔn)程序)圖1-1顯示按照本發(fā)明的電信系統(tǒng)的發(fā)射機(jī)TX中時(shí)間對準(zhǔn)設(shè)備TAL的方框圖。時(shí)間對準(zhǔn)設(shè)備TAL相應(yīng)于按以下方式的圖6所示的時(shí)間對準(zhǔn)設(shè)備TAL。圖1-1上的RAM1,RAM2,和RAM3相應(yīng)于圖6是以參考數(shù)字④表示的RAM結(jié)構(gòu)。負(fù)責(zé)提供用于寫入到RAM的地址ADR的控制單元CU中的輸入復(fù)接器IM和單元WR-G相應(yīng)于圖6上的FPGA INTERMOD②。WR-G從外部控制單元CTL得到用于每個(gè)用戶信道的時(shí)間偏移。負(fù)責(zé)提供用于讀出的地址ADR的控制單元CU中的輸出復(fù)接器OM和單元RD-G相應(yīng)于圖6上的FPGA BBTX-OUT③。圖1-1上的控制單元CU因此分布在圖6上的部件②,③,然而,在功能上這些電路執(zhí)行與下面說明的相同的時(shí)間對準(zhǔn)程序。公共同步脈沖FSYNC被外部地加到CU,更具體地,加到WR-G和RD-G(或加到圖6上相應(yīng)的單元②,③)。
因此,在圖1-1上,時(shí)間對準(zhǔn)單元TAL包括輸入裝置IM(即,輸入復(fù)接器)和輸出裝置OM(即,輸出復(fù)接器),以及三個(gè)讀/寫幀存儲器RAM1,RAM2,RAM3,它們可借助于施加的讀/寫信號R/W1,R/W2,R/W3被設(shè)置為讀或?qū)憼顟B(tài)。代替使用如圖1-1所示的三個(gè)單端口RAM(或者用于寫或者用于讀),也有可能使用雙端口RAM(同時(shí)讀和寫)。所以,三個(gè)不同的幀存儲器也可被看作為其中讀和寫可以對不同的部分同時(shí)進(jìn)行的單個(gè)雙端口RAM的不同部分。為了說明起見,圖6上的參考數(shù)字①,④,⑤相應(yīng)于圖1-1上所示的參考數(shù)字,而參考數(shù)字②,③,⑥相應(yīng)于由如上所述的、輸入復(fù)接器IM,輸出復(fù)接器和控制單元CU組成的單獨(dú)的單元,所以它們在圖1-1上沒有明顯表示。
在圖1-1上,輸入復(fù)接器IM接收輸入數(shù)據(jù)比,特流IDBS,包含接連的數(shù)據(jù)幀,每個(gè)數(shù)據(jù)幀包含分別來自多個(gè)信道,例如300的預(yù)定數(shù)目的數(shù)據(jù)符號,例如320個(gè)。雖然本發(fā)明并不限于其中每個(gè)信道具有相同固定的恒定數(shù)據(jù)速率的情形,在本優(yōu)選實(shí)施例中假設(shè),每個(gè)用戶信道具有固定的和恒定的數(shù)據(jù)速率,這樣,各個(gè)分組包含相同數(shù)目的符號。另一方面,用戶可以使用具有不同數(shù)據(jù)速率的幾個(gè)應(yīng)用。然后,用戶信道可包括一個(gè)或多個(gè)單個(gè)信道資源,每個(gè)具有它本身特定的但恒定的數(shù)據(jù)速率。
圖1-2顯示八個(gè)信道CH1,CH2,CH3...CH8的數(shù)據(jù)在例如10毫秒的一個(gè)幀周期內(nèi)如何到達(dá)①的例子。各個(gè)信道的數(shù)據(jù)符號在數(shù)據(jù)幀CH1/0,CH2/0,CH3/0,...,CH8/0中到達(dá),每個(gè)數(shù)據(jù)幀包含相同數(shù)目的數(shù)據(jù)符號1...320。在10毫秒的一個(gè)幀周期內(nèi),每個(gè)信道的一個(gè)數(shù)據(jù)幀到達(dá)輸入復(fù)接器IM。如圖1-2所示,在各個(gè)數(shù)據(jù)幀CH1/0,CH2/0,CH3/0等之間會存在某些未規(guī)定的延時(shí),這取決于單個(gè)信道的數(shù)據(jù)幀到達(dá)的異步特性。然而,與延時(shí)無關(guān)地,唯一的要求是每個(gè)信道的一個(gè)數(shù)據(jù)幀在10毫秒的一個(gè)幀周期內(nèi)到達(dá)。輸入數(shù)據(jù)比特流(IDBS)或數(shù)據(jù)符號流串行到達(dá)輸入復(fù)接器IM。如果存在附加的緩沖器,則它也可以并行地到達(dá)。
圖1-3顯示由輸出復(fù)接器OM輸出的、輸出數(shù)據(jù)比特或輸出數(shù)據(jù)符號流ODBS。輸出流ODBS包括接連的數(shù)據(jù)符號,具有相對于公共同步時(shí)鐘的預(yù)定的時(shí)間偏移T0,T1。具體地,圖1-2顯示八個(gè)信道CH1...CH8的數(shù)據(jù)在10毫秒的一個(gè)幀周期內(nèi)如何在③處輸出的例子。各個(gè)信道的數(shù)據(jù)在例如320個(gè)數(shù)據(jù)分組(每個(gè)包括一個(gè)符號)中被輸出。然而,八個(gè)信道的數(shù)據(jù)分組以時(shí)間共享的方式(即,時(shí)間復(fù)接地,或并行地)被輸出。每個(gè)數(shù)據(jù)分組包括一個(gè)數(shù)據(jù)比特或數(shù)據(jù)符號。一個(gè)數(shù)據(jù)符號可包含例如n=2數(shù)據(jù)比特。所以,在這種情形下,從輸出復(fù)接器到調(diào)制器BBTX的輸出總線包括用于八個(gè)信道的所有數(shù)據(jù)分組的兩條線路。如果在總線上傳輸速率是256ksps(=8符號/31.25μs),則其它的信道組CH9...CH16或CH17...CH24(圖1-2上未示出)等將需要另外的總線,每條具有兩條線路。另一方面,假設(shè)在總線上是16.38MHz的傳輸速率,則總共31.25μs*16.38Msps=512信道可被時(shí)間復(fù)接。也就是,信道數(shù)目只由總線上的傳輸速率限制。
雖然在本發(fā)明中不管各個(gè)數(shù)據(jù)分組對于信道是以時(shí)間共享方式還是并行地輸出,但重要的是指出,對于每個(gè)信道,相應(yīng)于輸入到時(shí)間對準(zhǔn)設(shè)備的數(shù)據(jù)幀中數(shù)據(jù)符號數(shù)目的多個(gè)數(shù)據(jù)符號是在例如10毫秒的一個(gè)單個(gè)幀周期內(nèi)輸出的(然而,當(dāng)然不是相同的數(shù)據(jù)符號,因?yàn)樵跁r(shí)間對準(zhǔn)設(shè)備中加上了時(shí)間偏移)。
如圖1-3所示,來自各個(gè)數(shù)據(jù)幀的320個(gè)數(shù)據(jù)符號具有相對于公共同步時(shí)鐘的各個(gè)時(shí)間偏移Δt(1),Δt(2),Δt(3),..,Δt(n),...,Δt(8).例如,第一信道CH1的第一數(shù)據(jù)符號1沒有時(shí)間偏移,因?yàn)樗迷谕綍r(shí)鐘出現(xiàn)時(shí)開始。顯然,因?yàn)樾诺繡H2的第一數(shù)據(jù)分組包含數(shù)據(jù)符號17,第二信道CH2的數(shù)據(jù)符號具有時(shí)間延遲Δt(2)=304符號。因?yàn)榈谝环柺菙?shù)據(jù)符號319,所以第三信道CH3具有時(shí)間偏移Δt(3)=2個(gè)數(shù)據(jù)符號。作為另一個(gè)例子,信道CH8具有時(shí)間偏移Δt(8)=243個(gè)數(shù)據(jù)符號。因?yàn)樵趶男诺繡H8輸出一個(gè)數(shù)據(jù)符號后,繼續(xù)從信道CH1輸出下一個(gè)數(shù)據(jù)符號2,所以必須確保輸出復(fù)接器OM的輸出頻率足夠高,以使得所有信道的一個(gè)數(shù)據(jù)幀的所有320個(gè)符號在10毫秒的時(shí)間間隔內(nèi)被輸出。這意味著,在10ms/320=31.25μs的時(shí)間段內(nèi),必須輸出每個(gè)信道的一個(gè)數(shù)據(jù)符號。因?yàn)檩敵鲅b置OM從第一步進(jìn)到第八信道CH1...CH8,以在31.25μs的時(shí)間段內(nèi)讀出一個(gè)數(shù)據(jù)符號,但不同的數(shù)據(jù)符號,即第1,第17,第319,...,第78數(shù)據(jù)符號被讀出,所以本發(fā)明的時(shí)間對準(zhǔn)設(shè)備以相對于公共同步時(shí)鐘的預(yù)定的時(shí)間偏移接連地輸出數(shù)據(jù)符號。顯然,不管輸出數(shù)據(jù)比特流是并行地還是串行地輸出,只要在當(dāng)前的序列中不同的數(shù)據(jù)符號是由輸出裝置OM從幀存儲器讀出。
為了把圖1-2的輸入流IDBS變換成圖1-3所示的輸出流ODBS,輸入裝置IM和輸出裝置OM寫入和讀出數(shù)據(jù)到圖1-1中④所示的三個(gè)幀存儲器。
圖2-1顯示對于其中第一存儲器RAM1具有寫狀態(tài)WR,第二存儲器RAM2也具有寫狀態(tài)WR,第三存儲器RAM3具有讀狀態(tài)RD的(此后被稱為第一對準(zhǔn)模式M1)一個(gè)時(shí)間快照,使用三個(gè)幀存儲器RAM1,RAM2,RAM3的原理。作為一個(gè)例子,圖2-1顯示圖1-2所示的各個(gè)信道的各個(gè)數(shù)據(jù)幀ch1/0,ch2/0,ch3/0,...,ch8/0(在chy/x表示式中,x表示第x數(shù)據(jù)幀,以及y表示信道號)。第一、第二和第三讀/寫幀存儲器RAM1,RAM2,RAM3具有多個(gè)貯存資源RES1,RES2,RES3,RES4...RES300,它們可容納各個(gè)信道的一個(gè)單個(gè)數(shù)據(jù)幀的所有的數(shù)據(jù)符號。例如,信道ch4的數(shù)據(jù)幀ch4/0完全裝入第一幀存儲器RAM1的貯存資源RES4。在最簡單的情形下,當(dāng)沒有執(zhí)行交織時(shí),貯存資源可被看作為幀存儲器的各個(gè)行。在所顯示的事例中,幀存儲器具有Nresmax=300行,以及Nsymbol=320列(Nsymbol=數(shù)據(jù)符號數(shù)目,或每個(gè)數(shù)據(jù)幀的數(shù)據(jù)比特)。然后,沿著行方向進(jìn)行寫入數(shù)據(jù)幀的數(shù)據(jù)以及沿著列方向讀出具有讀狀態(tài)的幀存儲器,如RAM3,正如圖2-1上的箭頭表示的。
正如下面更詳細(xì)地描述的,按照本發(fā)明的另一個(gè)實(shí)施例,時(shí)間對準(zhǔn)與各個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號或數(shù)據(jù)比特的交織相組合,在這種情形下,各個(gè)資源將仍舊按行方向被寫入,然而,將使用特別的寫次序,這樣,在沿著列方向讀出期間,數(shù)據(jù)符號按一個(gè)順序被讀出,這個(gè)順序是如果符號以傳統(tǒng)的方式從傳統(tǒng)的交織矩陣被讀出和寫入而被生成的相同的順序(如圖3,4示意地顯示的)。下面將參照圖3更詳細(xì)地說明這個(gè)特別的寫次序。此后,將首先說明不帶有交織處理過程的、數(shù)據(jù)符號的寫入和讀出。
在圖2-1上,每個(gè)幀存儲器具有基本寫地址WB-ADR,它指示未獲得任何時(shí)間偏移的數(shù)據(jù)幀的數(shù)據(jù)符號必須被寫入到的第一存儲器單元。當(dāng)貯存資源由各個(gè)行構(gòu)成時(shí),實(shí)際上,基本寫地址WB-ADR是第一列位置。每個(gè)幀存儲器也包含末端地址或最高可能的地址END-ADR,其中例如要寫入未獲得任何時(shí)間偏移的數(shù)據(jù)幀的最后的數(shù)據(jù)符號。因?yàn)樵诘谌龓鎯ζ鱎AM3中執(zhí)行讀出過程,從基本讀地址RB-ADR開始的讀地址被施加到第三幀存儲器RAM3。在例如31.25μs的時(shí)間周期內(nèi)順序執(zhí)行從每個(gè)貯存資源讀出一列,即一個(gè)數(shù)據(jù)符號,如圖1-3所示。
時(shí)間對準(zhǔn)程序的主要方面是提供幀起始寫地址FRST-ADRch1...FRST-ADRch300(一般地,對于各個(gè)信道chy有幀起始寫地址FRST-ADRchy,如圖2-1所示)。用于計(jì)算幀起始寫地址FRST-ADRchy的通用公式是FRST-ADRchy=WB-ADDR+time-offsetchy(變換成對于各個(gè)信道chy的符號數(shù)目)。
也就是,盡管輸入流IDBS的數(shù)據(jù)分組ch1/0,ch2/0,ch3/0...ch300/0是以沒有預(yù)定的時(shí)間偏移到達(dá)的,各個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號或數(shù)據(jù)比特的寫入在預(yù)定的幀起始地址FRST-ADRchy開始,這個(gè)預(yù)定的幀起始地址FRST-ADRchy由控制單元CU通過圖1-1的地址線WRITE-ADR對于每個(gè)信道唯一地和獨(dú)立地提供的(相應(yīng)于由控制單元CTL給定的時(shí)間偏移)。因此,唯一的時(shí)間對準(zhǔn)偏移是通過把數(shù)據(jù)幀從基本寫地址WB-ADR偏移到幀起始寫地址FRST-ADRchy而被提供的。數(shù)據(jù)幀的每個(gè)開始點(diǎn)因此由幀起始寫地址來標(biāo)識。如圖2-1所示,各個(gè)數(shù)據(jù)幀因此具有各個(gè)時(shí)間對準(zhǔn)偏移ch.1,ch.2,ch.3...ch.300。圖1-1上的控制單元CU的寫地址提供裝置WR-G(或分別為圖6的FPGA②)提供相應(yīng)于單獨(dú)地用于每個(gè)貯存資源的時(shí)間偏移的各個(gè)幀起始寫地址和公共地用于所有貯存資源的接連的讀地址。
如圖2-1所示,只有信道ch4沒有時(shí)間偏移(時(shí)間偏移=0),這樣,它完全裝入RAM1。因此,幀起始寫地址FRST-ADRch4與基本寫地址WB-ADR相同。因?yàn)槊總€(gè)RAM貯存資源或單個(gè)信道的尺寸是使得它只能容納特定信道的一個(gè)完整數(shù)據(jù)幀的數(shù)據(jù),所以對于提供不同于0和最大高到一個(gè)幀的時(shí)間偏移的時(shí)間偏移的時(shí)間對準(zhǔn)功能,需要兩個(gè)存儲器RAM1,RAM2。也就是,如果例如信道ch1的數(shù)據(jù)幀ch1/0的數(shù)據(jù)在RAM1的倒數(shù)第三個(gè)貯存資源RES1開始,則數(shù)據(jù)被連續(xù)地寫入到行方向,直至遇到最高可能的寫地址,即寫結(jié)束地址END-ADR為止。然后,按第二幀存儲器RAM2(也具有寫狀態(tài)WR)的基本寫地址繼續(xù)寫入數(shù)據(jù)符號,直至完整的數(shù)據(jù)幀以重疊的方式被存儲到兩個(gè)RAM為止。
單個(gè)信道的幀起始地址是從基本寫地址加上對于這個(gè)信道的各別時(shí)間對準(zhǔn)偏移(按照符號數(shù)目)而生成的。也就是,寫入總是從幀起始寫地址開始,以及因此各個(gè)信道數(shù)據(jù)與來自基本寫地址的特定的時(shí)間偏移(=地址偏移)對準(zhǔn)。由于數(shù)據(jù)以數(shù)據(jù)分組形式串行到達(dá),數(shù)據(jù)一個(gè)信道接著一個(gè)信道地被寫入。一旦數(shù)據(jù)幀ch1/0的所有符號已被寫入到RAM1,RAM2,同一個(gè)信道的下一個(gè)接連的數(shù)據(jù)幀ch1/1的數(shù)據(jù)符號就被寫入到第二RAM2,再次從對于信道ch1提供的幀起始寫地址開始。在寫入數(shù)據(jù)幀ch1/0與數(shù)據(jù)幀ch1/1之間,所有其它的數(shù)據(jù)幀chy/0通過使用它們各自的幀起始寫地址被寫入到存儲器。正如對于在對準(zhǔn)期間的循環(huán)模式切換所說明的,對于下一個(gè)到達(dá)的數(shù)據(jù)幀ch1/1,RAM1改變它的寫狀態(tài)WR為讀狀態(tài)RD,而第三RAM3改變它的讀狀態(tài)RD為寫狀態(tài)WR,這樣,下一個(gè)信道ch1/1以重疊的方式被寫入到第二和第三RAM2,RAM3。這將參照如圖2-2所示的本發(fā)明方法的說明更詳細(xì)地進(jìn)行解釋。
應(yīng)當(dāng)指出,相應(yīng)于想要的時(shí)間偏移的幀起始寫地址的提供也可以應(yīng)用于其中附加地執(zhí)行交織的情形,正如下面在圖3上更詳細(xì)地解釋的。相應(yīng)于被寫入到交織矩陣中行/列位置0,0的符號的第一符號被寫入到由幀起始寫地址表示的列地址。第二個(gè)和接著的符號以特定的次序被寫入,正如下面參照圖3解釋的。
雖然在兩個(gè)RAM1,RAM2中,寫入是分別從對于基本寫地址確定的幀起始寫地址開始的,但在第三RAM3中的讀出是從基本讀地址開始的。也就是,接著數(shù)據(jù)是按列方向被讀出的,即,每個(gè)信道一個(gè)符號被一個(gè)接一個(gè)地讀出,從基本讀地址開始,而不是在進(jìn)到下一個(gè)信道之前讀出一個(gè)信道的所有數(shù)據(jù)。圖2-1上淺灰色方塊從左面移動到右面,標(biāo)識這個(gè)讀出操作。所有這些發(fā)生在公共幀同步脈沖的時(shí)間段內(nèi)。也就是,如上所述,在31.25μs的一個(gè)子時(shí)間段內(nèi),每個(gè)資源的一個(gè)數(shù)據(jù)符號按列方向被讀出,這樣,所有數(shù)據(jù)幀的所有數(shù)據(jù)符號可以由輸出裝置OM在10ms的公共同步周期內(nèi)被輸出。圖2-5顯示當(dāng)從RAM3讀出和寫入到RAM1及RAM2時(shí)(被稱為圖2-2a上的第一“對準(zhǔn)模式”)的這個(gè)按列的讀出(“讀出列”)。
在10ms的一個(gè)同步時(shí)間段T0<t<T1,對準(zhǔn)模式M1被保持,即,三個(gè)幀存儲器RAM1,RAM2,RAM3保持它們各自的寫/讀狀態(tài)WR,WR,RD。因此,不管是否沒有預(yù)先規(guī)定時(shí)間偏移(像信道ch4)以使得數(shù)據(jù)幀只裝入一個(gè)幀存儲器,或數(shù)據(jù)幀是否以重疊的方式被寫入到兩個(gè)幀存儲器,在如圖1-2所示的同步時(shí)間段內(nèi)有充足的時(shí)間把所有數(shù)據(jù)幀的數(shù)據(jù)符號寫入到各個(gè)貯存資源。所以,數(shù)據(jù)幀,例如ch4/0,不必與同步時(shí)間段T0的開始端同步地到達(dá)輸入復(fù)接器IM。唯一的要求是在各個(gè)對準(zhǔn)模式中執(zhí)行循環(huán)的寫/讀數(shù)據(jù)改變,正如此后參照圖2-2解釋的。
為了通過同步到公共同步時(shí)鐘的第一到第三對準(zhǔn)模式M1,M2,M3執(zhí)行三個(gè)幀存儲器的循環(huán)切換,圖1-1的控制單元CU(或分別為圖6的FPGA單元②,③)把各個(gè)寫/讀控制信號R/W1,R/W2,R/W3加到各個(gè)幀存儲器RAM1,RAM2,RAM3。如圖1-1所示,寫/讀地址提供裝置WR-G,RD-G把各個(gè)地址信號WRITE-ADR,READ-ADR提供到幀存儲器,具體地是幀起始寫地址FRST-ADRchy(在圖6上,F(xiàn)PGA②把這些地址加到RAM單元④)和各個(gè)順序的讀地址(在圖6上,F(xiàn)PGA③把這些地址加到RAM單元④)。每個(gè)幀存儲器具有寫狀態(tài)WR,在這個(gè)狀態(tài)下數(shù)據(jù)可被寫入到幀存儲器,和讀狀態(tài)RD,在這個(gè)狀態(tài)下可以從幀存儲器讀出數(shù)據(jù)。通過圖1-1所示的公共連接COM,單元WR-G和RD-G進(jìn)行通信,以使得在各個(gè)RAM中不發(fā)生讀/寫操作的沖突。
輸入復(fù)接器IM從在輸入端①處的數(shù)據(jù)幀中選擇數(shù)據(jù),以及響應(yīng)于由控制單元CU提供的CTRL信號把它們提供到幀存儲器RAM1...RAM3??刂茊卧狢U(分別為圖6上它自己的FPGA②)然后規(guī)定地址ADR(從幀起始寫地址開始),按這個(gè)地址把數(shù)據(jù)存儲在幀存儲器。因此,對于每個(gè)信道,輸入裝置IM接連地提供數(shù)據(jù)幀的數(shù)據(jù),以及控制單元CU(即,單元WR-G,RD-G)控制三個(gè)幀存儲器的寫讀狀態(tài),這樣,數(shù)據(jù)幀總是被寫入到處在寫狀態(tài)的兩個(gè)幀存儲器以及數(shù)據(jù)從具有讀狀態(tài)的一個(gè)幀存儲器中與公共同步時(shí)鐘同步地被讀出。例如,如果在圖1-1上幀存儲器RAM3具有讀狀態(tài)RD,則數(shù)據(jù)幀只從RAM3中被讀出以及數(shù)據(jù)只被寫入到具有寫狀態(tài)的第一和第二幀存儲器RAM1,RAM2。
隨著在例如10ms的時(shí)間間隔中出現(xiàn)外部加上的同步時(shí)鐘脈沖FSYNC(是指幀同步脈沖)(見圖1-2),由于加上各個(gè)讀/寫控制信號R/W1,R/W2,R/W3,存儲器循環(huán)地改變它們的讀/寫狀態(tài),以及輸出復(fù)接器OM開始從具有讀狀態(tài)的存儲器中按所指示的基本讀地址讀出。由于在圖1-1的說明中控制單元CU被假設(shè)為負(fù)責(zé)切換讀/寫狀態(tài)和加上各個(gè)讀/寫地址,所以,同步脈沖FSYNC被加到CU,這樣,它獲知何時(shí)切換讀/寫狀態(tài)。雖然在圖1-1上只顯示同步脈沖FSYNC被加到控制單元CU,但應(yīng)當(dāng)看到,每個(gè)單元WR-G,RD-G,IM,OM都接收同步脈沖FSYNC;也就是,在圖6上所顯示的所有的FPGA都接收同步脈沖,而控制單元CTL不需要接收這個(gè)脈沖。在每個(gè)公共同步時(shí)鐘周期內(nèi),被存儲在處在讀狀態(tài)的一個(gè)幀存儲器中的所有數(shù)據(jù)幀的所有數(shù)據(jù)符號都被讀出。
而且,當(dāng)貯存資源由交織矩陣構(gòu)成時(shí),控制單元CU(圖6是的FPGA②)實(shí)施每個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號的交織。然后,到交織矩陣的寫次序是不同的。這個(gè)交織處理過程是由交織裝置ILM實(shí)行的,交織裝置ILM在圖1-1上被顯示為控制單元CU的一部分,或圖6上由FPGA②表示。在下面這將參考圖3在第三實(shí)施例中進(jìn)一步詳細(xì)描述。
應(yīng)當(dāng)指出,圖1-1只顯示可以如何執(zhí)行數(shù)據(jù)幀寫入到三個(gè)幀存儲器和從三個(gè)幀存儲器讀出數(shù)據(jù)幀的可能的配置。如上所述,應(yīng)當(dāng)看到,輸入裝置IM,輸出裝置OM和控制單元CU的其它配置也是可能的,例如結(jié)合雙端口RAM。本發(fā)明的重要的方面在于,在相對于公共同步時(shí)鐘的存儲器的讀狀態(tài)和寫狀態(tài)以及提供的幀起始寫地址方面,如何使用各個(gè)存儲器。
圖2-2a,圖2-2b和圖2-2c分別顯示三個(gè)幀存儲器RAM1,RAM2,RAM3對于三個(gè)同步時(shí)鐘周期T0<t<T1,T1<t<T2和T2<t<T3的信道ch1,ch2,ch3,ch4...ch300的項(xiàng)目。第一、第二和第三幀存儲器RAM1,RAM2,RAM3分別存儲信道cH1,cH2,cH3,cH4...cH300的數(shù)據(jù)幀,以及每個(gè)幀存儲器具有其中數(shù)據(jù)可被寫入的寫狀態(tài)WR和其中數(shù)據(jù)幀可從幀存儲器被讀出的讀狀態(tài)RD,其中當(dāng)前的狀態(tài)WR/RD被標(biāo)記在圖2-2a,b,和c上。
在出現(xiàn)公共同步時(shí)鐘之間的所有的時(shí)間段內(nèi),所謂的對準(zhǔn)模式被表示在圖2-2a,b,和c上。三種對準(zhǔn)模式可被區(qū)分開,即
-模式“M1”1WR,2WR,3RD第一存儲器處在寫狀態(tài)WR,第二幀存儲器也處在寫狀態(tài)WR,以及第三存儲器處在讀狀態(tài)RD;-模式“M2”1RD,2WR,3WR第二幀存儲器處在寫狀態(tài)WR,第三幀存儲器也處在寫狀態(tài)WR,以及第一存儲器處在讀狀態(tài)RD;以及-模式“M3”1WR,2RD,3WR第三存儲器處在寫狀態(tài)WR,第一存儲器也處在寫狀態(tài)WR,以及第二存儲器處在讀狀態(tài)RD;在從T0到時(shí)間T1,T1到T2以及T2到T3的各個(gè)同步時(shí)鐘周期期間,對準(zhǔn)模式M1-M3被分別保持。在時(shí)刻T3后,對準(zhǔn)模式以相同的次序被重復(fù)。因此,圖2-2顯示在三種對準(zhǔn)模式M1,M2,M3之間循環(huán)切換。隨著每個(gè)公共同步時(shí)鐘的出現(xiàn),三個(gè)幀存儲器的預(yù)定的讀/寫狀態(tài)被控制裝置CU切換,如圖1-1所示(或分別由圖6的FPGA單元③切換)。
如圖2-2所示,總是有兩個(gè)幀存儲器處在寫狀態(tài)WR,例如在圖2-2a,第一存儲器RAM1和第二存儲器RAM2分別構(gòu)成第一和第二寫狀態(tài)存儲器。在模式切換到模式M2后,第二存儲器RAM2保持它的現(xiàn)在的狀態(tài)WR以及構(gòu)成在第二對準(zhǔn)模式M2中的第一寫狀態(tài)存儲器,而第三存儲器RAM3將構(gòu)成在這個(gè)對準(zhǔn)模式M2中的第二寫狀態(tài)存儲器。在第三對準(zhǔn)模式M3中,第一寫狀態(tài)存儲器由第三存儲器RAM3構(gòu)成,以及第二寫狀態(tài)存儲器由第一存儲器RAM1構(gòu)成。因此,隨著每個(gè)模式切換,第二寫狀態(tài)存儲器保持它的現(xiàn)在的狀態(tài)WR以及構(gòu)成在下一個(gè)模式中的第一寫狀態(tài)存儲器。這是重要的,因?yàn)樾碌竭_(dá)的數(shù)據(jù)幀的寫入,例如圖2-2b的ch1/1,總是在幀存儲器中從各個(gè)幀起始寫地址開始,它構(gòu)成在各個(gè)對準(zhǔn)模式中的第一寫狀態(tài)存儲器。
此后,將參照圖2-2更詳細(xì)地描述本發(fā)明的時(shí)間對準(zhǔn)方法。如圖2-2a所示,在同步時(shí)間段T0<t<T1中和在對準(zhǔn)模式M1,各個(gè)第一數(shù)據(jù)幀ch1/0,ch2/0,ch 3/0,ch4/0...ch300/0,被寫入到第一和第二寫狀態(tài)存儲器RAM1,RAM2,從它們各自的幀起始寫地址開始,正如參照圖2-1解釋的。如果每個(gè)貯存資源由存儲器中的一行形成,則執(zhí)行按行寫入數(shù)據(jù)幀。同時(shí),在圖2-2a的對準(zhǔn)模式M1,在第三幀存儲器RAM3中執(zhí)行讀出數(shù)據(jù)符號。圖1-1的寫/讀地址裝置WR-G/RD-G(或分別為圖6的FPGA單元③)接連地提供讀地址,用于按列方向讀出每個(gè)數(shù)據(jù)幀的一個(gè)數(shù)據(jù)符號。在完成讀出一列后,應(yīng)用下一個(gè)讀地址,以及再次執(zhí)行按列的讀操作,從被存儲在第一貯存資源的讀地址處的一個(gè)數(shù)據(jù)符號開始,如用箭頭rd表示的。因此,在把所有數(shù)據(jù)幀的數(shù)據(jù)寫入到兩個(gè)寫狀態(tài)存儲器RAM1,RAM2期間,所有信道的所有數(shù)據(jù)符號從第三存儲器RAM3中被讀出。
如圖2-2b所示,在模式切換到模式M2后,第二幀存儲器RAM2保持它的寫狀態(tài)WR,以及構(gòu)成第一寫狀態(tài)存儲器,各個(gè)接連的數(shù)據(jù)幀ch1/1,ch2/1,ch3/1,ch4/1...ch300/1被寫入到其中,再次從預(yù)定的幀起始寫地址開始(在圖2-2中未指示)。正如在圖2-2b左面表示的,在對準(zhǔn)模式M2,所有信道的第二幀chy/幀1被寫入到一個(gè)或兩個(gè)寫狀態(tài)存儲器RAM2,RAM3。
在圖2-2c,在對準(zhǔn)模式M3,所有信道chy的第三幀chy/幀2按各自的幀起始寫地址被寫入到兩個(gè)寫狀態(tài)存儲器RAM3,RAM1,從第一寫狀態(tài)存儲器RAM3開始。對于讀狀態(tài)存儲器RAM2,正如在圖2-2c可以最好地看到的,如果讀出是對于順序給出的讀地址按列執(zhí)行,則從每個(gè)數(shù)據(jù)幀分別讀出一個(gè)數(shù)據(jù)符號。在對準(zhǔn)模式M3讀出期間,即,從讀狀態(tài)存儲器RAM2中首先讀出一列,例如,從數(shù)據(jù)幀ch4/0讀出第一數(shù)據(jù)符號1,可以從數(shù)據(jù)幀ch2/0讀出第17數(shù)據(jù)符號,可以從數(shù)據(jù)幀ch3/0讀出第319數(shù)據(jù)符號,以及可以從數(shù)據(jù)幀ch300/0讀出第78數(shù)據(jù)符號等等。被讀出的數(shù)據(jù)符號的號碼顯然是通過相對于基本寫地址的地址移位(即,由于幀起始寫地址)被確定的。因此,調(diào)制器BBTX被提供給包含每個(gè)信道分別一個(gè)數(shù)據(jù)符號的序列的輸出數(shù)據(jù)比特或數(shù)據(jù)符號流ODBS,然而,數(shù)據(jù)符號被移位。因此,從一個(gè)完整的同步時(shí)鐘周期看,包含每個(gè)信道接連讀出的數(shù)據(jù)分組的數(shù)據(jù)幀(見圖1-3)被提供到調(diào)制器BBTX。
如上所述,在每個(gè)對準(zhǔn)模式MX(X=1,2,3),總是有第一和第二寫狀態(tài)存儲器,而第二寫狀態(tài)存儲器在模式切換后保持它的寫狀態(tài),因此構(gòu)成在下一個(gè)對準(zhǔn)模式中的第一寫狀態(tài)存儲器。新到達(dá)的數(shù)據(jù)幀總是在第一寫狀態(tài)存儲器中從幀起始寫地址開始被寫入。圖2-5顯示被同步到公共同步時(shí)鐘脈沖FSYNC的、對準(zhǔn)模式M1到對準(zhǔn)模式M2的切換。
上述的實(shí)施例涉及到N個(gè)信道具有相同的基本傳輸速率TRB(例如,32ksps)和僅僅一個(gè)幀的最大時(shí)間偏移的情形。而且,每個(gè)信道在例如10ms的每個(gè)同步周期內(nèi)包含一個(gè)分組。在這樣的情形下,圖2-2的三個(gè)RAM1,2,3是足夠的。然而,本發(fā)明的基本概念可以擴(kuò)展到包括(a)更高的傳輸速率和/或(b)大于一幀的時(shí)間偏移和/或(c)每整數(shù)倍的同步周期只包含單個(gè)分組的信道的情形。這樣的擴(kuò)展可以如圖2-4a,圖2-4b,和圖2-4c所示地執(zhí)行。
如圖2-4a所示,對于(a)在一個(gè)或多個(gè)信道中使用2*TRB(=64ksps)的更高傳輸速率的情形,兩個(gè)資源RES2,RES3必須被組合,以便存儲單個(gè)數(shù)據(jù)分組的所有的符號。
如圖2-4b所示,對于(b)使用擴(kuò)展的時(shí)間偏移范圍,例如,TX=1.5幀的情形,使用3個(gè)寫RAM部分和一個(gè)讀RAM,因?yàn)閷τ趦H僅三個(gè)RAM,最大時(shí)間偏移只能是一個(gè)數(shù)據(jù)幀,因此,通過使用三個(gè)以上的RAM,可以達(dá)到兩個(gè)、三個(gè)等等的數(shù)據(jù)幀的更高的時(shí)間偏移。仍舊只使用一個(gè)RAM用于讀操作,而所有其它的RAM用于寫入。
如圖2-4c所示,對于(c)其中一個(gè)信道例如僅僅每40ms發(fā)送一個(gè)分組到BTS的情形,在一個(gè)寫入過程期間,數(shù)據(jù)符號必須分布在更多的幀。例如,當(dāng)對于某些信道卷積編碼后需要把一個(gè)進(jìn)入的數(shù)據(jù)幀擴(kuò)展到4個(gè)幀時(shí),使用總共6個(gè)RAM。情形(a),(b),(c)的組合也是可能的。
應(yīng)當(dāng)指出,按照本發(fā)明的、使用三個(gè)RAM的時(shí)間對準(zhǔn)與CDMA系統(tǒng)有密切的關(guān)系,因?yàn)檫@里假設(shè)單獨(dú)的用戶信道具有各自的時(shí)間偏移,以使得信道之間的干擾最小化。然而,本發(fā)明與編碼器單元是通過數(shù)字信號處理器DSP還是通過圖6的FPGA解決方案來實(shí)現(xiàn)的無關(guān)。
第二實(shí)施例(2個(gè)RD存儲器/1個(gè)WR存儲器)應(yīng)當(dāng)指出,以上參照圖2-1,圖2-2,和圖1-2,圖1-3說明的本發(fā)明的原理也可以通過使用其中兩個(gè)幀存儲器總是保持讀狀態(tài)RD和僅僅一個(gè)存儲器保持寫狀態(tài)WR的三個(gè)幀存儲器的結(jié)構(gòu)來實(shí)現(xiàn)。再次地,每個(gè)RAM的功能按兩個(gè)RAM用于讀和僅僅一個(gè)RAM用于寫的特征循環(huán)地改變。也就是,在一個(gè)公共同步時(shí)鐘周期期間,所有數(shù)據(jù)幀將被存儲到該寫狀態(tài)存儲器。當(dāng)然,因?yàn)橹挥幸粋€(gè)存儲器保持寫狀態(tài),所以不能把一個(gè)數(shù)據(jù)幀重疊地寫入到兩個(gè)存儲器。
時(shí)間偏移調(diào)整然后是通過分別對于另外兩個(gè)幀存儲器中的資源提供各自的幀起始讀地址(圖2-3上的FRST-ADRchy現(xiàn)在表示各自的幀起始讀地址)而達(dá)到的。在圖2-3上,用于讀出的起始地址(它對于每個(gè)信道是不同的)是畫陰影線區(qū)域開始端的地址。畫陰影線區(qū)域本身表示各自的寫過程。如以前那樣,讀存儲器原則上沿著列方向被讀出,并且例如每31.25μs,讀出被改變到下一列。也就是,例如第一信道ch1的幀起始讀地址可以在資源中央開始讀出數(shù)據(jù)幀的數(shù)據(jù)符號,信道ch1的幀起始讀地址可以僅僅在讀存儲器的后三分之一開始讀出。因此,時(shí)間偏移調(diào)整不能通過在把數(shù)據(jù)幀寫入到存儲器時(shí)提供各個(gè)幀起始寫地址而達(dá)到,但提供各個(gè)幀起始讀地址到各個(gè)資源(即,在各個(gè)行中)。讀出仍舊被執(zhí)行,這樣,各個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號按列方向一個(gè)接一個(gè)順序地被讀出,然而,因?yàn)樵诿總€(gè)資源中幀起始讀地址是不同的,將需要之字型地讀出資源。在從最高信道的資源(行)讀出一個(gè)符號后,在各個(gè)幀起始讀地址加1處的下一個(gè)數(shù)據(jù)符號繼續(xù)進(jìn)行讀出。圖2-3顯示類似于圖2-2的、在兩個(gè)讀存儲器和一個(gè)寫存儲器的情形下的這種類型的讀出和寫入。
如果一個(gè)數(shù)據(jù)幀的數(shù)據(jù)未裝入一個(gè)數(shù)據(jù)幀,或如果想要更大的時(shí)間偏移,正如以上在第一實(shí)施例中對于圖2-4c,2-4b的情形所討論的,則在第二實(shí)施例中也可以使用三個(gè)以上的幀存儲器,類似于第一實(shí)施例。如果數(shù)據(jù)分組擴(kuò)展到一個(gè)以上的幀,則使用4個(gè)寫存儲器和2個(gè)讀存儲器。如果時(shí)間偏移大于一個(gè)幀,則使用1個(gè)寫存儲器和3個(gè)讀存儲器。
第三實(shí)施例(時(shí)間對準(zhǔn)/交織)在上述的第一和第二實(shí)施例中,假設(shè)每個(gè)數(shù)據(jù)幀包含多個(gè)數(shù)據(jù)比特或數(shù)據(jù)符號,以及數(shù)據(jù)符號被寫入到由幀存儲器的各個(gè)行組成的貯存資源,如圖2-1,2-2,2-3,2-4所示。在這種情形下,可以說按照幀起始寫地址和讀地址或按照寫地址和幀起始讀地址進(jìn)行按行寫入和按列讀出。此后,將參照圖3描述第三實(shí)施例,它說明按照本發(fā)明的、組合的交織/時(shí)間對準(zhǔn)。
圖3a顯示一個(gè)信道的例如320數(shù)據(jù)符號的數(shù)據(jù)流,即,輸入到如圖1-2上的輸入復(fù)接器的數(shù)據(jù)分組之一。如果不使用交織,則這個(gè)數(shù)據(jù)流被寫入到一個(gè)或多個(gè)具有寫狀態(tài)的幀存儲器的單個(gè)行(資源)RES1,從相應(yīng)于想要的時(shí)間偏移Δt(1)的幀起始寫地址開始(如果使用如第一實(shí)施例中的兩個(gè)寫狀態(tài)和一個(gè)讀狀態(tài)存儲器的概念),如圖3b所示。在這種情形下,讀裝置(輸出復(fù)接器OM)也按行方向一個(gè)接一個(gè)地讀出數(shù)據(jù)符號,以及在例如來自資源RES1的兩個(gè)接連的數(shù)據(jù)符號之間,來自所有剩余資源的各個(gè)單個(gè)數(shù)據(jù)符號按給定的讀地址被讀出。也就是,對于一個(gè)數(shù)據(jù)分組的每320個(gè)數(shù)據(jù)符號,提供一個(gè)資源,它可以由一個(gè)或兩個(gè)幀存儲器的各部分組成,取決于想要的時(shí)間偏移,正如上所述。
圖3c顯示通過使用交織深度為16的交織矩陣按列方向交織數(shù)據(jù)流(導(dǎo)致20行)的慣用的概念。數(shù)據(jù)符號di按行方向被寫入到矩陣,以及按列方向被讀出。也就是,如果輸入流包含順序的符號d1,d2,...,d16,d17,d18,...,d32,...,d305,d306,...,d320,則交織的比特流包含順序的數(shù)據(jù)符號d1,d17,...,d305,d2,d17,...,d306,...,d16,d32,...,d320。如果數(shù)據(jù)符號從讀狀態(tài)存儲器中按行方向一個(gè)接一個(gè)地被讀出,這個(gè)交織的序列也必須達(dá)到。然而,如圖3d所示,如果數(shù)據(jù)符號按符號到達(dá)的原先的次序被寫入到資源(一個(gè)或多個(gè)寫狀態(tài)存儲器的一行),則按行方向順序地讀出將不能達(dá)到想要的交織的數(shù)據(jù)流。
圖3e顯示可以如何生成交織數(shù)據(jù)流的一個(gè)可能性。在圖3e的情形下,寫入到資源的次序被改變,以使得現(xiàn)在每接連的20個(gè)數(shù)據(jù)符號相應(yīng)于被包含在圖3c所示的交織矩陣的各個(gè)列中的數(shù)據(jù)符號。如圖3f所示,由于改變寫次序,一個(gè)資源現(xiàn)在順序地包含交織矩陣的轉(zhuǎn)置的列C1T,C2T,C3T,...,C16T的數(shù)據(jù)符號。因此,在從左到右讀出資源期間,交織的數(shù)據(jù)符號流被讀出。
當(dāng)然,在來自一個(gè)資源的兩個(gè)接連的讀出之間,從所有其它資源讀出一個(gè)各自的數(shù)據(jù)符號。如上所述,讀出總是按列方向執(zhí)行的,以及在從最高編號的資源讀出一個(gè)數(shù)據(jù)符號后,對于在第一列中的下一個(gè)數(shù)據(jù)符號繼續(xù)讀取等。這意味著,不管按列讀出數(shù)據(jù)符號,一個(gè)資源總是按行方向順序地被讀出。這對于讀出已通過使用交織的寫次序被寫入到該資源的數(shù)據(jù)符號也是正確的。
當(dāng)然,將會看到,也有可能保持寫次序像以前一樣,即,像圖3d那樣把數(shù)據(jù)符號順序?qū)懭氲礁鱾€(gè)資源,以及改變讀次序。也就是,無論何時(shí)從一個(gè)資源讀出另一個(gè)符號時(shí),提供一個(gè)新的“交織的”讀地址。
第四實(shí)施例(按符號貯存)正如上面在第一到第三實(shí)施例中說明的,數(shù)據(jù)符號可包括多個(gè)被分開地存儲在每個(gè)存儲單元中的N個(gè)數(shù)據(jù)比特,即,在由數(shù)據(jù)幀的一行組成的貯存資源的每個(gè)存儲單元中(如在圖2-1,2-2,和2-3),或在由如圖4-1所示的交織矩陣IL組成的貯存資源的每個(gè)存儲單元中,存儲一個(gè)比特。然而,例如在發(fā)射機(jī)TX中的圖6的卷積信道編碼器CC輸出幾個(gè)比特作為要被發(fā)送到接收機(jī)(用于每個(gè)未編碼的輸入比特)的一個(gè)數(shù)據(jù)符號。而且,由于在數(shù)據(jù)輸入到輸入復(fù)接器IM之前也執(zhí)行I/Q數(shù)字選擇,所以每個(gè)數(shù)據(jù)符號可以包含幾個(gè)比特。
因此,事實(shí)上輸入流IDBS的比特的貯存將按符號執(zhí)行,而不是按比特執(zhí)行,特別是如果要實(shí)行數(shù)據(jù)符號的交織的話。圖4-2顯示其中各個(gè)數(shù)據(jù)比特d0,dNw;d1,dNw+1;...;dNw-1,d2Nw-1分別被一起存儲在一個(gè)存儲單元i100,i101,i10Nw-1,...,i10Nw-1的例子。從圖4-2容易看到,如果包括兩個(gè)數(shù)據(jù)比特的一個(gè)數(shù)據(jù)符號的數(shù)據(jù)比特不是分開地存儲在兩個(gè)存儲器單元而實(shí)際上共同地存儲在一個(gè)貯存單元,則交織矩陣IL的尺度只是一半。
關(guān)于對于達(dá)到時(shí)間偏移的讀和寫的所有說明同樣可很好地應(yīng)用于圖4-2的按符號的貯存,這樣,對于進(jìn)一步的細(xì)節(jié)可以參考第一到第四實(shí)施例。也就是,在幀存儲器的每個(gè)資源中,屬于同一個(gè)數(shù)據(jù)符號的幾個(gè)比特被一起存儲在一個(gè)存儲器單元。
在任何這樣的情形下,存儲器需求大大地降低,因?yàn)橘A存資源的尺寸可被減小。本領(lǐng)域技術(shù)人員將會看到,任何市場上可提供的單端口或雙端口RAM可被配置成使得一個(gè)可尋址的存儲器單元具有兩個(gè)或多個(gè)比特的貯存深度,這樣,數(shù)據(jù)符號可被存儲在這樣的存儲器單元。
工業(yè)實(shí)用性上述的時(shí)間對準(zhǔn)設(shè)備和時(shí)間對準(zhǔn)方法使用三個(gè)或多個(gè)幀存儲器作為主要部件,和使用這些存儲器的讀和寫狀態(tài)的循環(huán)切換連同預(yù)定的幀起始寫或讀地址。因此,來自多個(gè)信道的任何種類的數(shù)據(jù)幀可以被提供以相對于公共同步時(shí)鐘的時(shí)間偏移。
如果電信系統(tǒng)執(zhí)行卷積信道編碼和交織,則可以有利地應(yīng)用按照本發(fā)明的時(shí)間對準(zhǔn)設(shè)備和時(shí)間對準(zhǔn)方法。使用這樣的信道編碼和譯碼以及交織和去交織的電信系統(tǒng)可以是例如CDMA電信系統(tǒng)的基站收發(fā)信臺BTS,正如圖5,6上總的表示的。而且,應(yīng)當(dāng)指出,在所有以上的例子和實(shí)施例中,行和列方向可以互相交換,而不失一般性。
而且,應(yīng)當(dāng)看到,本發(fā)明并不限于上述的、當(dāng)前被看作為本發(fā)明的最佳模式的實(shí)施例和例子。然而,本領(lǐng)域技術(shù)人員根據(jù)以上的教導(dǎo),可以得出本發(fā)明的其它改變和修正。然而,所有的這些改變和修正屬于附屬權(quán)利要求的范圍內(nèi)。而且,本發(fā)明可包括實(shí)施例它包含在以上的技術(shù)說明中分開地描述的和/或在權(quán)利要求中分開地要求的特性。
而且,在權(quán)利要求中的參考數(shù)字只用于分類的目的,并不限制本
權(quán)利要求
1.一種電信系統(tǒng)(TELE)的發(fā)射機(jī)(TX)的時(shí)間對準(zhǔn)設(shè)備,用于分別從一定數(shù)目(300)的信道(ch1,ch2,ch3,ch4...ch300)接收接連的數(shù)據(jù)幀(ch1/0,ch1/1,ch1/2;ch2/0,ch2/1,ch2/2;ch3/0,ch3/1,ch3/2;ch4/0,ch4/1,ch4/2;...ch300/0,ch300/1,ch300/2),每個(gè)包含預(yù)定數(shù)目的數(shù)據(jù)符號(d0,d1,...,dNw-1,dNw...d2Nw-1,...,dNsymbols),以及用于接連地輸出相對于公共同步時(shí)鐘(FSYNC)帶有預(yù)定的時(shí)間偏移(Δt(n))的數(shù)據(jù)符號,包括,(a)至少第一、第二和第三讀/寫幀存儲器(RAM1,RAM2,RAM3),每個(gè)具有多個(gè)貯存資源(RES1,RES2,RES3,RES4...RES300),每個(gè)貯存資源用于存儲相應(yīng)信道的一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號,所述幀存儲器每個(gè)具有寫狀態(tài)(WR),在該狀態(tài)下數(shù)據(jù)由輸入裝置(IM)寫入到所述幀存儲器,以及具有讀狀態(tài)(RD),在該狀態(tài)下數(shù)據(jù)由輸出裝置(OM)從所述幀存儲器被讀出;(b)控制單元(CU),用于循環(huán)地在與所述公共同步時(shí)鐘(FSYNC)同步的第一到第三對準(zhǔn)模式(M1,M2,M3)之間切換所述三個(gè)幀存儲器,這樣,(b1)在所述第一對準(zhǔn)模式(M1),所述第一和第二幀存儲器(RAM1,RAM2)處在寫狀態(tài)(WR)以及所述第三幀存儲器(RAM3)處在讀狀態(tài)(RD);(b2)在所述第二對準(zhǔn)模式(M2),所述第二和第三幀存儲器(RAM2,RAM3)處在寫狀態(tài)(WR)以及所述第一幀存儲器(RAM1)處在讀狀態(tài)(RD);以及(b3)在所述第三對準(zhǔn)模式(M3),所述第三和第一幀存儲器(例如RAM3,RAM1)處在寫狀態(tài)(WR)以及所述第二幀存儲器(RAM2)處在讀狀態(tài)(RD);(c)寫/讀地址提供裝置(TM),用于提供相應(yīng)于所述時(shí)間偏移的各自的幀起始寫地址(FRST-ADRchy),單獨(dú)地用于具有寫狀態(tài)的幀存儲器的每個(gè)貯存資源,以及接連的讀地址,共同地用于具有讀狀態(tài)的幀存儲器的所有的貯存資源;(d)其中在每個(gè)模式切換后輸入裝置(IM)開始把每個(gè)信道的新到達(dá)的數(shù)據(jù)幀(例如ch1/1,ch2/1,ch3/1,ch300/1)的數(shù)據(jù)符號按各個(gè)幀起始寫地址寫入到在先前模式中處在讀狀態(tài)的第一寫狀態(tài)幀存儲器的各個(gè)貯存資源中,以及如果在把數(shù)據(jù)符號寫入到所述第一幀存儲器期間各自貯存資源的最高可能的寫地址被達(dá)到,則繼續(xù)把數(shù)據(jù)符號按寫基地址寫入到具有寫狀態(tài)的另一個(gè)第二幀存儲器的相應(yīng)貯存資源中;以及(e)其中所述輸出裝置(OM)按所述接連的讀地址從具有讀狀態(tài)(RD)的所述幀存儲器的各個(gè)貯存資源接連地讀出一個(gè)數(shù)據(jù)符號。
2.按照權(quán)利要求1的時(shí)間對準(zhǔn)設(shè)備,其特征在于,當(dāng)數(shù)據(jù)符號沒有被交織時(shí),每個(gè)貯存資源(RES)由所述幀存儲器(RAM1,RAM2,RAM3)的各個(gè)行構(gòu)成,其中所述輸出裝置(OM)按所述讀地址沿著列方向接連地讀出所述數(shù)據(jù)符號。
3.按照權(quán)利要求1的時(shí)間對準(zhǔn)設(shè)備,其特征在于,所述寫/讀地址提供裝置(TM)提供接連的寫地址,以使得所述輸入裝置能夠把一個(gè)信道的各個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號(d1-d320)按交織寫次序?qū)懭氲骄哂袑憼顟B(tài)的一個(gè)或多個(gè)幀存儲器的貯存資源,這樣,數(shù)據(jù)符號按行方向被存儲作為相應(yīng)于在所述交織矩陣的接連列中的數(shù)據(jù)符號的、順序的數(shù)據(jù)符號組。
4.按照權(quán)利要求3的時(shí)間對準(zhǔn)設(shè)備,其特征在于,所述數(shù)據(jù)符號分別包括由編碼器(ENC)的卷積編碼器(CC)輸出的多個(gè)數(shù)據(jù)比特(I,Q),其中所述多個(gè)數(shù)據(jù)比特分別被一起存儲在由所述寫地址確定的、所述幀存儲器的各個(gè)矩陣的一個(gè)存儲器單元。
5.一種包括按照權(quán)利要求1-4的一個(gè)或多個(gè)時(shí)間對準(zhǔn)設(shè)備的電信系統(tǒng)的發(fā)射機(jī)(TX)。
6.按照權(quán)利要求5的發(fā)射機(jī)(TX),其特征在于,所述發(fā)射機(jī)是CDMA發(fā)射機(jī)。
7.一種包括按照權(quán)利要求5或權(quán)利要求6的一個(gè)或多個(gè)發(fā)射機(jī)的電信系統(tǒng)(TELE)。
8.按照權(quán)利要求7的電信系統(tǒng),其特征在于,所述電信系統(tǒng)通過使用CDMA技術(shù)執(zhí)行通信。
9.一種用于時(shí)間對準(zhǔn)接連的數(shù)據(jù)幀(ch1/0,ch1/1,ch1/2;ch2/0,ch2/1,ch2/2;ch3/0,ch3/1,ch3/2;ch4/0,ch4/1,ch4/2;...ch300/0,ch300/1,ch300/2)的方法,每個(gè)數(shù)據(jù)幀包含在一定數(shù)目(300)的信道(ch1,ch2,ch3,ch4...ch300)上預(yù)定數(shù)目的數(shù)據(jù)符號(d0,d1,...,dNw-1,dNw...d2Nw-1,...,dNsymbols),以及該方法還用于接連地輸出相對于公共同步時(shí)鐘(FSYNC)帶有預(yù)定的時(shí)間偏移(Δt(n))的數(shù)據(jù)符號,該方法包括以下步驟(a)把數(shù)據(jù)幀寫入到至少第一、第二和第三讀/寫幀存儲器(RAM1,RAM2,RAM3),每個(gè)幀存儲器具有多個(gè)貯存資源(RES1,RES2,RES3,RES4...RES300),每個(gè)貯存資源用于存儲相應(yīng)信道的一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號,所述幀存儲器每個(gè)具有寫狀態(tài)(WR),在該狀態(tài)下數(shù)據(jù)由輸入裝置(IM)寫入到所述幀存儲器,以及具有讀狀態(tài)(RD),在該狀態(tài)下數(shù)據(jù)由輸出裝置(OM)從所述幀存儲器被讀出;(b)循環(huán)地在與所述公共同步時(shí)鐘(FSYNC)同步的第一到第三對準(zhǔn)模式(M1,M2,M3)之間切換所述三個(gè)幀存儲器,其中,(b1)在所述第一對準(zhǔn)模式(M1),所述第一和第二幀存儲器(RAM1,RAM2)處在寫狀態(tài)(WR)以及所述第三幀存儲器(RAM3)處在讀狀態(tài)(RD);(b2)在所述第二對準(zhǔn)模式(M2),所述第二和第三幀存儲器(RAM2,RAM3)處在寫狀態(tài)(WR)以及所述第一幀存儲器(RAM1)處在讀狀態(tài)(RD);以及(b3)在所述第三對準(zhǔn)模式(M3),所述第三和第一幀存儲器(例如RAM3,RAM1)處在寫狀態(tài)(WR)以及所述第二幀存儲器(RAM2)處在讀狀態(tài)(RD);(c)提供相應(yīng)于所述時(shí)間偏移的各自的幀起始寫地址(WRBA1...WRBA300),選擇地用于具有寫狀態(tài)的幀存儲器的每個(gè)貯存資源,以及接連的讀地址,共同地用于具有讀狀態(tài)的幀存儲器的所有的貯存資源;(d)在每個(gè)模式切換后,把每個(gè)信道的新到達(dá)的數(shù)據(jù)幀(例如ch1/1,ch2/1,ch3/1;...ch300/1)的數(shù)據(jù)符號按各個(gè)幀起始寫地址寫入到在先前模式中處在讀狀態(tài)的第一寫狀態(tài)幀存儲器的各個(gè)貯存資源中,以及如果在把數(shù)據(jù)符號寫入到所述第一幀存儲器期間各自貯存資源的最高可能的寫地址被達(dá)到,則繼續(xù)把數(shù)據(jù)符號按寫基地址寫入到具有寫狀態(tài)的另一個(gè)第二幀存儲器的相應(yīng)的貯存資源中;以及(e)按所述接連的讀地址從具有讀狀態(tài)(RD)的所述幀存儲器的各個(gè)貯存資源接連地讀出一個(gè)數(shù)據(jù)符號。
10.按照權(quán)利要求9的方法,其特征在于,當(dāng)數(shù)據(jù)符號沒有被交織時(shí),所述數(shù)據(jù)幀被寫入各個(gè)幀存儲器(RAM1,RAM2,RAM3)的各個(gè)行,其中所述數(shù)據(jù)符號按所述讀地址沿著列方向被接連地讀出。
11.按照權(quán)利要求9的方法,其特征在于,一個(gè)信道的各個(gè)數(shù)據(jù)幀的所述數(shù)據(jù)符號(d1-d320)按交織寫次序被寫入到具有寫狀態(tài)的一個(gè)或多個(gè)幀存儲器的貯存資源,這樣,數(shù)據(jù)符號按行方向被存儲作為相應(yīng)于在所述交織矩陣的接連列中的數(shù)據(jù)符號的、順序的數(shù)據(jù)符號組。
12.按照權(quán)利要求9的方法,其特征在于,所述數(shù)據(jù)符號分別包括由編碼器(ENC)的卷積編碼器(CC)輸出的多個(gè)數(shù)據(jù)比特(I,Q),其中所述多個(gè)數(shù)據(jù)比特分別被一起存儲在由所述寫地址確定的、所述幀存儲器的各個(gè)矩陣的一個(gè)存儲器單元。
13.按照權(quán)利要求1的時(shí)間對準(zhǔn)設(shè)備,其特征在于,三個(gè)以上的幀存儲器被使用,以及以一個(gè)幀存儲器具有讀狀態(tài)和其它的幀存儲器具有寫狀態(tài)而實(shí)行循環(huán)切換。
14.按照權(quán)利要求9的方法,其特征在于,三個(gè)以上的幀存儲器被使用,以及以一個(gè)幀存儲器具有讀狀態(tài)和其它的幀存儲器具有寫狀態(tài)而實(shí)行循環(huán)切換。
15.一種用于接收接連的發(fā)射機(jī)(TX)的時(shí)間對準(zhǔn)設(shè)備的電信系統(tǒng)(TELE),分別來自一定數(shù)目(300)的信道(ch1,ch2,ch3,ch4...ch300)的一個(gè)數(shù)據(jù)幀(ch1/0,ch1/1,ch1/2;ch2/0,ch2/1,ch2/2;ch3/0,ch3/1,ch3/2;ch4/0,ch4/1,ch4/2;...ch300/0,ch300/1,ch300/2),每個(gè)包含預(yù)定數(shù)目的數(shù)據(jù)符號(d0,d1,...,dNw-1,dNw...d2Nw-1,...,dNsymbols),以及用于接連地輸出相對于公共同步時(shí)鐘(FSYNC)帶有預(yù)定的時(shí)間偏移(Δt(n))的數(shù)據(jù)符號,包括,(a)至少第一、第二和第三讀/寫幀存儲器(RAM1,RAM2,RAM3),每個(gè)具有多個(gè)貯存資源(RES1,RES2,RES3,RES4...RES300),每個(gè)貯存資源用于存儲相應(yīng)信道的一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號,所述幀存儲器每個(gè)具有寫狀態(tài)(WR),在該狀態(tài)下數(shù)據(jù)由輸入裝置(IM)寫入到所述幀存儲器,以及具有讀狀態(tài)(RD),在該狀態(tài)下數(shù)據(jù)由輸出裝置(OM)從所述幀存儲器被讀出;(b)控制單元(CU),用于循環(huán)地在與所述公共同步時(shí)鐘(FSYNC)同步的第一到第三對準(zhǔn)模式(M1,M2,M3)之間切換所述三個(gè)幀存儲器,這樣,(b1)在所述第一對準(zhǔn)模式(M1),所述第一和第二幀存儲器(RAM1,RAM2)處在讀狀態(tài)(RD)以及所述第三幀存儲器(RAM3)處在寫狀態(tài)(WR);(b2)在所述第二對準(zhǔn)模式(M2),所述第二和第三幀存儲器(RAM2,RAM3)處在讀狀態(tài)(RD)以及所述第一幀存儲器(RAM1)處在寫狀態(tài)(WR);以及(b3)在所述第三對準(zhǔn)模式(M3),所述第三和第一幀存儲器(例如RAM3,RAM1)處在讀狀態(tài)(RD)以及所述第二幀存儲器(RAM2)處在寫狀態(tài)(WR);(c)寫/讀地址提供裝置(TM),用于提供相應(yīng)于所述時(shí)間偏移的各自的幀起始讀地址(FRST-ADRchy),單獨(dú)地用于具有讀狀態(tài)的幀存儲器的每個(gè)貯存資源,以及接連的寫地址,共同地用于具有寫狀態(tài)的幀存儲器的所有的貯存資源;(d)其中在每個(gè)模式切換后輸入裝置(IM)把每個(gè)信道的新到達(dá)的數(shù)據(jù)幀(例如ch1/1,ch2/1,ch3/1;...ch300/1)的數(shù)據(jù)符號按所述接連的寫地址接連地寫入到具有寫狀態(tài)(WR)的幀存儲器的各個(gè)貯存資源中;以及(e)其中所述輸出裝置(OM)按各個(gè)幀起始讀地址從在先前模式中處在寫狀態(tài)的第一幀存儲器的各個(gè)貯存資源中讀出一個(gè)數(shù)據(jù)符號,以及繼續(xù)按讀基地址從具有讀狀態(tài)的另一個(gè)第二幀存儲器的相應(yīng)貯存資源中讀出數(shù)據(jù)符號,如果在讀出所述第一幀存儲器中的數(shù)據(jù)符號期間,各個(gè)貯存資源的最高可能的讀地址被達(dá)到的話。
16.一種用于時(shí)間對準(zhǔn)分別來自一定數(shù)目(300)的信道(ch1,ch2,ch3,ch4...ch300)的接連的數(shù)據(jù)幀(ch1/0,ch1/1,ch1/2;ch2/0,ch2/1,ch2/2;ch3/0,ch3/1,ch3/2;ch4/0,ch4/1,ch4/2;...ch300/0,ch300/1,ch300/2)的方法,每個(gè)數(shù)據(jù)幀包含預(yù)定數(shù)目的數(shù)據(jù)符號(d0,d1,...,dNw-1,dNw...d2Nw-1,...,dNsymbols),以及該方法用于接連地輸出相對于公共同步時(shí)鐘(FSYNC)帶有預(yù)定的時(shí)間偏移(Δt(n))的數(shù)據(jù)符號,該方法包括以下步驟(a)把數(shù)據(jù)幀寫入到至少第一、第二和第三讀/寫幀存儲器(RAM1,RAM2,RAM3),每個(gè)幀存儲器具有多個(gè)貯存資源(RES1,RES2,RES3,RES4...RES300),每個(gè)貯存資源用于存儲相應(yīng)信道的一個(gè)數(shù)據(jù)幀的數(shù)據(jù)符號,所述幀存儲器每個(gè)具有寫狀態(tài)(WR),在該狀態(tài)下數(shù)據(jù)由輸入裝置(IM)寫入到所述幀存儲器,以及具有讀狀態(tài)(RD),在該狀態(tài)下數(shù)據(jù)由輸出裝置(OM)從所述幀存儲器被讀出;(b)循環(huán)地在與所述公共同步時(shí)鐘(FSYNC)同步的第一到第三對準(zhǔn)模式(M1,M2,M3)之間切換所述三個(gè)幀存儲器,這樣,(b1)在所述第一對準(zhǔn)模式(M1),所述第一和第二幀存儲器(RAM1,RAM2)處在讀狀態(tài)(RD)以及所述第三幀存儲器(RAM3)處在寫狀態(tài)(WR);(b2)在所述第二對準(zhǔn)模式(M2),所述第二和第三幀存儲器(RAM2,RAM3)處在讀狀態(tài)(RD)以及所述第一幀存儲器(RAM1)處在寫狀態(tài)(WR);以及(b3)在所述第三對準(zhǔn)模式(M3),所述第三和第一幀存儲器(例如RAM3,RAM1)處在讀狀態(tài)(RD)以及所述第二幀存儲器(RAM2)處在寫狀態(tài)(WR);(c)提供相應(yīng)于所述時(shí)間偏移的各自的幀起始讀地址(FRST-ADRchy),選擇地用于具有讀狀態(tài)的幀存儲器的每個(gè)貯存資源,以及接連的寫地址,共同地用于具有寫狀態(tài)的幀存儲器的所有的貯存資源;(d)在每個(gè)模式切換后把每個(gè)信道的新到達(dá)的數(shù)據(jù)幀(例如ch1/1,ch2/1,ch3/1,ch300/1)的數(shù)據(jù)符號按所述接連的寫地址接連地寫入到具有寫狀態(tài)(WR)的幀存儲器的各個(gè)貯存資源中;以及(e)按各個(gè)幀起始讀地址從在先前模式中處在寫狀態(tài)的第一幀存儲器的各個(gè)貯存資源中讀出一個(gè)數(shù)據(jù)符號,以及如果在讀出所述第一幀存儲器中的數(shù)據(jù)符號期間各自貯存資源的最高可能的讀地址被達(dá)到,則繼續(xù)按讀基地址從具有讀狀態(tài)的另一個(gè)第二幀存儲器的相應(yīng)的貯存資源中讀出數(shù)據(jù)符號。
全文摘要
本發(fā)明涉及電信系統(tǒng)TELE的發(fā)射機(jī)(TX)的時(shí)間對準(zhǔn)設(shè)備和時(shí)間對準(zhǔn)方法。接連的數(shù)據(jù)幀(ch1/0,ch2/0,ch3/0,ch4/0,ch8/0,ch300/0)從各個(gè)幀起始寫地址(FRST-ADR
文檔編號H04B7/26GK1399825SQ00816313
公開日2003年2月26日 申請日期2000年9月22日 優(yōu)先權(quán)日1999年9月28日
發(fā)明者R·森寧, G·胡爾曼-波洛 申請人:艾利森電話股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1