專利名稱:一種智能壓縮匯接裝置的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及電信通信信息領(lǐng)域內(nèi)的一種裝置,特別是智能壓縮匯接裝置,尤指GXX-120E1智能壓縮匯接裝置。
在數(shù)字微波、長(zhǎng)途光纜、電纜傳輸中,線路資源的充分利用非常重要,而有時(shí)2Mb/s沒用完,在一定程度上造成資源浪費(fèi),給電信部門和用戶帶來?yè)p失,為了最大限度地利用2Mb/s線路的資源,將散布在多個(gè)(一般為3個(gè))2Mb/s中的透明數(shù)據(jù)或話音業(yè)務(wù)采用N×64kb/s透明或32kb/sADPCM話音或話帶數(shù)據(jù)信號(hào)壓縮編碼等方式集中到一個(gè)2Mb/s中,為的是采用壓縮技術(shù),提高線路利用率,節(jié)省用戶的投資成本,保障用戶的利益。
國(guó)內(nèi)外采用壓縮技術(shù),將多路信號(hào)壓縮后,采用1路進(jìn)行傳輸,已有不少這方面的產(chǎn)品,但是將壓縮與匯接(交叉連接)結(jié)合在一起的設(shè)備目前在國(guó)內(nèi)只有本公司研制出來。
只采用壓縮技術(shù),不采用匯接技術(shù),就會(huì)將2M中某些空閑的時(shí)隙也進(jìn)行壓縮,因此線路利用率不高。
本實(shí)用新型的目的旨在克服現(xiàn)有技術(shù)的不足而提供一種集壓縮與匯接技術(shù)于一體,既能提高線路利用率又能節(jié)約用戶費(fèi)用的智能壓縮匯接裝置。
本實(shí)用新型的目的是這樣實(shí)現(xiàn)的一種智能壓縮匯接裝置,包括由E1接口、時(shí)鐘提取、ADPCM編解碼器、Bit交換電路組成的終端單元和由串口識(shí)別與選擇、DS80C32小系統(tǒng)、告警指示組成的監(jiān)控站,其特征在于還包括時(shí)隙交叉匯接和智能壓縮電路卡,芯片電路中包括DS80C320型的核心處理芯片A、MT8985型的交叉連接芯片B、MT9041型的鎖相環(huán)PLL芯片C、DS2154型的接口芯片D、E、F、G、FPGAXC3042型的控制邏輯芯片H和T7280型的ADPCM壓縮芯片I、J、K、L、M、N、O、P,接口芯片D、E、F、G通過D0-7與A連接,A通過D0-7與B、H連接,H通過PCM/ADPCM與8個(gè)壓縮芯片相連。
--所述的時(shí)隙交叉匯接電路由交叉元件MT8985AE完成,電路中的D18的腳18連到D3的腳6,D18的腳17連到D3的腳15,D18的腳16連到D3的腳5,D18的腳15連到D3的腳16,D18的腳14連到D3的腳2,D18的腳13連到D3的腳19,D18的腳22連到D12、D13、D14、D15的腳65,D18的腳23連到D12、D13、D14、D15的腳64,D18的腳24連到D12、D13、D14、D15的腳63,D18的腳25連到D12、D13、D14、D15的腳62,D18的腳26連到D12、D13、D14、D15的腳59,D18的腳27連到D12、D13、D14、D15的腳58,D18的腳28連到D12、D13、D14、D15的腳57,D18的腳29連到D12、D13、D14、D15的腳56,D18的腳32連到D14的腳47,D18的腳33連到D13的腳47,D18的腳34連到D12的腳47,D18的腳35連到D20、D21、D22、D23的腳1,D18的腳36連到D24、D25、D26、D27的腳1,D18的腳37連到D17的腳79,D18的腳38連到D17的腳77。
--所述的智能壓縮電路由壓縮T7280型的D20-D27完成,電路中的D17的腳46與到D20、D21、D22、D23的腳21相連,D17的腳48與D24、D25、D26、D27的腳21相連,D18的腳35與D20、D21、D22、D23的腳1相連,D18的腳36與D24、D25、D26、D27的腳1相連。
下面通過附圖和實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步詳述
圖1是本實(shí)用新型的原理框圖;圖2是本實(shí)用新型的芯片電路連接圖;圖3、圖4是本實(shí)用新型的時(shí)隙交叉匯接的局部電路圖和智能壓縮的局部電路圖(因圖太大,故分為圖3、圖4,驗(yàn)時(shí)圖3在上,圖4在下,兩圖對(duì)應(yīng)后查驗(yàn))實(shí)施時(shí),選擇相應(yīng)型號(hào)的芯片、時(shí)隙交叉匯接元件和智能壓縮元件,按芯片連接圖和圖3、圖4電路圖設(shè)置好電路卡,置于裝置內(nèi),按原理框圖將整個(gè)裝置安裝穩(wěn)妥后,即可試機(jī),如移動(dòng)通信基站(BTS)到基站控制器(BSC)之間,可將散布在3個(gè)2Mb/s中的透明數(shù)據(jù)或話音業(yè)務(wù)采用NX64Kb/s透明或32Kb/sADPCM話音及話帶數(shù)據(jù)信號(hào)壓縮編碼方式集中到1個(gè)2Mb/s中,最大限度地利用2Mb/s線路資源;又如可廣泛應(yīng)用于微波、光纜,電纜等傳輸媒介,將3個(gè)E1合為1個(gè)E1,滿足電話及透明數(shù)據(jù)業(yè)務(wù)的傳送要求,(即ADPCM設(shè)備),再如對(duì)三個(gè)方向上的E1線上遠(yuǎn)端數(shù)據(jù)用戶各自占用的部分NX64K匯接成一個(gè)通道化E1,接至DDN TMCP,還有在微波、光纖甚至衛(wèi)星通信中,因緊急擴(kuò)容需要,而通信線路一時(shí)無法解決的情況下,可用GXX-120解燃眉之急,壓縮原有電路以達(dá)到增加帶寬的目的,投資小,見效快。
與現(xiàn)有技術(shù)相比本實(shí)用新型GXX-120的主要優(yōu)點(diǎn)是1、提供2∶1的話音及話帶數(shù)據(jù)信號(hào)壓縮比,可根據(jù)實(shí)際需要靈活設(shè)置ADPCM編解碼器的數(shù)量,最多能傳送62路話音業(yè)務(wù)。
2、可建立NX64Kb/s(N21~31)透明數(shù)據(jù)鏈路并保持幀內(nèi)8bit的完整性。
3、點(diǎn)對(duì)點(diǎn)工作,可將3個(gè)2Mb/s壓縮并匯接到1個(gè)2Mb/s。
4、時(shí)延低絕對(duì)群時(shí)延從發(fā)送到接收時(shí)延<1ms。
5、設(shè)置監(jiān)控工作站,對(duì)終端單元進(jìn)行集中監(jiān)控。
總之,GXX-120E1智能壓縮匯接設(shè)備與現(xiàn)有技術(shù)量大的區(qū)別在于將壓縮和匯接集成在一起,從而最大限度地利用2Mb/s線路的資源,節(jié)省投資成本。
權(quán)利要求1.一種智能壓縮匯接裝置,包括由E1接口、時(shí)鐘提取、ADPCM編解碼器、Bit交換電路組成的終端單元和由串口識(shí)別與選擇、DS80C32小系統(tǒng)、告警指示組成的監(jiān)控站,其特征在于還包括時(shí)隙交叉匯接和智能壓縮電路卡,芯片電路中包括DS80C320型的核心處理芯片A、MT8985型的交叉連接芯片B、MT9041型的鎖相環(huán)PLL芯片C、DS2154型的接口芯片D、E、F、G、FPGAXC3042型的控制邏輯芯片H和T7280型的ADPCM壓縮芯片I、J、K、L、M、N、O、P。接口芯片D、E、F、G通過D0-7與A連接,A通過D0-7與B、H連接,H通過PCM/ADPCM與8個(gè)壓縮芯片相連。
2.根據(jù)權(quán)利要求1所述的智能壓縮匯接裝置,其特征在于時(shí)隙交叉匯接電路由交叉元件MT8985AE完成,電路中的D18的腳18連到D3的腳6,D18的腳17連到D3的腳15,D18的腳16連到D3的腳5,D18的腳15連到D3的腳16,D18的腳14連到D3的腳2,D18的腳13連到D3的腳19,D18的腳22連到D12、D13、D14、D15的腳65,D18的腳23連到D12、D13、D14、D15的腳64,D18的腳24連到D12、D13、D14、D15的腳63,D18的腳25連到D12、D13、D14、D15的腳62,D18的腳26連到D12、D13、D14、D15的腳59,D18的腳27連到D12、D13、D14、D15的腳58,D18的腳28連到D12、D13、D14、D15的腳57,D18的腳29連到D12、D13、D14、D15的腳56,D18的腳32連到D14的腳47,D18的腳33連到D13的腳47,D18的腳34連到D12的腳47,D18的腳35連到D20、D21、D22、D23的腳1,D18的腳36連到D24、D25、D26、D27的腳1,D18的腳37連到D17的腳79,D18的腳38連到D17的腳77。
3.根據(jù)權(quán)利要求1所述的智能壓縮匯接裝置,其特征在于智能壓縮電路由壓縮T7280型的D20-D27完成,電路中的D17的腳46與D20、D21、D22、D23的腳21相連,D17的腳48與D24、D25、D26、D27的腳21相連,D18的腳35與D20、D21、D22、D23的腳1相連,D18的腳36與D24、D25、D26、D27的腳1相連。
專利摘要本實(shí)用新型提供一種電信領(lǐng)域用的智能壓縮匯接裝置,其特征是電路卡中設(shè)置有時(shí)隙交叉匯接電路和智能壓縮電路,由數(shù)個(gè)不同功能的芯片與交叉元件,壓縮元件組成的電路卡,使得本裝置具有將3個(gè)2Mb/s壓縮并匯接到1個(gè)2Mb/s,最大限度利用線路資源的特點(diǎn),從而節(jié)省投資及話費(fèi)成本。
文檔編號(hào)H04B1/66GK2433779SQ0022898
公開日2001年6月6日 申請(qǐng)日期2000年7月31日 優(yōu)先權(quán)日2000年7月31日
發(fā)明者鄭來金, 付永根 申請(qǐng)人:廣東高新興通信設(shè)備有限公司