專利名稱:頻譜擴(kuò)展接收器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種在CDMA(碼分多路訪問)系統(tǒng)中的頻譜擴(kuò)展接收器,更具體地說,涉及一種具有極強(qiáng)的抗干擾性的頻譜擴(kuò)展接收器,其通過校正在解調(diào)路徑數(shù)據(jù)中由多個(gè)基站和多路引起的相位差,由此使得在RAKE分析段中能夠利用數(shù)據(jù)。
在CDMA系統(tǒng)中,進(jìn)行如下“擴(kuò)展”處理通過每個(gè)信道不同的擴(kuò)展碼對(duì)基帶信號(hào)(其已經(jīng)在發(fā)射一側(cè)進(jìn)行基本調(diào)制處理)進(jìn)行放大,由此發(fā)送出信號(hào)。在接收器一側(cè),進(jìn)行“反擴(kuò)展處理(despread processing)”,其中將與在發(fā)射一側(cè)相同的擴(kuò)展碼放大到該頻譜信號(hào),由此取出原始的基本信號(hào)調(diào)制信號(hào)。通過普通的解調(diào)電路傳送基本調(diào)制信號(hào),由此再現(xiàn)基帶信號(hào)。當(dāng)在發(fā)射器一側(cè)和接收器一側(cè)之間的擴(kuò)展碼存在差別時(shí),在它們之間沒有相關(guān)關(guān)系,因此不能取出任何信號(hào)。因此,應(yīng)用CDMA系統(tǒng),能夠從所接收的信號(hào)中取出所需的信道,在該所接收的信號(hào)中許多信號(hào)以相同的頻率中混合在一起。
陸上移動(dòng)通訊的特征在于無(wú)線電波能夠到達(dá)相對(duì)較遙遠(yuǎn)的區(qū)域,并且由于較大的衍射效應(yīng)即使在障礙物(比如建筑物)的背面也能夠很容易傳播,例如在許多情況下可以應(yīng)用頻率為800至2GHz的頻率波段。然而,由于障礙物引起的電磁波的反射和衍射,形成了許多傳播路徑(多路)。這就是說,由于無(wú)線電波的傳播距離不同,當(dāng)無(wú)線電波從相同的地點(diǎn)發(fā)射無(wú)線電波達(dá)到某一目的地時(shí),多種路徑產(chǎn)生了延遲。在這種情況下,當(dāng)進(jìn)行解調(diào)時(shí),如果逐步移動(dòng)反擴(kuò)展符號(hào)同步時(shí)序,就可以得到許多相關(guān)的峰值。
依據(jù)在延時(shí)分布中出現(xiàn)的相位差(延時(shí)差),分別獨(dú)立地進(jìn)行反擴(kuò)展處理和DLL(延時(shí)鎖定環(huán))處理。通過將所得到的解調(diào)信號(hào)放大適當(dāng)?shù)南禂?shù),由此分別加入多路輸入信號(hào),能夠?qū)崿F(xiàn)極好的接收特性。這稱為“RAKE分析”。這里產(chǎn)生的相位差能夠從目標(biāo)通信系統(tǒng)的參數(shù)比如單元半徑等中得出。如果該相位差達(dá)到預(yù)定的范圍,則各個(gè)解調(diào)輸出均需要執(zhí)行RAKE分析。
對(duì)解調(diào)輸出(路徑數(shù)據(jù))的常規(guī)RAKE-分析方法公開在比如公開號(hào)為JP10-190528的日本專利申請(qǐng)中,該解調(diào)輸出具有由如上所述的多路引起的多個(gè)相位差(延時(shí)差)。如附圖1所示,應(yīng)用這種方法通過時(shí)序控制電路進(jìn)行同步搜索,以從在路徑中的峰值位置中計(jì)算相位差。然后,應(yīng)用可變級(jí)型的移位寄存器通過調(diào)整取出數(shù)據(jù)的級(jí)數(shù)并且基于相位差信息來(lái)吸收(校正)相位差。
附圖1所示為具有三組碼發(fā)生器114、相關(guān)器115和同步檢測(cè)電路116的三通路(finger)型RAKE分析方法。在射頻部分112中對(duì)由天線111所接收的信號(hào)進(jìn)行放大、頻率轉(zhuǎn)換和檢測(cè),并將其轉(zhuǎn)換為基帶信號(hào)。通過路徑搜索部分113從相關(guān)的峰值位置確定在每個(gè)路徑中的相位差,并由碼發(fā)生器114產(chǎn)生反擴(kuò)展碼,由此在由路徑搜索部分113所指示的時(shí)刻操作相關(guān)器115,因而得到每個(gè)路徑的相關(guān)輸出。然后,將由同步檢測(cè)電路116所檢測(cè)的每個(gè)輸出的結(jié)果輸送到移位寄存器117中,之后,依據(jù)在由路徑搜索段113所指示的每個(gè)路徑中相位差設(shè)定級(jí)數(shù)并進(jìn)行延時(shí),由此校正相位,因而使其能夠通過RAKE分析電路118進(jìn)行分析。
應(yīng)用這種頻譜擴(kuò)展接收器隨著在多路傳播路徑中時(shí)間方式(timewise)的改變而改變?cè)诿總€(gè)路徑中的相位差(延時(shí)差)和功率(幅值)。與該變化相對(duì)應(yīng),需要校正相位以便使RAKE分析成為可能而不在路徑數(shù)據(jù)中造成任何損失。然而,由于在應(yīng)用DLL進(jìn)行解調(diào)的結(jié)構(gòu)中,解調(diào)輸出,比如路徑數(shù)據(jù)和幀同步信號(hào)的解調(diào)輸出,在部分系統(tǒng)時(shí)鐘內(nèi)具有波動(dòng),因此在應(yīng)用移位寄存器結(jié)構(gòu)的常規(guī)實(shí)施例中有可能取不出路徑數(shù)據(jù)。這就導(dǎo)致了錯(cuò)誤率的增加。此外,當(dāng)應(yīng)用移位寄存器結(jié)構(gòu)時(shí),如果盡可能地試圖使其與多路改變相符合,電路規(guī)模會(huì)變得很大,由此引起能量消耗增加的問題。
為解決上述問題,本發(fā)明的一個(gè)目的是提供一種在CDMA系統(tǒng)中的頻譜擴(kuò)展接收器,該頻譜擴(kuò)展接收器不利用路徑搜索結(jié)果但能夠改善接收水平,而且它還能夠被做得很小,降低能量的消耗。
完成本發(fā)明以實(shí)現(xiàn)上述目的,而其要點(diǎn)如下本發(fā)明的第一個(gè)要點(diǎn)是CDMA系統(tǒng)中的一種頻譜擴(kuò)展接收器,這種頻譜擴(kuò)展接收器包括用于檢測(cè)擴(kuò)頻輸入信號(hào)并將其轉(zhuǎn)換為基帶信號(hào)的射頻部分;進(jìn)行與基帶信號(hào)相關(guān)的路徑搜索以確定在每個(gè)路徑中的相位差的路徑搜索部分;在通過路徑搜索部分所指示的時(shí)刻對(duì)每個(gè)路徑的基帶信號(hào)進(jìn)行反擴(kuò)頻和解調(diào)的DLL部分;分別應(yīng)用預(yù)定的定時(shí)校正來(lái)自DLL部分的解調(diào)信號(hào)的相位并輸出該信號(hào)的時(shí)間調(diào)整部分;以及對(duì)來(lái)自時(shí)間調(diào)整部分的信號(hào)進(jìn)行RAKE分析的RAKE分析部分;時(shí)間調(diào)整部分包括緩沖器部分,該緩沖器部分基于由路徑搜索部分指示的定時(shí)存儲(chǔ)和保持來(lái)自DLL部分的信號(hào),并輸出由讀信號(hào)所指示的地址中的信號(hào);和讀信號(hào)控制部分,該讀信號(hào)控制部分通過讀信號(hào)指示地址和時(shí)刻,以便輸出其相位被校正、在每個(gè)路徑中由緩沖器部分保持的信號(hào)。
本發(fā)明的第二個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第一要點(diǎn)的頻譜擴(kuò)展接收器,其中緩沖器部分由SRAM組成。
本發(fā)明的第三個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第一個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中緩沖器部分由FIFO組成。
本發(fā)明的第四個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第一個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中基于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào),讀信號(hào)控制部分輸出讀信號(hào),該讀信號(hào)校正在每個(gè)信號(hào)時(shí)間方式中的相位差。
本發(fā)明的第五要點(diǎn)在于依據(jù)本發(fā)明的第二個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中基于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào),讀信號(hào)控制部分輸出讀信號(hào),該讀信號(hào)校正在每個(gè)信號(hào)時(shí)間方式中的相位差。
本發(fā)明的第六個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第三個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中基于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào),讀信號(hào)控制部分輸出讀信號(hào),該讀信號(hào)校正在每個(gè)信號(hào)時(shí)間方式中的相位差。
本發(fā)明的第七個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第四個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中時(shí)序調(diào)整部分配置有基準(zhǔn)DLL監(jiān)測(cè)部分,該基準(zhǔn)DLL監(jiān)測(cè)部分對(duì)應(yīng)于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào)的變化,隨著DLL的接收狀態(tài)變化,監(jiān)測(cè)該變化并改變來(lái)自讀信號(hào)控制部分的讀信號(hào)。
本發(fā)明的第八個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第五個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中時(shí)序調(diào)整部分配置有基準(zhǔn)DLL監(jiān)測(cè)部分,該基準(zhǔn)DLL監(jiān)測(cè)部分對(duì)應(yīng)于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào)的變化,隨著DLL的接收狀態(tài)變化,監(jiān)測(cè)該變化并改變來(lái)自讀信號(hào)控制部分的讀信號(hào)。
本發(fā)明的第九個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第六個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中時(shí)間調(diào)整部分配置有基準(zhǔn)DLL監(jiān)測(cè)部分,該基準(zhǔn)DLL監(jiān)測(cè)部分對(duì)應(yīng)于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào)的變化,隨著DLL的接收狀態(tài)變化,監(jiān)測(cè)該變化并改變來(lái)自讀信號(hào)控制部分的讀信號(hào)。
本發(fā)明的第十個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第四個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,該讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
本發(fā)明的第十一個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第五個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,該讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
本發(fā)明的第十二個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第六個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,該讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
本發(fā)明的第十三個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第七個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,該讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
本發(fā)明的第十四個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第八個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,該讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
本發(fā)明的第十五個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第九個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,該讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
本發(fā)明的第十六個(gè)要點(diǎn)在于依據(jù)本發(fā)明的第四個(gè)至第十五個(gè)要點(diǎn)的頻譜擴(kuò)展接收器,其中時(shí)間調(diào)整部分基于用作基準(zhǔn)的信號(hào)將在每個(gè)信號(hào)中的相位差限制在指定的范圍內(nèi),將其送入緩沖器部分,并依據(jù)來(lái)自起基準(zhǔn)作用的DLL的信號(hào)在時(shí)間方式上校正相位。
附圖1所示為常規(guī)的頻譜擴(kuò)展接收器的方塊圖,附圖2所示為來(lái)自多個(gè)DLL并具有由多路引起的相位差的輸出信號(hào)圖,附圖3所示為本發(fā)明的頻譜擴(kuò)展接收器的第一個(gè)實(shí)施例的方塊圖,附圖4所示為時(shí)序調(diào)整部分的結(jié)構(gòu)方塊圖,
附圖5所示為用于在時(shí)序調(diào)整部分中校正相位的方法的圖,附圖6A和6B所示為將常規(guī)的實(shí)例和本發(fā)明的實(shí)施例進(jìn)行比較、說明路徑數(shù)據(jù)的寫操作和讀操作的示意圖,附圖7所示為本發(fā)明的頻譜擴(kuò)展接收器的時(shí)序調(diào)整部分的第二個(gè)實(shí)施例的方塊圖,附圖8所示為本發(fā)明的頻譜擴(kuò)展接收器的第三個(gè)實(shí)施例的方塊圖,附圖9所示為基準(zhǔn)DLL監(jiān)測(cè)部分的結(jié)構(gòu)方塊圖,附圖10所示為這種情況下的圖在操作的中間改變?cè)谡{(diào)整相位的時(shí)刻起基準(zhǔn)作用的符號(hào)信號(hào),以及附圖11所示為這種情況下的圖在應(yīng)用兩個(gè)通道進(jìn)行操作的同時(shí)在操作的中間改變?cè)谛U辔坏臅r(shí)刻起基準(zhǔn)作用的符號(hào)信號(hào)。
現(xiàn)在,于下文概述本發(fā)明的CDMA系統(tǒng)中的頻譜擴(kuò)展接收器的特征。
依據(jù)本發(fā)明的CDMA系統(tǒng)中的頻譜擴(kuò)展接收器并不應(yīng)用常規(guī)的具有較大規(guī)模電路的移位寄存器作為從DLL中提取數(shù)據(jù)并由此校正相位的電路。本發(fā)明的特征在于具有不受來(lái)自DLL的信號(hào)中產(chǎn)生的波動(dòng)的影響且用于提取數(shù)據(jù)的緩沖器,并且從時(shí)序信號(hào)比如從DLL中輸出的幀同步信號(hào)中產(chǎn)生寫信號(hào)和讀信號(hào),由此調(diào)整時(shí)序。
在附圖2中,來(lái)自DLL的解調(diào)信號(hào)是具有相位差(延時(shí)差)的信號(hào),該相位差是基于路徑搜索的結(jié)果對(duì)多個(gè)DLL的獨(dú)立操作的結(jié)果產(chǎn)生的。然而,可以分析對(duì)通信系統(tǒng)的約束從理論上會(huì)產(chǎn)生多大的相位差(延時(shí)差),并且如果將其相位校正在該范圍內(nèi),則不會(huì)損害接收特性。
應(yīng)用當(dāng)前的手提式電話/蜂窩式電話系統(tǒng),考慮到網(wǎng)孔(cell)的半徑是從幾千米(km)至幾十千米,并且延時(shí)變?yōu)閹资⒚?μs)。因此,必須考慮在多路部件中存在幾十微妙的延遲。這里,考慮到上述情況,下面將說明對(duì)比如可達(dá)±31μs的信號(hào)的RAKE分析功能。
當(dāng)前的手提電話/蜂窩式電話系統(tǒng)主要用于聲音通信,并且比如應(yīng)用32ksps的傳輸率。然而,在將來(lái),由于在手提電話/蜂窩式電話系統(tǒng)中要求進(jìn)行多媒體通信,比如數(shù)據(jù)和圖像通信,則應(yīng)該增加數(shù)據(jù)傳輸率。在下文的說明中,假設(shè)數(shù)據(jù)傳輸率為128ksps,其為32ksps聲音的傳輸率的四倍。在附圖2中,接收128ksps的基帶信號(hào),并且還示出了如果確定作為基準(zhǔn)的DLL輸出(MAINDLL(主DLL))(在附圖3中為DLL2),則在該位置的±31μs內(nèi)還存在其它信號(hào),即在128ksps的情況下在±4個(gè)符號(hào)內(nèi)。
經(jīng)過多路(例如,由三路構(gòu)成)所接收的輸入信號(hào),分別對(duì)應(yīng)于三路數(shù)據(jù)1、2和3。如附圖3所示,傳輸數(shù)據(jù)由符號(hào)標(biāo)號(hào)0、1、2、3、4、5……所示的128ksps符號(hào)數(shù)據(jù)組成,并且一些符號(hào)數(shù)據(jù)共同地構(gòu)成一個(gè)幀。如附圖2所示,在符號(hào)數(shù)據(jù)標(biāo)號(hào)0的位置具有表示在傳輸數(shù)據(jù)中幀的頭部的幀同步信號(hào),其作為每幀的脈沖信號(hào)。如上所述,這就假定在通信系統(tǒng)中引起的最大的相位差為±31μs。
應(yīng)用本發(fā)明,隨著在多路傳播路徑中時(shí)間方式的改變,就需要改變已經(jīng)設(shè)定為基準(zhǔn)的DLL,將另一個(gè)DLL的輸出設(shè)定為新基準(zhǔn),并且時(shí)間調(diào)整部分改變讀時(shí)序。這等效于移動(dòng)緩沖器的讀指針,該緩沖器存儲(chǔ)設(shè)為相對(duì)于緩沖器的中心新的基準(zhǔn)的DLL中數(shù)據(jù)。類似地,相對(duì)于存儲(chǔ)路徑數(shù)據(jù)(希望該路徑數(shù)據(jù)是在基準(zhǔn)信號(hào)之前或之后(時(shí)間方式))的其它的緩沖器,通過改變讀時(shí)序校正在每個(gè)路徑中的相位差而不損失任何路徑數(shù)據(jù)。以這種方式中,能夠運(yùn)行與路徑變化相對(duì)應(yīng)的RAKE分析功能。
接著,參考
本發(fā)明的實(shí)施例。<第一實(shí)施例>
本發(fā)明的第一個(gè)實(shí)施例是這樣的一種電路通過以符號(hào)為單位提取來(lái)自多個(gè)DLL的多個(gè)路徑數(shù)據(jù)來(lái)進(jìn)行RAKE分析,并基于設(shè)定為基準(zhǔn)的DLL數(shù)據(jù)校正在前后幾個(gè)符號(hào)之間的相位。
附圖3所示為頻譜擴(kuò)展接收器的方塊圖。來(lái)自基站的射頻信號(hào)通過天線11接收后,在射頻部分12中放大并通過濾波和頻率轉(zhuǎn)換后進(jìn)行檢測(cè),由此得到基帶信號(hào)10。路徑搜索部分13搜索基帶信號(hào)10,由此檢測(cè)在每個(gè)路徑中的峰值位置?;诒粰z測(cè)的定時(shí)的關(guān)系,運(yùn)行在DLL部分14-1、2和3中對(duì)應(yīng)于每個(gè)路徑的碼發(fā)生器以得到解調(diào)輸出17-1、2和3。在時(shí)序調(diào)整部分15中的緩沖器部分16-1、2和3提取解調(diào)輸出信號(hào)17-1、2和3并校正相位,將被解調(diào)的信號(hào)(其相位被校正)加入到RAKE分析電路16中。這里,為使簡(jiǎn)化說明,該結(jié)構(gòu)對(duì)應(yīng)于三個(gè)路徑,但即使根據(jù)所需的系統(tǒng)的條件增加或減少路徑數(shù)目,本發(fā)明的效果保持不變。
附圖4所示為時(shí)序調(diào)整部分15的詳細(xì)結(jié)構(gòu)。時(shí)序調(diào)整部分15包括緩沖器部分16-1、2和3和讀信號(hào)控制器34,該緩沖器部分16-1、2和3存儲(chǔ)并保持來(lái)自DLL14的路徑數(shù)據(jù)并在指定的時(shí)刻輸出路徑數(shù)據(jù),該讀信號(hào)控制器34調(diào)整讀時(shí)序以便校正作為每個(gè)路徑數(shù)據(jù)的解調(diào)信號(hào)17-1、2和3。緩沖器部分16-1、2和3分別包括SRAM31、寫時(shí)序信號(hào)發(fā)生部分32和讀信號(hào)發(fā)生部分33。在頻譜擴(kuò)展接收器中緩沖器部分16-1、2和3設(shè)置許多與通道編號(hào)(路徑編號(hào))平行的許多編號(hào)(這里,以三個(gè)為例)。
下面參考附圖5說明在附圖4中的讀控制信號(hào)部分34的操作。
通過寫時(shí)序信號(hào)發(fā)生部分32,從來(lái)自每個(gè)DLL的幀同步信號(hào)f1、f2、f3(在附圖4中的時(shí)序信號(hào)1、2、3)和符號(hào)同步信號(hào)(未示出)中產(chǎn)生寫信號(hào)(寫脈沖)WP1、WP2、WP3,并且將每個(gè)符號(hào)數(shù)據(jù)按照在存儲(chǔ)器地址(寫地址)WA1、WA2、WA3中所示的地址的順序?qū)懺赟RAM31中。地址計(jì)數(shù)器自動(dòng)地進(jìn)行記數(shù)。在附圖5中,假設(shè)指定在附圖3中的DLL2為起基準(zhǔn)作用的MAINDLL,并且調(diào)整和校正(吸收)±2個(gè)符號(hào)的相位差。此外,考慮到保留兩次和輸出時(shí)刻,從0至8記數(shù)以便在寄存器地址WP1、WP2、WP3中示出,使得在符號(hào)(=4×2+1)之后輸出,相位被校正。
同時(shí),通過讀時(shí)序信號(hào)發(fā)生部分33從幀同步信號(hào)中產(chǎn)生對(duì)應(yīng)于符號(hào)速率的每個(gè)DLL的讀信號(hào),對(duì)于每個(gè)DLL的讀信號(hào),選擇已經(jīng)由讀信號(hào)控制部分34指定為MAIDLL的讀信號(hào),并且指定這種信號(hào)作為對(duì)每個(gè)緩沖器部分的讀信號(hào)RP(讀脈沖),由此能夠校正相位。在寫的時(shí)刻通過第一WP保持讀起始地址。這里,如果能夠從存儲(chǔ)在緩沖器中的數(shù)據(jù)中得知,指定作為基準(zhǔn)等效于在讀取在幀的頭部路徑數(shù)據(jù)的時(shí)刻讀指針移動(dòng)到緩沖器的中心,并且相對(duì)于路徑數(shù)據(jù)的相位關(guān)系將存儲(chǔ)其它DLL的緩沖器的讀指針設(shè)定在其前后的地址中,在維持位置關(guān)系的同時(shí)更新并讀取地址。
本發(fā)明不受在來(lái)自DLL的信號(hào)中的波動(dòng)的影響。參考附圖6A和6B,通過將本發(fā)明與常規(guī)的移位寄存器進(jìn)行比較來(lái)說明這一點(diǎn)。作為一個(gè)實(shí)例,假設(shè)應(yīng)用具有三通道結(jié)構(gòu)、對(duì)每個(gè)通道以符號(hào)A、B、C、D、E…為單元、獨(dú)立地輸入輸入路徑數(shù)據(jù)。即使增加或減少通道數(shù)目,其原理相同。由于DLL跟蹤性能引起輸入路徑數(shù)據(jù)波動(dòng)。分別對(duì)于附圖6A中采用移位寄存器的常規(guī)實(shí)例和在附圖6B中采用本發(fā)明的緩沖器電路的情況來(lái)說明寫和讀操作。在附圖6A中,從所得到的作為路徑搜索的結(jié)果的輸入路徑數(shù)據(jù)的相位關(guān)系中確定移位寄存器的級(jí)數(shù)和從該接頭(tap)中取出的輸出。
在這種情況下,假設(shè)按照通道1、2和3的順序延遲相位,在常規(guī)的實(shí)施例中,對(duì)于對(duì)每個(gè)通道的相應(yīng)的移位寄存器的寫操作,與平行設(shè)置的移位寄存器公共的寫時(shí)序脈沖ck從未示出的時(shí)序控制部分(包括在附圖1中的路徑搜索部分113中)中產(chǎn)生。
在讀的情況下,在相同時(shí)刻從預(yù)定的接頭中讀數(shù)據(jù),并且基本校正相位。由于每個(gè)通道都獨(dú)立地操作,路徑數(shù)據(jù)包含有波動(dòng),如在附圖的通道3中所示,根據(jù)路徑數(shù)據(jù)的相位關(guān)系和與寫時(shí)序脈沖的相位關(guān)系,依據(jù)波動(dòng)可以將存儲(chǔ)數(shù)據(jù)的接頭移動(dòng)一個(gè)接頭。因此,如果在所有的時(shí)刻都從相同的接頭中連續(xù)取出數(shù)據(jù),則有可能造成路徑數(shù)據(jù)的輸出損失。然而,很難相應(yīng)于波動(dòng)順序地改變移位寄存器的取出位置,可以說在常規(guī)的實(shí)例中只要采用移位寄存器就固有地存在這個(gè)問題。
另一方面,在附圖6B所示的本發(fā)明的緩沖器電路中,在與需要校正相位的時(shí)間范圍相對(duì)應(yīng)的周期內(nèi)中保持?jǐn)?shù)據(jù),而在已經(jīng)提取通道3(最后一個(gè)通道)的數(shù)據(jù)后,在某一符號(hào)之后(保持至少一個(gè)符號(hào)的數(shù)據(jù)之后)輸出數(shù)據(jù)。關(guān)于輸出時(shí)間,其取決于為進(jìn)行RAKE分析進(jìn)行多路校正的范圍的技術(shù)規(guī)范。這就是說,確定一個(gè)通道作為基準(zhǔn),并且如果需要在前后幾個(gè)符號(hào)上校正多路,由于通道輸入起基準(zhǔn)作用,設(shè)計(jì)使得在指定范圍+1符號(hào)后輸出數(shù)據(jù)。因此,即使存在波動(dòng),僅移位要提取的時(shí)間,而要取出的時(shí)刻保持恒定。此外,由于在每個(gè)通道中通過至少一個(gè)符號(hào)在時(shí)間方式上保存輸出,能夠依照輸入的順序可靠地輸出路徑數(shù)據(jù),并且能夠忽略所存在的波動(dòng)。
在附圖6B中,設(shè)定用于校正通道1至3的緩沖器的級(jí)數(shù)為5級(jí)。這是因?yàn)樾U谧鳛榛鶞?zhǔn)的通道的前后的2個(gè)符號(hào)的路徑數(shù)據(jù),其目的為保存2×2+1=5個(gè)符號(hào)的數(shù)據(jù)。指定通道1為基準(zhǔn),從頂部順序提取路徑數(shù)據(jù)。如上參考附圖5的描述,從幀同步信號(hào)和符號(hào)同步信號(hào)(其與未示出的每個(gè)路徑數(shù)據(jù)同步)中為每個(gè)通道產(chǎn)生用于提取的時(shí)序信號(hào)。在提取第一符號(hào)A后,自動(dòng)更新緩沖器的地址,并且存儲(chǔ)下一個(gè)符號(hào)B。當(dāng)提取其它符號(hào)時(shí),保持符號(hào)A直到其被輸出。
當(dāng)通過重復(fù)上述操作提取直至通道3的路徑數(shù)據(jù)時(shí),在已經(jīng)提取通道3的路徑數(shù)據(jù)(其相位延遲最大)后,如果從在1個(gè)符號(hào)后的每個(gè)通道中的第一數(shù)據(jù)中依次地讀出路徑數(shù)據(jù),則能夠校正相位。在已經(jīng)讀出數(shù)據(jù)的地址中,可以重寫數(shù)據(jù)。因此,如附圖所示,能夠反復(fù)地應(yīng)用該地址。應(yīng)用這種方法,能夠比應(yīng)用移位寄存器的情況保持?jǐn)?shù)據(jù)更長(zhǎng)的時(shí)間,并且能夠可靠地讀出數(shù)據(jù),因此這種方法并不受波動(dòng)的影響。
依據(jù)本發(fā)明的第一個(gè)實(shí)施例,為校正相位差由于不需要應(yīng)用路徑搜索結(jié)果,通過應(yīng)用該部分使得接收系統(tǒng)的電路結(jié)構(gòu)變得更簡(jiǎn)單。此外,在通信系統(tǒng)要求的范圍內(nèi)保持輸入,通過調(diào)整讀時(shí)序以校正在每個(gè)路徑中的相位差,因而能夠可靠地輸出路徑數(shù)據(jù),其特征在于不受在輸入中的波動(dòng)的影響。<第二實(shí)施例>
附圖7所示為依據(jù)本發(fā)明的頻譜擴(kuò)展接收器的時(shí)序調(diào)整部分15的第二個(gè)實(shí)施例的方塊圖。該基本結(jié)構(gòu)與附圖4中所述的結(jié)構(gòu)大致相同,因比這里相同標(biāo)號(hào)所表示的相應(yīng)部件,其詳細(xì)描述予以省去。
DLL進(jìn)行擴(kuò)頻基帶信號(hào)的同步捕獲和同步跟隨。一種嚴(yán)格的同步跟隨特征很重要,通過改變碼發(fā)生器的相位控制時(shí)鐘的脈沖寬度來(lái)執(zhí)行跟隨操作。在射頻傳播狀態(tài)依據(jù)實(shí)時(shí)時(shí)基變化的移動(dòng)通信系統(tǒng)中,由于最佳的同步位置總是變化的,由跟隨特征引起的部分操作時(shí)鐘脈沖使得在操作期間得到的輸出中具有波動(dòng)。
在第二個(gè)實(shí)施例中,為在時(shí)序調(diào)整部分15中實(shí)現(xiàn)緩沖器部分16-1、2和3不受波動(dòng)影響,例如采用FIFO 41替代SRAM31。與在SRAM31的外面設(shè)計(jì)附著的地址控制電路來(lái)實(shí)現(xiàn)的緩沖器部分相比,通過邏輯電路實(shí)現(xiàn)FIFO的緩沖器部分16-1、2和3在電路規(guī)模上具有優(yōu)點(diǎn)。
一般來(lái)說,當(dāng)處理超過100字的數(shù)據(jù)時(shí)應(yīng)用SRAM,而將已存在的SRAM操作為FIFO的外部控制電路可能很復(fù)雜。由于本發(fā)明的目的是通過校正在幾個(gè)符號(hào)的范圍內(nèi)的時(shí)序輸出幾個(gè)位的數(shù)據(jù)的信號(hào)處理電路,設(shè)計(jì)并通過邏輯電路實(shí)現(xiàn)FIFO能夠使電路規(guī)模很小。應(yīng)用如上所述的結(jié)構(gòu)實(shí)例,即使在從DLL14-1、2、和3中輸入的時(shí)序信號(hào)和路徑數(shù)據(jù)中包含有波動(dòng),本發(fā)明的進(jìn)行相位調(diào)整操作的特征也能夠有效地實(shí)現(xiàn)。<第三實(shí)施例>
附圖8所示為依據(jù)本發(fā)明的頻譜擴(kuò)展接收器的第三個(gè)實(shí)施例的方塊圖。本頻譜擴(kuò)展接收器的結(jié)構(gòu)與附圖3所述的結(jié)構(gòu)大致相同,因此這里省去相同標(biāo)號(hào)所表示的相應(yīng)部件的詳細(xì)描述。
通過使從多個(gè)DLL14-1、2和3中以符號(hào)為單位輸出的多個(gè)路徑數(shù)據(jù)與已經(jīng)指定為提取基準(zhǔn)的DLL輸出相匹配,頻譜擴(kuò)展接收器按照在附圖3所示的相同的方式校正前后幾個(gè)符號(hào)的相位,由此進(jìn)行RAKE分析操作。隨著在射頻傳播狀態(tài)中的時(shí)間方式改變,將會(huì)出現(xiàn)這樣的情況改變作為路徑搜索變化的結(jié)果所獲得的峰值位置和功率,由此必須改變?cè)诓僮髦虚g作為基準(zhǔn)的DLL輸出(MAINDLL)。為與其相對(duì)應(yīng),通過調(diào)整提取路徑數(shù)據(jù)的緩沖器(其說明在第一個(gè)實(shí)施例中)的讀數(shù)據(jù)速率,和在這種電路的系統(tǒng)時(shí)鐘脈沖單元中適當(dāng)調(diào)整一個(gè)符號(hào)的寬度,在本實(shí)施例中的頻譜擴(kuò)展接收器具有校正路徑數(shù)據(jù)的相位而不造成損失的機(jī)構(gòu),該機(jī)構(gòu)包括相位移位部分。
在這里所稱的系統(tǒng)時(shí)鐘脈沖是在本電路中運(yùn)行的時(shí)鐘脈沖,并且是一種比符號(hào)時(shí)鐘脈沖或PN時(shí)鐘脈沖快的時(shí)鐘脈沖。例如,如果假設(shè)芯片速率為4Mcps,則時(shí)鐘脈沖的采樣速率為芯片速率的4倍(即16Mhz)。
如同第一個(gè)實(shí)施例那樣,在附圖8中的頻譜擴(kuò)展接收器中,時(shí)序調(diào)整部分45包括緩沖器部分16-1、2和3和讀信號(hào)控制部分34,該緩沖器部分16-1、2和3存儲(chǔ)并保持來(lái)自DLL14的路徑數(shù)據(jù)并在指定的時(shí)刻輸出路徑數(shù)據(jù),該讀信號(hào)控制部分34調(diào)整讀時(shí)序,以便校正作為各路徑數(shù)據(jù)的解調(diào)信號(hào)17-1、2和3的相位。如附圖4所示,緩沖器部分16-1、2和3分別包括SRAM31、寫時(shí)序信號(hào)發(fā)生部分32和讀時(shí)序信號(hào)發(fā)生部分33。此外,在如附圖8所示的操作的中間時(shí)序調(diào)整部分45配備有基準(zhǔn)DLL監(jiān)測(cè)部分46,該基準(zhǔn)DLL監(jiān)測(cè)部分46與在MAINDLL中的變化相對(duì)應(yīng),并且時(shí)序調(diào)整部分45相對(duì)于產(chǎn)生讀時(shí)序信號(hào)的讀時(shí)序信號(hào)產(chǎn)生部分33調(diào)整讀時(shí)序。借助于所加的基準(zhǔn)DLL監(jiān)測(cè)部分46,改變?cè)谙鄳?yīng)時(shí)序調(diào)整部分中的讀信號(hào)。
基準(zhǔn)DLL監(jiān)測(cè)部分45的具體結(jié)構(gòu)如附圖9所示。在時(shí)序調(diào)整部分45中的讀時(shí)序信號(hào)產(chǎn)生部分33產(chǎn)生讀時(shí)序脈沖50,并將其輸入到用于讀的基準(zhǔn)地址計(jì)數(shù)器51,由此更新作為基準(zhǔn)的地址。在另一方面,讀起始地址保持部分54監(jiān)測(cè)MAINDLL指定哪一個(gè)幀同步信號(hào)f1、f2和f3。當(dāng)MAINDLL改變時(shí),判斷部分53判斷讀速率增加/降低,并且基于這一結(jié)果,操作用于讀的地址計(jì)數(shù)52由此更新地址。
附圖10所示為校正在例如三個(gè)路徑中的相位差。按照與第一個(gè)實(shí)施例中相同的方式,通過來(lái)自在附圖4中所示的寫時(shí)序信號(hào)產(chǎn)生部分32的寫時(shí)序信號(hào)從幀的頭部按照地址的順序提取DLL1至3的輸出,并且以讀信號(hào)控制部分34的定時(shí)取出。在這種情況下,假設(shè)以DLL1為中心,DLL3在DLL1之前,DLL2解調(diào)被延時(shí)了更多的路徑。在附圖中,首先,指定DLL1為基準(zhǔn)DLL(MAINDLL),然后從第八級(jí)中取出數(shù)據(jù)。至于其它DLL,在幀的頭部的數(shù)據(jù)關(guān)于DLL2是第四級(jí)中的數(shù)據(jù),關(guān)于DLL3則是第十二級(jí)中的數(shù)據(jù)。這里所稱的級(jí)數(shù)并不說明在緩沖器中的特定的地址,但是如在第一個(gè)實(shí)施例中所說明的那樣,正如從路徑數(shù)據(jù)中得知的,該級(jí)數(shù)表示了在與起基準(zhǔn)作用的DLL路徑數(shù)據(jù)的相位關(guān)系相對(duì)應(yīng)的緩沖器中的讀位置,并且給出了從DLL中讀路徑數(shù)據(jù)的位置的差別。通過給出在讀位置中的差別,就可以吸收在路徑中的相位差。
在這個(gè)實(shí)例中,在附圖9中的讀起始地址保持部分54首先將在DLL1中的幀同步信號(hào)f1看作MAINDLL。應(yīng)用與第一個(gè)實(shí)施例中相同的操作提取并讀出路徑數(shù)據(jù)。這里,在幀的中間通過改變路徑已經(jīng)停止DLL2的操作后的情況下,在其它時(shí)刻中恢復(fù)該操作,一旦接收到所恢復(fù)的DLL2中的輸出執(zhí)行提取,并改變它使得從幀的頭部比如從第十六級(jí)中的取出。一旦改變?cè)摻邮諚l件,如果MAINDLL從DLL1改變到DLL3,則通過在附圖9中所示的讀起始地址保持部分54檢測(cè)MAINDLL的變化。然后,通過判斷部分53和在讀基準(zhǔn)地址計(jì)數(shù)器51中地址判斷讀操作是應(yīng)該步進(jìn)還是應(yīng)該延遲。如附圖10所示,通過從下一幀的頭部讀出的數(shù)據(jù)改變讀指針的位置,以改變讀速率以便從第八級(jí)中進(jìn)行讀取,如在DLL1中。在這時(shí),并不立即跟隨,而是逐步地改變速率。這就是說,相對(duì)于輸出信號(hào),為與其相應(yīng)逐步改變符號(hào)寬度。相對(duì)于DLL1和DLL2,以相同的方式改變讀指針,以便在路徑中不發(fā)生任何損失。
下面參考附圖11描述輸出符號(hào)寬度的調(diào)整。
附圖11所示為這樣的一種實(shí)例當(dāng)應(yīng)用兩個(gè)DLL,即DLL與兩個(gè)通道一起操作,并且相對(duì)于DLL1的解調(diào)輸出a1和幀同步信號(hào)f1,DLL2的解調(diào)輸出a2和幀同步信號(hào)f2延遲2個(gè)符號(hào)。考慮到校正在±2個(gè)符號(hào)關(guān)系中的路徑數(shù)據(jù)中的相位,設(shè)定FIFO的地址以便在從MAINDLL的2+1個(gè)符號(hào)后的進(jìn)行輸出。這里假設(shè)在幀中間從后面的DLL2至前面的DLL1在時(shí)間方式上改變MAINDLL。同時(shí),恰好在改變MAINDLL之后,如果將在DLL1和DLL2之間的相位差的兩個(gè)符號(hào)部分壓縮到一個(gè)符號(hào)中并輸出,則在RAKE分析電路的輸出中不能很好地進(jìn)行提取,并且在分析中會(huì)引起問題。因此,從改變MAINDLL的時(shí)刻起以系統(tǒng)時(shí)鐘脈沖為單元用輸出信號(hào)調(diào)整組成幀的各符號(hào)的寬度。這就是說,改變讀取速率,減少輸出符號(hào)的多余相位差部分,以便在RAKE分析部分19中不產(chǎn)生路徑數(shù)據(jù)的提取誤差。在上述實(shí)例中MAINDLL是在加寬(fater)幀時(shí)間方式中改變MAINDLL的情況,但在其相對(duì)的情況中,延遲讀取速率以便加寬輸出符號(hào)。
如上所述,依據(jù)第三個(gè)實(shí)施例,與在傳播狀態(tài)中的時(shí)間方式的改變相對(duì)應(yīng)改變作為基準(zhǔn)的DLL的輸出MAINDLL,以進(jìn)行RAKE分析而不改變?cè)趲念^部和路徑數(shù)據(jù)之間的關(guān)系,并且不在路徑數(shù)據(jù)中產(chǎn)生任何損失,因此能夠?qū)崿F(xiàn)優(yōu)良的接收特性。
與應(yīng)用移位寄存器的常規(guī)實(shí)例相比,當(dāng)假設(shè)MAINDLL是從時(shí)間方式上向后移,應(yīng)用該常規(guī)的實(shí)例,不可能連續(xù)地完全與該狀態(tài)相符合,除非無(wú)限地增加移位寄存器的級(jí)數(shù)。然而,應(yīng)用第三個(gè)實(shí)施例的結(jié)構(gòu),通過使緩沖器部分具有如第二個(gè)實(shí)施例中所述的FIFO結(jié)構(gòu),并在一定程度上反復(fù)應(yīng)用該地址并通過改變MAINDLL來(lái)改變讀取速率,用有限的電路規(guī)模就能夠與狀態(tài)相符合。因此,相對(duì)于校正在多路中的相位,能夠以有限的電路規(guī)模來(lái)實(shí)現(xiàn)與各種狀態(tài)相對(duì)應(yīng)的電路,而這在常規(guī)的實(shí)例中不能實(shí)現(xiàn)。<第四實(shí)施例>
在本發(fā)明的第四個(gè)實(shí)施例中,依據(jù)指定為取數(shù)基準(zhǔn)的DLL輸出,在該系統(tǒng)中通過將在多個(gè)DLL的以符號(hào)為單位中的多個(gè)路徑數(shù)據(jù)限制在預(yù)定范圍內(nèi),校正在前后幾個(gè)符號(hào)中的相位差以執(zhí)行RAKE分析。該頻譜擴(kuò)展接收器的結(jié)構(gòu)與在附圖3中所示的結(jié)構(gòu)相同。
在第一個(gè)實(shí)施例中所描述的時(shí)序調(diào)整部分15中,可以確定電路規(guī)模以便可以通過在附圖4中的SRAM緩沖器31提取在路徑數(shù)據(jù)中的最大相位差的一部分。依據(jù)如上所述的第四個(gè)實(shí)施例,由于通過將范圍限制在通信系統(tǒng)中所預(yù)定的一個(gè)范圍中來(lái)校正相位的操作,能夠進(jìn)一步減小電路規(guī)模,與常規(guī)實(shí)例相比,這對(duì)于使接收電路變得更小并降低功耗極為有利。
應(yīng)用依據(jù)前述的第1、4、5和6要點(diǎn)的本發(fā)明的頻譜擴(kuò)展接收器,由于通過讀信號(hào)控制部分來(lái)應(yīng)用讀信號(hào)指示地址和時(shí)序,因此,與應(yīng)用移位寄存器的常規(guī)實(shí)例相比,對(duì)緩沖器部分所保持的在每個(gè)路徑中輸入信號(hào)的相位進(jìn)行校正并輸出,并且能夠在緩沖器中將在每個(gè)路徑中信號(hào)保持較長(zhǎng)的時(shí)間并能夠可靠地讀出,而不受所出現(xiàn)的波動(dòng)的影響。此外,不需要應(yīng)用如在常規(guī)實(shí)例中所應(yīng)用的路徑搜索的結(jié)果,因此能夠使電路結(jié)構(gòu)變小,因而這種頻譜擴(kuò)展接收器在較小的電路規(guī)模和降低功耗方面很有利。
應(yīng)用依據(jù)本發(fā)明的第2和第3要點(diǎn)的頻譜擴(kuò)展接收器,通過采用SRAM或FIFO作為緩沖器以吸收延遲,使得包含在DLL中的波動(dòng)不能影響頻譜擴(kuò)展接收器,并且也能夠使電路規(guī)模變小。
應(yīng)用依據(jù)本發(fā)明的第7至9要點(diǎn)的頻譜擴(kuò)展接收器,由于跟隨DLL部分的接收狀態(tài)改變,監(jiān)測(cè)來(lái)自作為基準(zhǔn)的DLL部分的信號(hào)的變化,與在基準(zhǔn)信號(hào)中的變化相對(duì)應(yīng)直接改變來(lái)自讀控制部分的讀信號(hào),因此能夠改善接收特性。
應(yīng)用依據(jù)前述的第10至15要點(diǎn)的頻譜擴(kuò)展接收器,即使作為基準(zhǔn)的信號(hào)在時(shí)間方式上改變了,使讀信號(hào)的讀取速率改變與該變化對(duì)應(yīng)的若干時(shí)鐘脈沖,因此能夠使頻譜擴(kuò)展接收器與在傳播狀態(tài)中的時(shí)間方式變化后的路徑中的變化相對(duì)應(yīng),而不在路徑數(shù)據(jù)中引起任何損失,由此進(jìn)行RAKE分析,能夠改善接收特性。此外,這種頻譜擴(kuò)展接收器能夠以有限的電路與時(shí)間方式的變化相對(duì)應(yīng),而這在常規(guī)的移位寄存器不能實(shí)現(xiàn)。
此外應(yīng)用依據(jù)前述的第16要點(diǎn)的頻譜擴(kuò)展接收器,由于通過將范圍限制在通信系統(tǒng)中所預(yù)定的一個(gè)范圍中來(lái)校正相位的操作,能夠進(jìn)一步減小電路規(guī)模。
權(quán)利要求
1.一種在CDMA系統(tǒng)中的頻譜擴(kuò)展接收器包括用于檢測(cè)擴(kuò)頻輸入信號(hào)并將其轉(zhuǎn)換為基帶信號(hào)的射頻部分;進(jìn)行與所說的基帶信號(hào)相關(guān)的路徑搜索以確定在每個(gè)路徑中的相位差的路徑搜索部分;在所說的路徑搜索部分所指示的時(shí)序?qū)γ總€(gè)路徑的所說的基帶信號(hào)進(jìn)行反擴(kuò)頻和解調(diào)的DLL部分;在預(yù)定的時(shí)序校正來(lái)自所說的DLL部分的解調(diào)信號(hào)的相位并分別輸出該信號(hào)的時(shí)序調(diào)整部分;以及對(duì)來(lái)自所說的時(shí)序調(diào)整部分的信號(hào)進(jìn)行RAKE分析的RAKE分析部分;所說的時(shí)序調(diào)整部分包括緩沖器部分,用于基于由所說的路徑搜索段指示的時(shí)序存儲(chǔ)并保持來(lái)自所說的DLL部分的信號(hào),并輸出由讀信號(hào)指示的地址中的信號(hào);和讀信號(hào)控制部分,用于通過所說的讀信號(hào)指示地址和時(shí)序,以便輸出其相位被校正、在每個(gè)路徑中由所說的緩沖器部分保持的信號(hào)。
2.依據(jù)權(quán)利要求1所述的頻譜擴(kuò)展接收器,其特征在于所說的緩沖器部分由SRAM組成。
3.依據(jù)權(quán)利要求1所述的頻譜擴(kuò)展接收器,其特征在于所說的緩沖器部分由FIFO組成。
4.依據(jù)權(quán)利要求1所述的頻譜擴(kuò)展接收器,其特征在于基于來(lái)自作為基準(zhǔn)的所說的DLL部分的信號(hào),所說的讀信號(hào)控制部分輸出所說的讀信號(hào),該讀信號(hào)校正在每個(gè)信號(hào)的時(shí)間方式中的相位差。
5.依據(jù)權(quán)利要求2所述的頻譜擴(kuò)展接收器,其特征在于基于來(lái)自作為基準(zhǔn)的所說的DLL部分的信號(hào),所說的讀信號(hào)控制部分輸出所說的讀信號(hào),該讀信號(hào)校正在每個(gè)信號(hào)的時(shí)間方式中的相位差。
6.依據(jù)權(quán)利要求3所述的頻譜擴(kuò)展接收器,其特征在于基于來(lái)自作為基準(zhǔn)的所說的DLL部分的信號(hào),所說的讀信號(hào)控制部分輸出所說的讀信號(hào),該讀信號(hào)校正在每個(gè)信號(hào)的時(shí)間方式中的相位差。
7.依據(jù)權(quán)利要求4所述的頻譜擴(kuò)展接收器,其特征在于所說的時(shí)序調(diào)整部分配備有基準(zhǔn)DLL監(jiān)測(cè)部分,該基準(zhǔn)DLL監(jiān)測(cè)部分對(duì)應(yīng)于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào)的變化,跟隨DLL的接收狀態(tài)變化,監(jiān)測(cè)該變化并改變來(lái)自所說的讀信號(hào)控制部分的讀信號(hào)。
8.依據(jù)權(quán)利要求5所述的頻譜擴(kuò)展接收器,其特征在于所說的時(shí)序調(diào)整部分配備有基準(zhǔn)DLL監(jiān)測(cè)部分,該基準(zhǔn)DLL監(jiān)測(cè)部分對(duì)應(yīng)于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào)的變化,跟隨DLL的接收狀態(tài)變化,監(jiān)測(cè)該變化并改變來(lái)自所說的讀信號(hào)控制部分的讀信號(hào)。
9.依據(jù)權(quán)利要求6所述的頻譜擴(kuò)展接收器,其特征在于所說的時(shí)序調(diào)整部分配備有基準(zhǔn)DLL監(jiān)測(cè)部分,該基準(zhǔn)DLL監(jiān)測(cè)部分對(duì)應(yīng)于來(lái)自作為基準(zhǔn)的DLL部分的信號(hào)的變化,跟隨DLL的接收狀態(tài)變化,監(jiān)測(cè)該變化并改變來(lái)自所說的讀信號(hào)控制部分的讀信號(hào)。
10.依據(jù)權(quán)利要求4所述的頻譜擴(kuò)展接收器,其特征在于即使用作基準(zhǔn)的信號(hào)在時(shí)間方式上改變,所說的讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
11.依據(jù)權(quán)利要求5所述的頻譜擴(kuò)展接收器,其特征在于即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,所說的讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
12.依據(jù)權(quán)利要求6所述的頻譜擴(kuò)展接收器,其特征在于即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,所說的讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
13.依據(jù)權(quán)利要求7所述的頻譜擴(kuò)展接收器,其特征在于即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,所說的讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
14.依據(jù)權(quán)利要求8所述的頻譜擴(kuò)展接收器,其特征在于即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,所說的讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
15.依據(jù)權(quán)利要求9所述的頻譜擴(kuò)展接收器,其特征在于即使用作基準(zhǔn)的信號(hào)改變時(shí)間方式,所說的讀信號(hào)控制部分依據(jù)該變化通過幾個(gè)時(shí)鐘脈沖改變讀信號(hào)的讀取速率。
16.依據(jù)權(quán)利要求4至15中的任何一個(gè)權(quán)利要求所述的頻譜擴(kuò)展接收器,其特征在于所說的時(shí)間調(diào)整部分基于用作基準(zhǔn)的信號(hào)將在每個(gè)信號(hào)中的相位差限制在指定的范圍內(nèi),將其送入所說的緩沖器部分,并依據(jù)來(lái)自作為基準(zhǔn)的DLL的信號(hào)校正相位的時(shí)間方式。
全文摘要
通過天線接收來(lái)自基站的射頻信號(hào),并在射頻部分中進(jìn)行放大、濾波、頻率轉(zhuǎn)換和檢測(cè),由此得到基帶信號(hào)。路徑搜索部分搜索基帶信號(hào),并檢測(cè)在每個(gè)路徑中的峰值位置?;诒粰z測(cè)的時(shí)序關(guān)系,運(yùn)行與每個(gè)路徑相對(duì)應(yīng)的在DLL部分中的碼發(fā)生器,由此得到解調(diào)的輸出。在時(shí)序調(diào)整部分中的緩沖器部分提取解調(diào)的輸出并由此校正其相位,將其相位已經(jīng)被校正的解調(diào)輸出信號(hào)加入到RAKE分析電路中。
文檔編號(hào)H04L7/00GK1272729SQ0011804
公開日2000年11月8日 申請(qǐng)日期2000年4月28日 優(yōu)先權(quán)日1999年4月28日
發(fā)明者龜野俊明, 彥惣桂二 申請(qǐng)人:夏普公司