一種頻率標(biāo)準(zhǔn)源的制作方法
【專利摘要】本實(shí)用新型公開了一種頻率標(biāo)準(zhǔn)源,它包括芯片ADR395B和芯片AD5662,芯片ADR395B的Vin引腳連接在電源上且該引腳通過電容C1與地相連,芯片ADR395B的引腳通過電阻R1與地相連,芯片AD5662的Vo(s)引腳連接在Vo(f)引腳上且同時(shí)通過電阻C2與地相連,芯片ADR395B的GND引腳接地,芯片ADR395B的Vo(f)引腳連接在芯片AD5662的Vref引腳上,芯片AD5662的Vfb引腳與Vout引腳之間連接有電阻R2,芯片AD5662的VDD引腳連接在電源上,且芯片AD5662的VDD引腳上連接有接地電容C3和接地電容C4。其優(yōu)點(diǎn)是:其頻率標(biāo)準(zhǔn)源的精度高。
【專利說明】一種頻率標(biāo)準(zhǔn)源
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種頻率標(biāo)準(zhǔn)源,更具體的說是涉及一種高精度頻率標(biāo)準(zhǔn)源。
【背景技術(shù)】
[0002]時(shí)間校驗(yàn)儀用于校驗(yàn)時(shí)間的精準(zhǔn)度,多用于一些計(jì)數(shù)精準(zhǔn)的領(lǐng)域,如火箭發(fā)射、衛(wèi)星導(dǎo)航、天文時(shí)鐘等需要時(shí)間精度高的領(lǐng)域。時(shí)間校驗(yàn)儀其采用外部衛(wèi)星信號(hào)作為頻率源,在沒有衛(wèi)星信號(hào)時(shí),需使用自身的頻率源做為守時(shí),以維護(hù)設(shè)備的正常運(yùn)行。而時(shí)間校驗(yàn)儀由于應(yīng)用領(lǐng)域的要求,對(duì)其自身的頻率源的精度要求相當(dāng)高。
實(shí)用新型內(nèi)容
[0003]本實(shí)用新型提供一種頻率標(biāo)準(zhǔn)源,其采用芯片ADR395B和芯片AD5662,其頻率標(biāo)準(zhǔn)源的精度高。
[0004]為解決上述的技術(shù)問題,本實(shí)用新型采用以下技術(shù)方案:
[0005]一種頻率標(biāo)準(zhǔn)源,它包括芯片ADR395B和芯片AD5662,所述的芯片ADR395B的Vin引腳連接在電源上且該引腳通過電容Cl與地相連,所述的芯片ADR395B的
SiiDN引腳通過電阻R1與地相連,所述的芯片AD5662的Vo(S)引腳連接在Vo (f)引腳上
且同時(shí)通過電阻C2與地相連,所述的芯片ADR395B的GND引腳接地,所述的芯片ADR395B的Vo (f)引腳連接在芯片AD5662的Vref引腳上,所述的芯片AD5662的Vfb引腳與Vout引腳之間連接有電阻R2,所述的芯片AD5662的VDD引腳連接在電源上,且芯片AD5662的VDD引腳上連接有接地電容C3和接地電容C4。
[0006]更進(jìn)一步的技術(shù)方案是:
[0007]所述的電容C4為有極性電容,且高電位端連接在芯片AD5662的VDD引腳上。
[0008]所述的電容C4的容值大于電容C3的容值。
[0009]所述的電容Cl和電容C2的容值均為0.1 μ F。
[0010]與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果是:本實(shí)用新型的頻率標(biāo)準(zhǔn)源采用芯片ADR395B和芯片AD5662,其頻率標(biāo)準(zhǔn)源的精度高。
【專利附圖】
【附圖說明】
[0011]下面結(jié)合附圖和【具體實(shí)施方式】對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)說明。
[0012]圖1為本實(shí)用新型的電路圖。
【具體實(shí)施方式】
[0013]下面結(jié)合附圖對(duì)本實(shí)用新型作進(jìn)一步的說明。本實(shí)用新型的實(shí)施方式包括但不限于下列實(shí)施例。
[0014][實(shí)施例][0015]如圖1所示的一種頻率標(biāo)準(zhǔn)源,它包括芯片ADR395B和芯片AD5662,所述的芯片ADR395B的Vin引腳連接在電源上且該引腳通過電容Cl與地相連,所述的芯片ADR395B的
SHDN弓丨腳通過電?R1與地相連,所述的芯片AD5662的Vo(s)弓丨腳連接在Vo(f)弓丨腳上
且同時(shí)通過電阻C2與地相連,所述的芯片ADR395B的GND引腳接地,所述的芯片ADR395B的Vo (f)引腳連接在芯片AD5662的Vref引腳上,所述的芯片AD5662的Vfb引腳與Vout引腳之間連接有電阻R2,所述的芯片AD5662的VDD引腳連接在電源上,且芯片AD5662的VDD引腳上連接有接地電容C3和接地電容C4。電容C3和電容C4,其一個(gè)為正溫度系數(shù)的電容,另一個(gè)為負(fù)溫度系數(shù)的電容,當(dāng)溫度變化時(shí),利用兩個(gè)電容一個(gè)容值增大,另一個(gè)容值減少來達(dá)到溫度補(bǔ)償?shù)哪康?。電容Cl其濾波作用,去耦。芯片AD5662是一款低成本、低功耗、單通道、保證單調(diào)性的模數(shù)轉(zhuǎn)換器。其功耗低,在5V時(shí)的功耗僅為I μ Α,能夠以最高30MHZ的時(shí)鐘速率工作,其為16位單調(diào)性DAC,可保證12位的精度。芯片ADR395B是一款精密帶隙基準(zhǔn)電壓源,具有低功率、高精度和尺寸小的特性,其可實(shí)現(xiàn)低溫度漂移特性。芯片AD5662的GND引腳接地,芯片AD5662的DIN引腳連接“主發(fā)從收”信號(hào),芯片AD5662的SCLK引腳連接“CLK”信號(hào),芯片AD5662的SCLK引腳連接“片選”信號(hào)。當(dāng)有外部衛(wèi)星信號(hào)時(shí),時(shí)間校驗(yàn)儀采用衛(wèi)星信號(hào)作為頻率標(biāo)準(zhǔn)源。當(dāng)沒有外部衛(wèi)星時(shí),時(shí)間校驗(yàn)儀采用本實(shí)用新型的頻率標(biāo)準(zhǔn)源作守時(shí),此時(shí),時(shí)間校驗(yàn)儀發(fā)送一個(gè)片選信號(hào)給芯片AD5662,該頻率標(biāo)準(zhǔn)源開始工作。由于上述的電路連接結(jié)構(gòu),使得該頻率標(biāo)準(zhǔn)源的精度高,且功耗低。當(dāng)有外部衛(wèi)星信號(hào)時(shí),時(shí)間校驗(yàn)儀對(duì)該頻率標(biāo)準(zhǔn)源進(jìn)行調(diào)整,進(jìn)一步的提高該頻率標(biāo)準(zhǔn)源的精度。
[0016]所述的電容C4為有極性電容,且高電位端連接在芯片AD5662的VDD引腳上。采用極性電容,其介質(zhì)層薄,容量大,容值變化范圍大,使得該頻率標(biāo)準(zhǔn)源適應(yīng)的溫度變化范圍大。
[0017]所述的電容C4的容值大于電容C3的容值。電容C3即可起到濾波作用,用于濾除電源端脈沖的影響,也同時(shí)與電容C4相配合起到溫度補(bǔ)償?shù)淖饔?。由于電容C3為一般的電容,其無極性要求,要使得電容C4和電容C3配合時(shí),其對(duì)溫度補(bǔ)償?shù)姆秶?,電容C4的容值大于電容C3的容值,且電容C4的容值要遠(yuǎn)遠(yuǎn)大于電容C3的容值。
[0018]所述的電容Cl和電容C2的容值均為0.1 μ F。電容Cl和電容C2的作用在于濾波,消除干擾,其容值不用太大,在多次試驗(yàn)證明,電容Cl和電容C2的容值均為0.1 μ F時(shí),其芯片ADR395B和芯片AD5662的抗干擾能力最好。
[0019]在本實(shí)施例中,作為優(yōu)選的實(shí)施例,電阻R1、電阻R2可分別采用10千歐姆、2歐姆的電阻,電阻R2的阻值可可能的小,便于仿真。電容Cl、電容C2、電容C3、電容C4的容值可選用0.lyF、0.lyF、10yF、0.1yF的電容。經(jīng)仿真,采用上述規(guī)格的電子器件,可使電路的性能達(dá)到最優(yōu)。
[0020]如上所述即為本實(shí)用新型的實(shí)施例。本實(shí)用新型不局限于上述實(shí)施方式,任何人應(yīng)該得知在本實(shí)用新型的啟示下做出的結(jié)構(gòu)變化,凡是與本實(shí)用新型具有相同或相近的技術(shù)方案,均落入本實(shí)用新型的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種頻率標(biāo)準(zhǔn)源,其特征在于:它包括芯片ADR395B和芯片AD5662,所述的芯片ADR395B的Vin引腳連接在電源上且該引腳通過電容Cl與地相連,所述的芯片ADR395B的SHDN引腳通過電阻Rl與地相連,所述的芯片么05662的¥0(8)引腳連接在Vo(f)引腳上且同時(shí)通過電阻C2與地相連,所述的芯片ADR395B的GND引腳接地,所述的芯片ADR395B的Vo (f)引腳連接在芯片AD5662的Vref引腳上,所述的芯片AD5662的Vfb引腳與Vout引腳之間連接有電阻R2,所述的芯片AD5662的VDD引腳連接在電源上,且芯片AD5662的VDD引腳上連接有接地電容C3和接地電容C4。
2.根據(jù)權(quán)利要求1所述的一種頻率標(biāo)準(zhǔn)源,其特征在于:所述的電容C4為有極性電容,且高電位端連接在芯片AD5662的VDD引腳上。
3.根據(jù)權(quán)利 要求1或2所述的一種頻率標(biāo)準(zhǔn)源,其特征在于:所述的電容C4的容值大于電容C3的容值。
4.根據(jù)權(quán)利要求1所述的一種頻率標(biāo)準(zhǔn)源,其特征在于:所述的電容Cl和電容C2的容值均為0.1 μ F。
【文檔編號(hào)】H03K3/02GK203761349SQ201420124687
【公開日】2014年8月6日 申請(qǐng)日期:2014年3月19日 優(yōu)先權(quán)日:2014年3月19日
【發(fā)明者】許振山, 駱飛, 唐勇 申請(qǐng)人:成都引眾數(shù)字設(shè)備有限公司