專利名稱:通用硬件平臺系統(tǒng)的晶振電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及一種通用硬件平臺的晶振電路,特別涉及在各種電子控制中應用的通用硬件平臺系統(tǒng)的晶振電路。
背景技術(shù):
目前,晶振電路是硬件平臺系統(tǒng)的重要組成部分,硬件平臺系統(tǒng)是將一系列的微處理器、存儲器按照一個要求設(shè)計出的電路控制電路系統(tǒng)。而通用硬件平臺系統(tǒng)就是基于傳統(tǒng)的硬件平臺來實現(xiàn)共通的功能。也就是說設(shè)計一個通用硬件平臺系統(tǒng)用于為多種裝置提供控制電路,而不用針對每個裝置都要重新設(shè)計。晶振電路一般是晶體振蕩器的簡稱。它用一種能把電能和機械能相互轉(zhuǎn)化的晶體在共振的狀態(tài)下工作,以提供穩(wěn)定、精確的單頻振蕩。在通常工作條件下,普通的晶振頻率絕對精度可達百萬分之五十,而高級的精度更高。晶振在數(shù)字電路中的基本作用是提供一個時序控制的標準時刻,同時數(shù)字電路的工作是根據(jù)電路設(shè)計,在某個時刻專門完成特定的任務。因此,晶振的作用是為系統(tǒng)提供基本的時鐘信號。通常一個系統(tǒng)共用一個晶振,便于各部分保持同步。有些通訊系統(tǒng)的基頻和射頻使用不同的晶振,而通過電子調(diào)整頻率的方法保持同步。晶振通常與鎖相環(huán)電路配合使用,以提供系統(tǒng)所需的時鐘頻率。如果不同子系統(tǒng)需要不同頻率的時鐘信號,可以用與同一個晶振相連的不同鎖相環(huán)來提供。電路中, 為了得到交流信號,可以用RC、LC諧振電路取得,但這些電路的振蕩頻率并不穩(wěn)定。在要求得到高穩(wěn)定頻率的電路中,必須使用石英晶體振蕩電路,廣泛應用在通訊、時鐘、手表、計算機等需要高穩(wěn)定信號的場合。然而、受到現(xiàn)有驅(qū)動電路驅(qū)動能力的限制,使得現(xiàn)有晶振電路起振及穩(wěn)定振蕩的可靠性均較低。這種晶振電路用在通用的硬件平臺上會造成平臺的工作能力降低,適應性和可靠性降低。
發(fā)明內(nèi)容本實用新型就是鑒于上述問題而完成的,其目的是在于提供一種通用硬件平臺系統(tǒng)的晶振電路,其是一種結(jié)構(gòu)簡單、可靠性高的晶振電路,適用于通用硬件平臺系統(tǒng)中,以提高該平臺系統(tǒng)的環(huán)境適應能力。本實用新型涉及的一種通用硬件平臺系統(tǒng)的晶振電路,被與其連接的驅(qū)動電路驅(qū)動,其特征在于包括一個輸入端子、一個輸出端子、晶振元件、兩個負載電容和接地端,其中,上述晶振元件的兩端分別連接到上述輸入端子和上述輸出端子上,上述晶振元件的兩端各與一個上述負載電容的一端連接,兩個上述負載電容的另一端接地。本電路結(jié)構(gòu)簡單,在電路的晶振元件的兩端并聯(lián)了兩個電容,作用是使晶振回路的等效阻抗變小,來降低晶振的起振條件,從而有效地提高了電路的可靠性。相對于傳統(tǒng)的通用硬件平臺系統(tǒng)的晶振電路來說,本實用新型的通用硬件平臺系統(tǒng)的晶振電路在驅(qū)動電路的驅(qū)動能力一定的情況下,增大了最大晶振負載與所驅(qū)動阻抗之間的余量,使得使用本晶振電路的通用硬件平臺系統(tǒng)與傳統(tǒng)的通用硬件平臺系統(tǒng)相比振蕩更加穩(wěn)定,實用性更強,并可充分保證該通用硬件平臺系統(tǒng)在很多惡劣的環(huán)境下也能夠穩(wěn)定地振蕩,從而能夠確保整個通用硬件平臺系統(tǒng)的工作更加穩(wěn)定和完整。
圖1為表示本實用新型的通用硬件平臺系統(tǒng)的晶振電路的電路圖。圖2為表示本實用新型所適用的通用硬件平臺系統(tǒng)的整體方框圖。附圖標記說明Xl-輸入端子;X2-輸出端子;Yl-晶振元件;C3-負載電容;C5-負載電容;1_供電模塊;2-鍵盤輸入顯示單元;3-鍵盤輸入顯示單元;4-LPC處理器下載模塊;5-補充功能模塊;6-晶振電路和復位電路;7-CPLD下載模塊;8-LPC處理器模塊;9-CPLD模塊;10-多功能輸入輸出模塊;Il-IIC總線;12-RS232總線;13-RS422總線;14-LAN總線;15-IIC總線; 16-主板總線;17-讀信號;18-寫信號。
具體實施方式
以下,結(jié)合附圖對本實用新型的結(jié)構(gòu)和操作過程進行更具體的說明。圖1所示為本實用新型的通用硬件平臺系統(tǒng)的晶振電路的電路圖。如圖1所示,本實用新型中的晶振電路包括輸入端子XI、輸出端子X2、晶振元件 Y1、負載電容C3、負載電容C5和接地端。本晶振電路中的晶振元件Yl的輸入端子Xl和輸出端子X2分別與負載電容C3和負載電容C5的一端相連接。負載電容C3和負載電容C5的另外一端分別接地。即,相當于在晶振電路中的晶振元件Yl的兩端并聯(lián)了兩個負載電容C3 和C5,這樣的作用是使晶振回路的等效阻抗變小,降低了晶振的起振條件,從而能夠有效提高晶振電路的可靠性。其中,晶振元件Yl可以是石英晶體振蕩器等晶振元件。由于晶振的作用是為系統(tǒng)提供基本的時鐘信號,因此通常一個系統(tǒng)共用一個晶振,便于各部分保持同步。圖2表示本實用新型的通用硬件平臺系統(tǒng)的晶振電路所適用的通用硬件平臺系統(tǒng)的整體方框圖。下面,結(jié)合圖2對通用硬件平臺系統(tǒng)的整體結(jié)構(gòu)進行說明。通用硬件平臺由供電模塊1、鍵盤輸入顯示部分、控制部分和接口部分共同組成。 其中供電模塊1為本裝置的鍵盤輸入顯示部分、控制部分和接口部分提供電源,系統(tǒng)所需電源為直流5V電源。控制部分包括該通用硬件平臺系統(tǒng)的控制裝置,接口部分是與上述控制裝置相連接的多功能輸入輸出模塊10。如圖2所示,通用硬件平臺系統(tǒng)的控制裝置中,LPC處理器模塊8和CPLD模塊9作為本實用新型的晶振電路的驅(qū)動電路與晶振電路和復位電路6 (將晶振電路和復位電路集成為1個模塊)相連接。此外,LPC處理器模塊8分別通過RS232總線12、RS422總線13和LAN總線14與多功能輸入輸出模塊10相連接,并通過該多功能輸入輸出模塊10與外部設(shè)備相互連接。鍵盤輸入顯示部分包括鍵盤輸入顯示單元2和鍵盤輸入顯示單元3。鍵盤輸入顯示單元2通過IIC總線11與控制部分中的LPC處理器模塊8相連接。鍵盤輸入顯示單元 3通過IIC總線15與控制部分中的LPC處理器模塊8相連接。鍵盤輸入顯示單元2、3采用ZLG7290控制器。ZLG7290是一種IIC接口鍵盤及LED驅(qū)動管理器件,提供數(shù)據(jù)譯碼和循環(huán)、移位、段尋址等控制,它可采樣64個按鍵或傳感器,單片即可完成LED顯示、鍵盤接口的全部功能。本電路結(jié)構(gòu)簡單、在晶振元件的兩端并聯(lián)了兩個電容,使晶振回路的等效阻抗變小,降低了晶振的起振條件,從而有效提高了電路的可靠性。相對于傳統(tǒng)的通用硬件平臺系統(tǒng)的晶振電路來說,本實用新型涉及的晶振電路在驅(qū)動電路的驅(qū)動能力一定的情況下,增大了最大晶振負載與所驅(qū)動阻抗之間的余量,使得使用本電路的通用硬件平臺系統(tǒng)與傳統(tǒng)的通用硬件平臺系統(tǒng)相比振蕩更加穩(wěn)定,實用性更強,并可充分保證該通用硬件平臺系統(tǒng)在很多惡劣的環(huán)境下也能夠穩(wěn)定地振蕩,從而能夠確保整個通用硬件平臺系統(tǒng)的工作能夠更加穩(wěn)定和完整。
權(quán)利要求1. 一種通用硬件平臺系統(tǒng)的晶振電路,與驅(qū)動電路連接,其特征在于包括一個輸入端子、一個輸出端子、晶振元件、兩個負載電容和接地端,其中,所述晶振元件的兩端分別連接到所述輸入端子和所述輸出端子上,所述晶振元件的兩端各與一個所述負載電容的一端連接,兩個所述負載電容的另一端接地。
專利摘要本實用新型提供一種通用硬件平臺系統(tǒng)的晶振電路,被與其連接的驅(qū)動電路驅(qū)動,其特征在于包括一個輸入端子、一個輸出端子、晶振元件、兩個負載電容和接地端,其中,上述晶振元件的兩端分別連接到上述輸入端子和上述輸出端子上,上述晶振元件的兩端各與一個上述負載電容的一端連接,兩個上述負載電容的另一端接地。本電路結(jié)構(gòu)簡單,在電路的晶振元件的兩端并聯(lián)了兩個電容,作用是使晶振回路的等效阻抗變小,來降低晶振的起振條件,從而有效地提高了電路的可靠性。
文檔編號H03H9/15GK202127385SQ201120252070
公開日2012年1月25日 申請日期2011年7月18日 優(yōu)先權(quán)日2011年7月18日
發(fā)明者周勇 申請人:北京航天福道高技術(shù)股份有限公司