專利名稱:E12和t12兼容接收和發(fā)送方法及裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及到信號傳輸技術(shù)領(lǐng)域,特別涉及到一種E12和T12兼容接收和發(fā)送方 法及裝置。
背景技術(shù):
SDH和WDM系統(tǒng)中,外部時鐘源常采用2M時鐘,根據(jù)國際電信聯(lián)盟(ITU-T)建議的 要求,2M的外時鐘需要提供兩種不同接口的信號2048kbit/s接口(E12)和2048kHz接口 (T12)。目前實現(xiàn)這兩種接口兼容的方法是在每對2M傳輸線上采用手動跳線或者采用繼電 器進(jìn)行切換。以一對2M信號輸入和輸出為例,說明現(xiàn)有E12和T12兼容的方法。結(jié)合圖1,采 用跳線實現(xiàn)E12和T12兼容的電路圖。2M時鐘接收方向,輸入的2M差分信號INPUT+和 INPUT-分別用跳線進(jìn)行選擇當(dāng)2M外時鐘是2048kbit/s編碼信號(E12)時,合上101、 102跳線,斷開103、104跳線,2048kbit/s處理電路提取出數(shù)字電平時鐘。當(dāng)2M外時鐘是 2048kHz信號(T12)時,合上103、104跳線,斷開101、102跳線,2048kHz處理電路完成電平 轉(zhuǎn)換恢復(fù)出數(shù)字電平時鐘。2M時鐘發(fā)送方向,輸出的2M差分信號0UTPUT+和OUTPUT-分 別用跳線進(jìn)行選擇當(dāng)2M外時鐘是2048kbit/s編碼信號(E12)時,合上105、106跳線,斷 開107、108跳線,2048kbit/s處理電路完成數(shù)字電平時鐘的編碼和發(fā)送。當(dāng)2M外時鐘是 2048kHz信號(T12)時,合上107、108跳線,斷開105、106跳線,2048kHz處理電路將數(shù)字電 平時鐘信號轉(zhuǎn)換成模擬差分信號。結(jié)合圖2,為采用繼電器實現(xiàn)E12和T12兼容的電路圖,2M時鐘接收方向,輸入 的2M差分信號INPUT+和INPUT-分別用繼電器進(jìn)行選擇當(dāng)2M外時鐘是2048kbit/s編 碼信號(E12)時,軟件控制109、110繼電器打開,2048kbit/s處理電路提取出數(shù)字電平時 鐘。當(dāng)2M外時鐘是2048kHz信號(T12)時,軟件控制109、110繼電器關(guān)上,2048kHz處理電 路完成電平轉(zhuǎn)換恢復(fù)出數(shù)字電平時鐘。2M時鐘發(fā)送方向,輸出的2M差分信號0UTPUT+和 OUTPUT-分別用繼電器進(jìn)行選擇當(dāng)2M外時鐘是2048kbit/s編碼信號(E12)時,控制111、 112繼電器打開,2048kbit/s處理電路完成數(shù)字電平時鐘的編碼和發(fā)送。當(dāng)2M外時鐘是 2048kHz信號(T12)時,軟件控制111、112繼電器關(guān)上,2048kHz處理電路將數(shù)字電平時鐘 轉(zhuǎn)換成模擬差分信號。在具體實施過程中,本發(fā)明的發(fā)明人發(fā)現(xiàn),采用跳線的方法完成E12和T12的切換 必須手動改變跳線的設(shè)置,使用不方便。采用繼電器的方法,繼電器開關(guān)次數(shù)有限,開關(guān)過 于頻繁將會縮短繼電器壽命,繼電器放在防過壓保護(hù)電路前,使產(chǎn)品的抗過壓能力變?nèi)?,?此影響了產(chǎn)品性能。
發(fā)明內(nèi)容
本發(fā)明的主要目的為提供使用模擬電路和數(shù)字集成芯片完成E12時鐘信號和T12 時鐘信號的接收,控制數(shù)字集成芯片輸出E12時鐘信號或T12時鐘信號的方法,從而實現(xiàn)E12和T12兼容的接收和發(fā)送方法及裝置。本發(fā)明提出一種E12和T12兼容接收方法,包括接收模塊接收時鐘信號;當(dāng)時鐘信號為E12時鐘信號時,通過全波整流極性變換電路將E12時鐘信號的三 種電平轉(zhuǎn)換成高電平和低電平兩種模擬信號;多路差分轉(zhuǎn)單端驅(qū)動器將高電平和低電平轉(zhuǎn)換為PCM信號;PCM信號電路從PCM信號中恢復(fù)出頻率為2MHz的數(shù)字時鐘信號。進(jìn)一步,接收模塊接收時鐘信號后還包括當(dāng)時鐘信號為T12時鐘信號時,多路差分轉(zhuǎn)單端驅(qū)動器將T12時鐘信號轉(zhuǎn)換為頻 率為2MHz的數(shù)字時鐘信號。進(jìn)一步,當(dāng)時鐘信號為E12時鐘信號時,通過全波整流極性變換電路將E12時鐘信 號的三種電平轉(zhuǎn)換成高電平和低電平兩種模擬信號具體為當(dāng)時鐘信號為E12時鐘信號時,全波整流極性變換電路將E12時鐘信號的1電平 和-1電平轉(zhuǎn)換為高電平,將E12時鐘信號的0電平轉(zhuǎn)換為低電平。進(jìn)一步,多路差分轉(zhuǎn)單端驅(qū)動器將高電平和低電平轉(zhuǎn)換為PCM信號包括多路差分轉(zhuǎn)單端驅(qū)動器的第一路差分接收正端接收高電平,第一路差分接收負(fù)端 接收低電平;多路差分轉(zhuǎn)單端驅(qū)動器的第二路差分接收正端接收低電平,第二路差分接收負(fù)端 接收高電平;多路差分轉(zhuǎn)單端驅(qū)動器將高電平轉(zhuǎn)換為數(shù)字電平PCM+,將低電平轉(zhuǎn)換為數(shù)字電平 PCM-。本發(fā)明還提出一種E12和T12兼容發(fā)送方法,包括判斷需發(fā)送時鐘信號模式;當(dāng)時鐘信號為E12時鐘信號時,控制三態(tài)驅(qū)動器打開E12使能端關(guān)閉T12使能端; 三態(tài)驅(qū)動器通過輸出幅度調(diào)節(jié)電路發(fā)送E12時鐘信號;當(dāng)時鐘信號為T12時鐘信號時,控制三態(tài)驅(qū)動器打開T12使能端關(guān)閉E12使能端;三態(tài)驅(qū)動器通過隔直電路發(fā)送T12時鐘信號。進(jìn)一步,判斷需發(fā)送時鐘信號模式具體為根據(jù)需發(fā)送時鐘信號的輸入接口判斷是E12或T12的接口形式;當(dāng)需發(fā)送時鐘信號的輸入接口是E12接口形式時,判斷需發(fā)送時鐘信號為E12時 鐘信號;當(dāng)需發(fā)送時鐘信號的輸入接口是T12接口形式時,判斷需發(fā)送時鐘信號為T12時
鐘信號。本發(fā)明還提出一種E12和T12兼容接收裝置,包括接收模塊,用于接收時鐘信號;全波整流極性變換電路,用于當(dāng)時鐘信號為E12時鐘信號時,變換電路將E12時鐘 信號的三種電平轉(zhuǎn)換成高電平和低電平兩種模擬信號;多路差分轉(zhuǎn)單端驅(qū)動器,用于將高電平和低電平轉(zhuǎn)換為PCM信號;PCM信號電路,用于從PCM信號中恢復(fù)出頻率為2MHz的數(shù)字時鐘信號。
進(jìn)一步,多路差分轉(zhuǎn)單端驅(qū)動器還用于當(dāng)時鐘信號為T12時鐘信號時,將T12時鐘 信號轉(zhuǎn)換為頻率為2MHz的數(shù)字時鐘信號。進(jìn)一步,全波整流極性變換電路具體用于當(dāng)時鐘信號為E12時鐘信號時,將E12時 鐘信號的1電平和-1電平轉(zhuǎn)換為高電平,將E12時鐘信號的0電平轉(zhuǎn)換為低電平。進(jìn)一步,多路差分轉(zhuǎn)單端驅(qū)動器包括第一路差分接收正端,用于接收高電平;第一路差分接收負(fù)端,用于接收低電平;第二路差分接收正端,用于接收低電平;第二路差分接收負(fù)端,用于接收高電平;轉(zhuǎn)換模塊,用于將高電平轉(zhuǎn)換為數(shù)字電平PCM+,將低電平轉(zhuǎn)換為數(shù)字電平PCM-本發(fā)明還提出一種E12和T12兼容發(fā)送裝置,包括判斷模塊、控制模塊、三態(tài)驅(qū)動 器、輸出幅度調(diào)節(jié)電路和隔直電路判斷模塊,用于判斷需發(fā)送時鐘信號模式;控制模塊,用于當(dāng)時鐘信號為E12時鐘信號時,控制三態(tài)驅(qū)動器打開E12使能端關(guān) 閉T12使能端;當(dāng)時鐘信號為T12時鐘信號時,控制三態(tài)驅(qū)動器打開T12使能端關(guān)閉E12使 能端;三態(tài)驅(qū)動器,用于當(dāng)E12使能端打開時,通過輸出幅度調(diào)節(jié)電路發(fā)送E12時鐘信 號;當(dāng)T12使能端打開時,通過隔直電路發(fā)送T12時鐘信號。進(jìn)一步,判斷模塊具體用于根據(jù)需發(fā)送時鐘信號的輸入接口判斷是E12或T12的接口形式;當(dāng)需發(fā)送時鐘信 號的輸入接口判斷是E12接口形式時,判斷需發(fā)送時鐘信號為E12時鐘信號;當(dāng)需發(fā)送時鐘 信號的輸入接口判斷是T12接口形式時,判斷需發(fā)送時鐘信號為T12時鐘信號。本發(fā)明采用數(shù)字集成芯片技術(shù)完成E12和T12兼容,縮短了 E12和T12切換時間, 克服了人工操作跳線帶來的效率低、易出錯的弊端。還避免了使用繼電器時受繼電器開關(guān) 次數(shù)限制,提高了產(chǎn)品的可靠性。
圖1為現(xiàn)有技術(shù)采用跳線實現(xiàn)E12和T12兼容接收的電路圖;圖2為現(xiàn)有技術(shù)采用跳線實現(xiàn)E12和T12兼容發(fā)送的電路圖;圖3為現(xiàn)有技術(shù)采用繼電器實現(xiàn)E12和T12兼容接收的電路圖;圖4為現(xiàn)有技術(shù)采用繼電器實現(xiàn)E12和T12兼容發(fā)送的電路5為本發(fā)明一種E12和T12兼容接收方法的一實施例的流程圖;圖6為本發(fā)明一種E12和T12兼容發(fā)送方法的一實施例的流程圖;圖7為本發(fā)明一種E12和T12兼容接收裝置的一實施例的結(jié)構(gòu)示意圖;圖8為本發(fā)明一種E12和T12兼容發(fā)送裝置的一實施例的結(jié)構(gòu)示意圖。本發(fā)明目的的實現(xiàn)、功能特點及優(yōu)點將結(jié)合實施例,參照附圖做進(jìn)一步說明。
具體實施例方式應(yīng)當(dāng)理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
參照圖5,為本發(fā)明一種E12和T12兼容接收方法的一實施例的流程圖;步驟S101、接收時鐘信號;接收模塊接收對端發(fā)送的時鐘信號。步驟S102、判斷時鐘信號的模式;接收模塊接收到時鐘信號后經(jīng)過阻抗匹配判斷時鐘信號是T12時鐘信號還是E12 時鐘信號。當(dāng)時鐘信號為E12時鐘信號時進(jìn)入步驟S103 ;當(dāng)時鐘信號為T12時鐘信號時進(jìn) 入步驟S106。步驟S103、全波整流極性變換電路將E12時鐘信號的三種電平轉(zhuǎn)換成高電平和低 電平兩種模擬信號;當(dāng)時鐘信號為E12時鐘信號時,E12時鐘信號通過保護(hù)電路后連接到全波整流極 性變化電路,全波整流極性變換電路將E12時鐘信號的三種電平轉(zhuǎn)換成高電平和低電平兩 種模擬信號。具體的,當(dāng)時鐘信號為E12時鐘信號時,全波整流極性變換電路將E12時鐘信號的 1電平和-1電平轉(zhuǎn)換為高電平,將E12時鐘信號的0電平轉(zhuǎn)換為低電平。輸入的2M差分信號INPUT+和INPUT-在PCB板上分叉走線,一路2M模擬差分時 鐘線經(jīng)過阻抗匹配,保護(hù)電路之后,由全波整流極性變換電路將2048kbit/s編碼的三種電 平模擬信號“1”、“0”、“_1”轉(zhuǎn)換成高電平和低電平兩種電平的模擬信號。多路差分轉(zhuǎn)單端 驅(qū)動器的第一路差分接收正端接收高電平的模擬信號,第一路差分接收負(fù)端接收低電平模 擬信號,2048kbit/s編碼的“ 1”電平經(jīng)過全波整流極性變換電路轉(zhuǎn)換成高電平,傳送到第 一路差分接收正端,由多路差分轉(zhuǎn)單端驅(qū)動器轉(zhuǎn)成數(shù)字電平PCM(+)。多路差分轉(zhuǎn)單端驅(qū)動 器的第二路差分接收正端接收低電平的模擬信號,第二路差分接收負(fù)端接收高電平的模擬 信號,2048kbit/s編碼的“_1”電平經(jīng)過全波整流極性變換電路轉(zhuǎn)換成高電平,傳送到第二 路差分接收負(fù)端,經(jīng)過多路差分轉(zhuǎn)單端驅(qū)動器轉(zhuǎn)成數(shù)字電平PCM(-),全波整流極性變換電 路的功能可由帶中心抽頭的變壓器和二極管實現(xiàn)。步驟S104、多路差分轉(zhuǎn)單端驅(qū)動器將高電平和低電平轉(zhuǎn)換為PCM信號;多路差分轉(zhuǎn)單端驅(qū)動器的第一路差分接收正端接收高電平,第一路差分接收負(fù)端 接收低電平;多路差分轉(zhuǎn)單端驅(qū)動器的第二路差分接收正端接收低電平,第二路差分接收負(fù)端 接收高電平;多路差分轉(zhuǎn)單端驅(qū)動器將高電平轉(zhuǎn)換為數(shù)字電平PCM(+),將低電平轉(zhuǎn)換為數(shù)字電 平 PCM(-)。步驟S105、PCM信號電路從PCM信號中恢復(fù)出頻率為2MHz的數(shù)字時鐘信號。PCM信號電路為能處理數(shù)字PCM信號能力的2048kbit/s接口芯片,完成解碼和恢 復(fù)時鐘功能。步驟S106、當(dāng)時鐘信號為T12時鐘信號時,多路差分轉(zhuǎn)單端驅(qū)動器將T12時鐘信號 轉(zhuǎn)換為頻率為2MHz的數(shù)字時鐘信號。當(dāng)時鐘信號阻抗匹配,判斷為T12時鐘信號后,經(jīng)過保護(hù)電路連接多路差分轉(zhuǎn)單 端驅(qū)動器,因為2048kHz形式的外時鐘模擬信號只有兩種電平,且電壓符合多路差分轉(zhuǎn)單 端驅(qū)動器的輸入電壓要求,所以多路差分轉(zhuǎn)單端驅(qū)動器第三路差分接收正端接收2048kHz外時鐘的高電平,第三路差分接收負(fù)端接收2048kHz外時鐘的低電平,經(jīng)過多路差分轉(zhuǎn)單 端驅(qū)動器轉(zhuǎn)成2048kHz數(shù)字時鐘。本發(fā)明實施例采用數(shù)字集成芯片技術(shù)完成E12和T12兼容接收,縮短了 E12和T12 切換時間,克服了人工操作跳線帶來的效率低、易出錯的弊端。還避免了使用繼電器時受繼 電器開關(guān)次數(shù)限制,提高了產(chǎn)品的可靠性。參閱圖6,為本發(fā)明一種E12和T12兼容發(fā)送方法的一實施例的流程圖。步驟S201、判斷需發(fā)送時鐘信號模式;根據(jù)需發(fā)送時鐘信號的輸入接口判斷是E12或T12的接口形式;當(dāng)需發(fā)送時鐘信號的輸入接口是E12接口形式時,判斷需發(fā)送時鐘信號為E12時 鐘信號;當(dāng)需發(fā)送時鐘信號的輸入接口是T12接口形式時,判斷需發(fā)送時鐘信號為T12時
鐘信號。步驟S202、根據(jù)時鐘信號模式打開對應(yīng)使能端;當(dāng)時鐘信號為E12時鐘信號時,控制三態(tài)驅(qū)動器打開E12使能端關(guān)閉T12使能端;當(dāng)時鐘信號為T12時鐘信號時,控制三態(tài)驅(qū)動器打開T12使能端關(guān)閉E12使能端。步驟S203、發(fā)送時鐘信號。當(dāng)E12使能端打開時,三態(tài)驅(qū)動器通過輸出幅度調(diào)節(jié)電路發(fā)送E12時鐘信號;當(dāng)T12使能端打開時,三態(tài)驅(qū)動器通過隔直電路發(fā)送T12時鐘信號。根據(jù)當(dāng)前輸入接口是E12還是T12的接口形式,控制三態(tài)驅(qū)動器的兩個E12使 能端和T12使能端。當(dāng)輸入接口是E12時,軟件打開E12使能端,關(guān)閉T12使能端,此時 2048kbit/s編碼時鐘經(jīng)過輸出幅度調(diào)節(jié)電路和保護(hù)電路后,傳送到外部。當(dāng)輸入接口是 T12時,軟件打開T12使能端,關(guān)閉E12使能端,此時2048kHz形式時鐘經(jīng)過隔直電路和保護(hù) 電路后,傳送到外部。本方法可分別關(guān)斷E12和T12兩種接口形式的時鐘輸出。本發(fā)明實施例采用數(shù)字集成芯片技術(shù)完成E12和T12兼容發(fā)送,縮短了 E12和T12 切換時間,克服了人工操作跳線帶來的效率低、易出錯的弊端。還避免了使用繼電器時受繼 電器開關(guān)次數(shù)限制,提高了產(chǎn)品的可靠性。參閱圖7,為本發(fā)明一種E12和T12兼容接收裝置的一實施例的結(jié)構(gòu)示意圖。本發(fā)明實施例提出的裝置,包括接收模塊31,用于接收時鐘信號;全波整流極性變換電路32,用于當(dāng)時鐘信號為E12時鐘信號時,將E12時鐘信號的 三種電平轉(zhuǎn)換成高電平和低電平兩種模擬信號;多路差分轉(zhuǎn)單端驅(qū)動器33,用于將高電平和低電平轉(zhuǎn)換為PCM信號;PCM信號電路34,用于從PCM信號中恢復(fù)出頻率為2MHz的數(shù)字時鐘信號。進(jìn)一步,多路差分轉(zhuǎn)單端驅(qū)動器33還用于當(dāng)時鐘信號為T12時鐘信號時,將T12 時鐘信號轉(zhuǎn)換為頻率為2MHz的數(shù)字時鐘信號。進(jìn)一步,全波整流極性變換電路32具體用于當(dāng)時鐘信號為E12時鐘信號時,將E12 時鐘信號的1電平和-1電平轉(zhuǎn)換為高電平,將E12時鐘信號的0電平轉(zhuǎn)換為低電平。進(jìn)一步,多路差分轉(zhuǎn)單端驅(qū)動器33包括第一路差分接收正端331,用于接收高電平;
第一路差分接收負(fù)端332,用于接收低電平;第二路差分接收正端333,用于接收低電平;第二路差分接收負(fù)端334,用于接收高電平;轉(zhuǎn)換模塊335,用于將高電平轉(zhuǎn)換為數(shù)字電平PCM(+),將低電平轉(zhuǎn)換為數(shù)字電平 PCM(-)。輸入的2M差分信號INPUT+和INPUT-在PCB板上分叉走線,一路2M模擬差分時 鐘線經(jīng)過阻抗匹配,保護(hù)電路之后,由全波整流極性變換電路32將2048kbit/s編碼的三種 電平模擬信號“1”、“0”、“_1”轉(zhuǎn)換成高電平和低電平兩種電平的模擬信號。多路差分轉(zhuǎn)單 端驅(qū)動器33的第一路差分接收正端331接收高電平的模擬信號,第一路差分接收負(fù)端332 接收低電平模擬信號,2048kbit/s編碼的“1”電平經(jīng)過全波整流極性變換電路32轉(zhuǎn)換成高 電平,傳送到第一路差分接收正端331,由多路差分轉(zhuǎn)單端驅(qū)動器33轉(zhuǎn)成數(shù)字電平PCM(+)。 多路差分轉(zhuǎn)單端驅(qū)動器33的第二路差分接收正端333接收低電平的模擬信號,第二路差分 接收負(fù)端334接收高電平的模擬信號,2048kbit/s編碼的“-1 ”電平經(jīng)過全波整流極性變換 電路32轉(zhuǎn)換成高電平,傳送到第二路差分接收負(fù)端334,經(jīng)過多路差分轉(zhuǎn)單端驅(qū)動器33轉(zhuǎn) 成數(shù)字電平PCM(-),全波整流極性變換電路32的功能可由帶中心抽頭的變壓器和二極管 實現(xiàn)。PCM信號電路34為能處理數(shù)字PCM信號能力的2048kbit/s接口芯片,完成解碼和 恢復(fù)時鐘功能。參閱圖8,為本發(fā)明一種E12和T12兼容發(fā)送裝置的一實施例的結(jié)構(gòu)示意圖。本發(fā)明實施例提出的裝置,包括判斷模塊41、控制模塊42、三態(tài)驅(qū)動器43、輸出幅 度調(diào)節(jié)電路44和隔直電路45 ;判斷模塊41,用于判斷需發(fā)送時鐘信號模式;控制模塊42,用于當(dāng)時鐘信號為E12時鐘信號時,控制三態(tài)驅(qū)動器43打開E12使 能端關(guān)閉T12使能端;當(dāng)時鐘信號為T12時鐘信號時,控制三態(tài)驅(qū)動器43打開T12使能端 關(guān)閉E12使能端;三態(tài)驅(qū)動器43,用于當(dāng)E12使能端打開時,通過輸出幅度調(diào)節(jié)電路44發(fā)送E12時 鐘信號;當(dāng)T12使能端打開時,通過隔直電路45發(fā)送T12時鐘信號。進(jìn)一步,判斷模塊41具體用于根據(jù)需發(fā)送時鐘信號的輸入接口判斷是E12或T12的接口形式;當(dāng)需發(fā)送時鐘信 號的輸入接口是E12接口形式時,判斷需發(fā)送時鐘信號為E12時鐘信號;當(dāng)需發(fā)送時鐘信號 的輸入接口是T12接口形式時,判斷需發(fā)送時鐘信號為T12時鐘信號。根據(jù)當(dāng)前輸入接口是E12還是T12的接口形式,控制模塊42控制三態(tài)驅(qū)動器43 的兩個E12使能端和T12使能端。當(dāng)輸入接口是E12時,軟件打開E12使能端,關(guān)閉T12使 能端,此時2048kbit/s編碼時鐘經(jīng)過輸出幅度調(diào)節(jié)電路44和保護(hù)電路后,傳送到外部。當(dāng) 輸入接口是T12時,軟件打開T12使能端,關(guān)閉E12使能端,此時2048kHz形式時鐘經(jīng)過隔 直電路45和保護(hù)電路后,傳送到外部。輸出幅度調(diào)節(jié)電路44調(diào)節(jié)2048kbit/s編碼發(fā)送時鐘的電壓幅度,實現(xiàn)2048kbit/ s外時鐘波形整形功能。隔直電路45去除2048kHz信號(Tl2)的直流偏置電平。
以上所述僅為本發(fā)明的優(yōu)選實施例,并非因此限制本發(fā)明的專利范圍,凡是利用 本發(fā)明說明書及附圖內(nèi)容所作的等效結(jié)構(gòu)或等效流程變換,或直接或間接運用在其他相關(guān) 的技術(shù)領(lǐng)域,均同理包括在本發(fā)明的專利保護(hù)范圍內(nèi)。
權(quán)利要求
一種E12和T12兼容接收方法,其特征在于,包括接收模塊接收時鐘信號;當(dāng)所述時鐘信號為E12時鐘信號時,通過全波整流極性變換電路將所述E12時鐘信號的三種電平轉(zhuǎn)換成高電平和低電平兩種模擬信號;多路差分轉(zhuǎn)單端驅(qū)動器將所述高電平和低電平轉(zhuǎn)換為PCM信號;PCM信號電路從所述PCM信號中恢復(fù)出頻率為2MHz的數(shù)字時鐘信號。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述接收模塊接收時鐘信號后還包括 當(dāng)所述時鐘信號為T12時鐘信號時,所述多路差分轉(zhuǎn)單端驅(qū)動器將所述T12時鐘信號轉(zhuǎn)換為頻率為2MHz的數(shù)字時鐘信號。
3.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述當(dāng)時鐘信號為E12時鐘信號時,通過 全波整流極性變換電路將E12時鐘信號的三種電平轉(zhuǎn)換成高電平和低電平兩種模擬信號 具體為當(dāng)所述時鐘信號為E12時鐘信號時,所述全波整流極性變換電路將所述E12時鐘信號 的1電平和-1電平轉(zhuǎn)換為高電平,將所述E12時鐘信號的0電平轉(zhuǎn)換為低電平。
4.根據(jù)權(quán)利要求1或3所述的方法,其特征在于,所述多路差分轉(zhuǎn)單端驅(qū)動器將所述高 電平和低電平轉(zhuǎn)換為PCM信號包括所述多路差分轉(zhuǎn)單端驅(qū)動器的第一路差分接收正端接收所述高電平,第一路差分接收 負(fù)端接收低電平;所述多路差分轉(zhuǎn)單端驅(qū)動器的第二路差分接收正端接收所述低電平,第二路差分接收 負(fù)端接收所述高電平;所述多路差分轉(zhuǎn)單端驅(qū)動器將所述高電平轉(zhuǎn)換為數(shù)字電平PCM+,將所述低電平轉(zhuǎn)換為 數(shù)字電平PCM-。
5. 一種E12和T12兼容發(fā)送方法,其特征在于,包括 判斷需發(fā)送時鐘信號模式;當(dāng)所述時鐘信號為E12接口形式的時鐘信號時,控制三態(tài)驅(qū)動器打開E12使能端關(guān)閉 T12使能端;所述三態(tài)驅(qū)動器通過輸出幅度調(diào)節(jié)電路發(fā)送所述E12接口形式的時鐘信號;當(dāng)所述時鐘信號為T12接口形式的時鐘信號時,控制所述三態(tài)驅(qū)動器打開T12使能端 關(guān)閉E12使能端;所述三態(tài)驅(qū)動器通過隔直電路發(fā)送所述T12接口形式的時鐘信號。
6.根據(jù)權(quán)利要求5所述的方法,其特征在于,所述判斷需發(fā)送時鐘信號模式的步驟具 體為根據(jù)需發(fā)送時鐘信號的輸入接口判斷是E12或T12的接口形式; 當(dāng)所述需發(fā)送時鐘信號的輸入接口是E12接口形式時,判斷所述需發(fā)送時鐘信號為 E12時鐘信號;當(dāng)所述需發(fā)送時鐘信號的輸入接口是T12接口形式時,判斷所述需發(fā)送時鐘信號為 T12時鐘信號。
7. —種E12和T12兼容接收裝置,其特征在于,包括 接收模塊,用于接收時鐘信號;全波整流極性變換電路,用于當(dāng)所述時鐘信號為E12時鐘信號時,將所述E12時鐘信號 的三種電平轉(zhuǎn)換成高電平和低電平兩種模擬信號;多路差分轉(zhuǎn)單端驅(qū)動器,用于將所述高電平和低電平轉(zhuǎn)換為PCM信號;PCM信號電路,用于從所述PCM信號中恢復(fù)出頻率為2MHz數(shù)字時鐘信號。
8.根據(jù)權(quán)利要求7所述的裝置,其特征在于,所述多路差分轉(zhuǎn)單端驅(qū)動器還用于當(dāng)所 述時鐘信號為T12時鐘信號時,將所述T12時鐘信號轉(zhuǎn)換為頻率為2MHz數(shù)字時鐘信號。
9.根據(jù)權(quán)利要求7所述的裝置,其特征在于,所述全波整流極性變換電路具體用于當(dāng) 所述時鐘信號為E12時鐘信號時,將所述E12時鐘信號的1電平和-1電平轉(zhuǎn)換為高電平, 將所述E12時鐘信號的0電平轉(zhuǎn)換為低電平。
10.根據(jù)權(quán)利要求7或9所述的裝置,其特征在于,所述多路差分轉(zhuǎn)單端驅(qū)動器包括第一路差分接收正端,用于接收所述高電平;第一路差分接收負(fù)端,用于接收低電平;第二路差分接收正端,用于接收所述低電平;第二路差分接收負(fù)端,用于接收所述高電平;轉(zhuǎn)換模塊,用于將所述高電平轉(zhuǎn)換為數(shù)字電平PCM+,將所述低電平轉(zhuǎn)-換為數(shù)字電平 PCM-。
11.一種E12和T12兼容發(fā)送裝置,其特征在于,包括判斷模塊、控制模塊、三態(tài)驅(qū)動器、 輸出幅度調(diào)節(jié)電路和隔直電路;所述判斷模塊,用于判斷需發(fā)送時鐘信號模式;所述控制模塊,用于當(dāng)所述時鐘信號為E12時鐘信號時,控制三態(tài)驅(qū)動器打開E12使能 端關(guān)閉T12使能端;當(dāng)所述時鐘信號為T12時鐘信號時,控制三態(tài)驅(qū)動器打開T12使能端關(guān) 閉E12使能端;所述三態(tài)驅(qū)動器,用于當(dāng)E12使能端打開時,通過輸出幅度調(diào)節(jié)電路發(fā)送所述E12時鐘 信號;當(dāng)T12使能端打開時,通過隔直電路發(fā)送所述T12時鐘信號。
12.根據(jù)權(quán)利要求11所述的裝置,其特征在于,所述判斷模塊具體用于根據(jù)需發(fā)送時鐘信號的輸入接口判斷是E12或T12的接口形式;當(dāng)所述需發(fā)送時鐘信 號的輸入接口是E12接口形式時,判斷所述需發(fā)送時鐘信號為E12時鐘信號;當(dāng)所述需發(fā)送 時鐘信號的輸入接口是T12接口形式時,判斷所述需發(fā)送時鐘信號為T12時鐘信號。
全文摘要
本發(fā)明揭示了一種E12和T12兼容接收方法,包括接收模塊接收時鐘信號;當(dāng)時鐘信號為E12時鐘信號時,通過全波整流極性變換電路將E12時鐘信號的三種電平轉(zhuǎn)換成高電平和低電平兩種模擬信號;多路差分轉(zhuǎn)單端驅(qū)動器將高電平和低電平轉(zhuǎn)換為PCM信號;PCM信號電路從PCM信號中恢復(fù)出頻率為2MHz的數(shù)字時鐘;T12時鐘信號經(jīng)過多路差分轉(zhuǎn)單端驅(qū)動器轉(zhuǎn)換成頻率為2MHz的數(shù)字時鐘。本發(fā)明還提供對應(yīng)的發(fā)送方法及相應(yīng)的裝置。本發(fā)明采用數(shù)字集成芯片技術(shù)完成E12和T12兼容,縮短了E12和T12切換時間,克服了人工操作跳線帶來的效率低、易出錯的弊端。避免了使用繼電器時受繼電器開關(guān)次數(shù)的限制,提高了產(chǎn)品的可靠性。
文檔編號H03K19/0175GK101895288SQ20101019142
公開日2010年11月24日 申請日期2010年6月3日 優(yōu)先權(quán)日2010年6月3日
發(fā)明者孟維志, 張金旗 申請人:中興通訊股份有限公司