專利名稱:半導(dǎo)體存儲器裝置的調(diào)整電路和其調(diào)整方法
技術(shù)領(lǐng)域:
這里所描述的實施例涉及一種半導(dǎo)體存儲器裝置,具體說,涉及一種用于半導(dǎo)體存儲器裝置的調(diào)整電路。
背景技術(shù):
通常,由于外部電源電壓或接地電壓可能具有噪聲和電壓水平的瞬時變化,所以半導(dǎo)體存儲器裝置中的電路需要具有穩(wěn)定水平的電壓。因此,半導(dǎo)體存儲器裝置通過使用外部電源電壓或接地電壓來產(chǎn)生具有各種電平的內(nèi)部電壓。
半導(dǎo)體存儲器裝置包括內(nèi)部電壓產(chǎn)生電路,以使用外部輸入電壓來產(chǎn)生內(nèi)部電壓。如果該內(nèi)部電壓不具有期望的水平,則當(dāng)內(nèi)部電壓的水平太高時切斷保險絲,或者使用代碼信號對該內(nèi)部電壓進(jìn)行適當(dāng)?shù)恼{(diào)整,使得該內(nèi)部電壓可以以目標(biāo)水平輸出。例如,在晶片級上切斷保險絲以進(jìn)行調(diào)整。然而,當(dāng)在封裝處理之后需要進(jìn)行調(diào)整時,因為當(dāng)在封裝級上進(jìn)行調(diào)整操作時主要是對預(yù)設(shè)基本電壓進(jìn)行調(diào)整,所以即使使用代碼信號,內(nèi)部電壓也可能未被準(zhǔn)確地調(diào)整。這里,為了更加準(zhǔn)確地對內(nèi)部電壓進(jìn)行調(diào)整,應(yīng)該通過考慮在晶片級上切斷保險絲來進(jìn)行調(diào)整處理。
發(fā)明內(nèi)容
這里描述一種半導(dǎo)體存儲器裝置的調(diào)整電路,它能夠高效地對內(nèi)部電壓進(jìn)行調(diào)整。
在一個方面,一種用于半導(dǎo)體存儲器裝置的調(diào)整電路,包括調(diào)整代碼產(chǎn)生器,配置為通過使用測試模式信號和保險絲代碼信號進(jìn)行加法和減法之一來提供調(diào)整代碼信號組;以及內(nèi)部電壓產(chǎn)生器,配置為響應(yīng)于調(diào)整代碼信號組提供調(diào)整的電壓以作為輸出電壓。
在另一個方面,一種用于半導(dǎo)體存儲器裝置的調(diào)整電路,包括調(diào)整代碼產(chǎn)生器,配置為響應(yīng)于確定晶片級的保險絲切斷信息的接收的調(diào)整基本使能信號,根據(jù)保險絲切斷信息的解碼結(jié)果來提供調(diào)整代碼信號組,或者根據(jù)測試模式信號,在對解碼信號進(jìn)行操作之后提供調(diào)整代碼信號組;以及內(nèi)部電壓產(chǎn)生器,配置為將響應(yīng)于調(diào)整代碼信號組而調(diào)整的電壓提供為輸出電壓。
在另一個方面,一種用于半導(dǎo)體存儲器裝置的調(diào)整電路,包括多個內(nèi)部電壓產(chǎn)生器,每個內(nèi)部電壓產(chǎn)生器配置為產(chǎn)生各個調(diào)整目標(biāo)內(nèi)部電壓;測試模式控制器,配置為產(chǎn)生多個電壓控制信號,每個電壓控制信號與多個調(diào)整目標(biāo)內(nèi)部電壓中的一個調(diào)整目標(biāo)內(nèi)部電壓相對應(yīng);以及計算器塊,由多個電壓控制信號進(jìn)行控制,并配置為通過使用多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器的保險絲代碼信息,選擇性地提供與多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器相對應(yīng)的調(diào)整代碼信號組。
在另一個方面,一種調(diào)整半導(dǎo)體存儲器裝置的方法,包括通過對晶片級的保險絲切斷信息進(jìn)行解碼來提供保險絲代碼信號;對測試模式信號進(jìn)行解碼;通過對保險絲代碼信號進(jìn)行編碼來提供具有多個位的保險絲代碼信號;通過對第一解碼器的輸出信號進(jìn)行編碼來提供具有多個位的加減控制信號、加法標(biāo)記信號和減法標(biāo)記信號;對保險絲代碼信號、加減控制信號、加法標(biāo)記信號和減法標(biāo)記信號進(jìn)行加法運算;通過對加法器塊的輸出信號進(jìn)行解碼來提供調(diào)整代碼信號組;以及響應(yīng)于調(diào)整代碼信號組將調(diào)整的電壓提供為輸出電壓。
在另一個方面,一種對半導(dǎo)體存儲器裝置進(jìn)行調(diào)整的方法,包括產(chǎn)生多個調(diào)整目標(biāo)內(nèi)部電壓;產(chǎn)生多個電壓控制信號,每個電壓控制信號與多個調(diào)整目標(biāo)內(nèi)部電壓中的一個調(diào)整目標(biāo)內(nèi)部電壓相對應(yīng);以及通過基于多個電壓控制信號使用多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器的保險絲代碼信息,來提供與多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器相對應(yīng)的調(diào)整代碼信號組。
下面,在“具體實施方式
”部分中描述這些或其它特征、方面和實施例。
下面結(jié)合附圖來描述各特征、方面和實施例,在附圖中 圖1是根據(jù)一個實施例的半導(dǎo)體存儲器裝置的示例性調(diào)整電路的示意框圖; 圖2是根據(jù)一個實施例的能夠在圖1的電路中實現(xiàn)的示例性測試模式控制器的示意框圖; 圖3是根據(jù)一個實施例的圖2的測試模式信號控制器的示例性電路的示意圖; 圖4是根據(jù)一個實施例的能夠在圖2中的調(diào)整信息塊中實現(xiàn)的示例性第一調(diào)整信息提供器的示意電路圖; 圖5是根據(jù)一個實施例的能夠在圖1的電路中實現(xiàn)的示例性調(diào)整代碼產(chǎn)生器的示意框圖; 圖6是根據(jù)一個實施例的能夠在圖5的產(chǎn)生器中實現(xiàn)的示例性保險絲組選擇器的示意電路圖; 圖7是根據(jù)一個實施例的能夠在圖5的產(chǎn)生器中實現(xiàn)的示例性解碼塊的示意電路圖; 圖8是示例性內(nèi)部電壓產(chǎn)生器的示意框圖; 圖9是根據(jù)一個實施例的能夠在圖8的產(chǎn)生器中實現(xiàn)的示例性調(diào)整單元的示意電路圖; 圖10是根據(jù)另一個實施例的半導(dǎo)體存儲器裝置的另一個示例性調(diào)整電路的示意框圖; 圖11是根據(jù)一個實施例的能夠在圖10的電路中實現(xiàn)的示例性調(diào)整代碼產(chǎn)生器的示意框圖; 圖12是根據(jù)一個實施例的能夠在圖11的產(chǎn)生器中實現(xiàn)的示例性計算器塊的示意框圖; 圖13是根據(jù)一個實施例的能夠在圖12的塊中實現(xiàn)的示例性保險絲編碼器的示意電路圖; 圖14是根據(jù)一個實施例的能夠在圖12的塊中實現(xiàn)的示例性測試模式編碼器的示意電路圖; 圖15是根據(jù)一個實施例的能夠在圖12的塊中實現(xiàn)的示例性加法器塊的示意電路圖; 圖16A至圖16D是根據(jù)不同實施例的圖15的加法器塊的各種示例性電路的示意圖; 圖17是根據(jù)另一個實施例的半導(dǎo)體存儲器裝置的另一個示例性調(diào)整電路的示意框圖。
具體實施例方式 圖1是根據(jù)一個實施例的半導(dǎo)體存儲器裝置的示例性調(diào)整電路的示意框圖。在圖1中,調(diào)整電路10可以被配置為包括測試模式控制器100、調(diào)整代碼產(chǎn)生器200和內(nèi)部電壓產(chǎn)生器300。
測試模式控制器100可以被配置為接收測試模式信號“TM<0:2>”、調(diào)整目標(biāo)電壓標(biāo)記信號“TVCSUM”、調(diào)整標(biāo)記信號“TVTRIM”、加電信號“PWR_UP”和保險絲信號“FUSE<0:2>”,以提供調(diào)整信息信號“CUTC<0:2>”和調(diào)整基本控制信號“TRIMEN”。這里,測試模式控制器100可以被配置為響應(yīng)于調(diào)整目標(biāo)電壓標(biāo)記信號“TVCSUM”和調(diào)整標(biāo)記信號“TVTRIM”來提供調(diào)整信息信號“CUTC<0:2>”,該信號可以對目標(biāo)電壓(諸如內(nèi)核電壓VCORE、基底偏置電壓VBB和高電壓VPP中的至少一個電壓)進(jìn)行調(diào)整。
例如,測試模式控制器100可以被配置為響應(yīng)于調(diào)整標(biāo)記信號“TVTRIM”的水平,來將測試模式編碼信息信號“TM<0:2>”或保險絲信息信號“FUSE<0:2>”提供為調(diào)整信息信號“CUTC<0:2>”。另外,測試模式控制器100可以被配置為提供調(diào)整基本控制信號“TRIMEN”,以用作能夠在封裝級上反映已經(jīng)在進(jìn)行調(diào)整操作時在晶片級上被切斷的保險絲的物理信息的控制信號。這里,可以用作確定代碼值的增加/降低的參考的基本水平可以依據(jù)所選的調(diào)整代碼組(未示出)而變化。因此,在封裝級上所選擇的調(diào)整代碼組(未示出)的基本水平可以被改變?yōu)榫壣系目梢酝ㄟ^保險絲切斷來獲得的調(diào)整水平。
在圖1中,調(diào)整代碼產(chǎn)生器200可以被配置為響應(yīng)于調(diào)整基本控制信號“TRIMEN”、調(diào)整信息信號“CUTC<0:2>”和測試模式信號“TM<0:2>”,提供針對測試模式的多個調(diào)整代碼信號組“CS0<0:7>”、...、“CS7<0:7>”。這里,調(diào)整代碼產(chǎn)生器200可以被配置為響應(yīng)于調(diào)整基本控制信號“TRIMEN”輸出調(diào)整代碼信號組“CS0<0:7>”、...、“CS7<0:7>”中的一個代碼信號組,該代碼信號組與改變的基本電壓相對應(yīng)。
例如,當(dāng)調(diào)整基本控制信號“TRIMEN”被激活時,調(diào)整代碼產(chǎn)生器200可以被配置為基于調(diào)整信息信號“CUTC<0:2>”選擇一個代碼信號組。另外,通過對測試模式信號“TM<0:2>”進(jìn)行解碼,可以提供從調(diào)整代碼信號組“CS0<0:7>”、...、“CS7<0:7>”中所選擇的一個代碼信號組,其中,調(diào)整代碼產(chǎn)生器200可以包括多個解碼電路(未示出)。
在圖1中,內(nèi)部電壓產(chǎn)生器300可以被配置為響應(yīng)于參考電壓Vref和調(diào)整代碼信號組“CS0<0:7>”、...、“CS7<0:7>”中的一個代碼信號組提供具有預(yù)定水平的輸出電壓VOUT。例如,內(nèi)部電壓產(chǎn)生器300可以被配置為對與調(diào)整代碼信號組“CS0<0:7>”、...、“CS7<0:7>”的一個代碼信號組的信號相對應(yīng)的內(nèi)部電壓進(jìn)行調(diào)整,從而提供期望的輸出電壓VOUT。
圖2是根據(jù)一個實施例的能夠在圖1的電路中實現(xiàn)的示例性測試模式控制器的示意框圖。在圖2中,測試模式控制器100可以被配置為包括測試模式信號控制器110和調(diào)整信息塊120。
測試模式信號控制器110可以被配置為接收測試模式信號“TM<0:2>”、調(diào)整目標(biāo)電壓標(biāo)記信號“TVCSUM”和調(diào)整標(biāo)記信號“TVTRIM”,以提供第一至第三測試信號“TM0C”至“TM2C”以及調(diào)整基本控制信號“TRIMEN”。另外,當(dāng)調(diào)整標(biāo)記信號“TVTRIM”被去活到低水平時,測試模式信號控制器110可以被配置為將測試模式信號“TM<0:2>”提供為可以用作調(diào)整代碼信號的測試信號“TM0C”至“TM2C”。
調(diào)整信息塊120可以包括第一至第三調(diào)整信息提供器121至123,調(diào)整信息提供器121至123可以分別接收第一至第三測試信號“TM0C”至“TM2C”以及保險絲信號“FUSE<0:2>”,并可以共同接收調(diào)整基本控制信號“TRIMEN”和加電信號“PWR_UP”,從而提供調(diào)整信息信號“CUTC<0:2>”。這里,調(diào)整信息塊120可以響應(yīng)于調(diào)整基本控制信號“TRIMEN”來將可以用作保險絲切斷信息的保險絲信號“FUSE<0:2>”或可以用作調(diào)整編碼信息的第一至第三測試信號“TM0C”至“TM2C”提供為調(diào)整信息信號“CUTC<0:2>”。
圖3是根據(jù)一個實施例的圖2的測試模式信號控制器的示例性電路的示意圖。在圖3中,測試模式信號控制器110可以被配置為包括第一至第四信號接收器111a至111d。
第一至第三信號接收器111a至111c中的每一個信號接收器都可以包括彼此串聯(lián)的與非門ND和反相器IV。這里,第一至第三信號接收器111a至111c可以共同接收反轉(zhuǎn)了的調(diào)整標(biāo)記信號“TVTRIM”,并可以接收第一至第三測試模式信號“TM<0:2>”,以提供第一至第三測試信號“TM0C”至“TM2C”。當(dāng)調(diào)整標(biāo)記信號“TVTRIM”被去活到低水平時,第一至第三信號接收器111a至111c可以分別提供第一至第三測試信號“TM0C”至“TM2C”,它們可以具有實質(zhì)上與第一至第三測試模式信號“TM<0:2>”的水平相同的水平。如果調(diào)整標(biāo)記信號“TVTRIM”被激活到高水平,則第一至第三信號接收器111a至111c可以分別提供具有固定低水平的第一至第三測試信號“TM0C”至“TM2C”。于是,當(dāng)調(diào)整標(biāo)記信號“TVTRIM”被激活到高水平時,可以防止外部測試模式信號“TM<0:2>”起作用。
在圖3中,第四信號接收器111d可以包括彼此串聯(lián)的或非門NOR和反相器IV。這里,第四信號接收器111d可以被配置為響應(yīng)于調(diào)整目標(biāo)電壓標(biāo)記信號“TVCSUM”和調(diào)整標(biāo)記信號“TVTRIM”來提供調(diào)整基本控制信號“TRIMEN”。例如,當(dāng)調(diào)整標(biāo)記信號“TVTRIM”具有被去活的低水平時,第四信號接收器111d可以將調(diào)整目標(biāo)電壓標(biāo)記信號“TVCSUM”提供為具有反轉(zhuǎn)的水平的調(diào)整基本控制信號“TRIMEN”。然而,當(dāng)調(diào)整標(biāo)記信號“TVTRIM”被激活到了高水平時,第四信號接收器111d可以提供具有激活的高水平的調(diào)整基本控制信號“TRIMEN”。因此,激活了的調(diào)整基本控制信號“TRIMEN”可以用作控制信號,用于將晶片級上的保險絲切斷信息確認(rèn)為封裝級上的新基本電壓,以替代預(yù)設(shè)的基本電壓。
下面參考圖4來描述示例性操作,其中,調(diào)整信息塊120通過接收第一至第三測試信號“TM0C”至“TM2C”以及調(diào)整基本控制信號“TRIMEN”來控制調(diào)整信息信號“CUTC<0:2>“。
圖4是根據(jù)一個實施例的能夠在圖2的調(diào)整信息塊中實現(xiàn)的示例性第一調(diào)整信息提供器的示意電路圖。因為除了所接收到的信號不同之外,第一調(diào)整信息提供器121可以具有實質(zhì)上與第二和第三調(diào)整信息提供器122和123相同的電路結(jié)構(gòu)以及工作原理,所以為了簡便起見,圖4只示出了調(diào)整信息塊120中的第一調(diào)整信息提供器121。
在圖4中,第一調(diào)整信息提供器121可以包括多個PMOS晶體管P1和P2以及多個NMOS晶體管N1至N3。例如,第一PMOS晶體管P1可以包括接收調(diào)整基本控制信號“TRIMEN”的柵極端子、與外部電源電壓VDD相連的源極端子和與節(jié)點(a)相連的漏極端子。第一NMOS晶體管N1可以包括接收加電信號“PWR_UP”的柵極端子、與節(jié)點(a)相連的漏極端子和與接地電壓VSS相連的源極端子。
另外,可以在外部電源電壓VDD和節(jié)點(b)之間提供保險絲。例如,第二NMOS晶體管N2可以包括與節(jié)點(c)連接的柵極端子、與節(jié)點(b)連接的的漏極端子和與接地電壓VSS連接的源極端子。第二PMOS晶體管P2可以包括與節(jié)點(b)連接的柵極端子、與外部電源電壓VDD連接的源極端子和與節(jié)點c連接的漏極端子。第三NMOS晶體管N3可以包括與節(jié)點(b)連接的柵極端子、與接地電壓VSS連接的源極端子和與節(jié)點(c)連接的漏極端子。
在圖4中,或非門NR可以接收第一測試信號“TM0C”和節(jié)點(c)的信號來進(jìn)行或非門運算。另外,反相器IV可以將或非門NR的輸出信號反轉(zhuǎn),以提供第一調(diào)整信息信號“CUTC0”。
下面將參考圖1-4來描述第一調(diào)整信息提供器121的示例性操作。下面的描述在這樣的假定上給出保險絲已經(jīng)在晶片級上被物理地切斷,使得預(yù)定的電壓水平被輸出。
為了反映在晶片級上的調(diào)整狀態(tài),可以在封裝級上將加電信號“PWR_UP”施加到第一調(diào)整信息提供器121,以初始化第一調(diào)整信息提供器121。就所述初始化操作而言,由于加電信號“PWR_UP”是脈沖信號,所以當(dāng)加電信號“PWR_UP”為高水平時,第一NMOS晶體管N1可以導(dǎo)通。因此,節(jié)點(a)可以變?yōu)榈退剑⑶业诙MOS晶體管P2可以導(dǎo)通,使得節(jié)點(c)可以變?yōu)楦咚健H缓?,接收到高水平的或非門NR可以提供低水平輸出信號而不管第一測試信號“TM0C”的水平如何,從而可以將第一調(diào)整信息信號“CUTC0”初始化到高水平。
然后,可以將加電信號“PWR_UP”去活到低水平。這里,可以根據(jù)保險絲是否已被切斷來確定節(jié)點(b)的信號。如果保險絲已被切斷,則因為節(jié)點(b)可以被第二NMOS晶體管N2閂鎖,所以節(jié)點(b)可以在初始化狀態(tài)中維持低水平。因此,第二PMOS晶體管P2可以導(dǎo)通,使得第一調(diào)整信息信號“CUTC0”可以變成高水平。
然而,如果保險絲沒有被切斷,則節(jié)點(b)的信號可以在初始化操作之后被改變?yōu)楦咚?。因此,第三NMOS晶體管N3可以導(dǎo)通,使得節(jié)點(c)可以變?yōu)榈退?。由于或非門NR可以經(jīng)由其一個接收端接收到低水平,所以或非門NR的輸出可以由第一測試信號“TM0C”的水平來確定。
另外,可以將第一至第三測試信號“TM0C”至“TM2C”的水平結(jié)合起來以獲得能夠增減調(diào)整水平的二進(jìn)制代碼。首先,將描述示例性情形,其中,調(diào)整基本控制信號“TRIMEN”處于高水平。
如圖3中所示,第一至第三測試信號“TM0C”至“TM2C”可以處于低水平。因此,第一PMOS晶體管P1不被具有高水平的調(diào)整基本控制信號“TRIMEN”所導(dǎo)通。由于或非門NR可以接收節(jié)點(c)的信號和具有低水平的第一測試信號“TM0C”,所以或非門NR可以輸出高水平,并且第一調(diào)整信息信號“CUTC0”可以變?yōu)榈退健?br>
然而,如果調(diào)整基本控制信號“TRIMEN”處于低水平,則第一PMOS晶體管P1可以導(dǎo)通,節(jié)點(a)可以被變?yōu)楦咚?,并且第三NMOS晶體管N3可以導(dǎo)通,從而節(jié)點(c)可以變?yōu)榈退?。因此,從或非門NR輸出的信號的水平可以由第一測試信號“TM0C”的水平來確定。
例如,如果調(diào)整基本控制信號“TRIMEN”為高水平,則第一測試信號TM0C可以由保險絲的切斷信息來確定。然而,如果調(diào)整基本控制信號“TRIMEN”為低水平,則第一調(diào)整信息信號“CUTC0”可以由與外部測試模式信號相對應(yīng)的第一測試信號“TM0C”來提供,而不管保險絲的切斷與否。
總之,能夠提供具有高水平的調(diào)整基本控制信號“TRIMEN”,使得保險絲切斷信息可以被提供為第一調(diào)整信息信號“CUTC0”。然后,可以對第一調(diào)整信息信號“CUTC0”進(jìn)行解碼,使得晶片級上的保險絲切斷信息可以被存儲起來。因此,當(dāng)在封裝級上進(jìn)行調(diào)整操作時,可以反映晶片級上的調(diào)整結(jié)果。
圖5是根據(jù)一個實施例的能夠在圖1的電路中實現(xiàn)的示例性調(diào)整代碼產(chǎn)生器的示意框圖,圖6是根據(jù)一個實施例的能夠在圖5的產(chǎn)生器中實現(xiàn)的示例性保險絲組選擇器的示意電路圖,而圖7是根據(jù)一個實施例的能夠在圖5的產(chǎn)生器中實現(xiàn)的示例性解碼塊的示意電路圖。
在圖5-圖7中,調(diào)整代碼產(chǎn)生器200可以被配置為包括保險絲組選擇器220和解碼塊240。
保險絲組選擇器220可以被配置為接收第一至第三調(diào)整信息信號“CUTC<0:2>”和調(diào)整基本控制信號“TRIMEN”來提供多個保險絲組選擇信號“CUT_SEL<0:7>”。如果調(diào)整基本控制信號“TRIMEN”被激活,則保險絲組選擇器220可以通過反映保險絲切斷信息來提供修正了的調(diào)整基本電壓信息。保險絲組選擇信號“CUT_SEL<0:7>”的數(shù)目可以與通過對第一至第三調(diào)整信息信號“CUTC<0:2>”進(jìn)行解碼而獲得的數(shù)目基本相同。因此,保險絲組選擇器220可以包括解碼電路。
例如,在圖6中,保險絲組選擇器220可以包括第一至第八信號編碼器221至228。這里,第一至第四信號編碼器221至224和第六至第八信號編碼器226至228可以分別包括彼此串聯(lián)的與門ND和反相器INV。第一至第八信號編碼器221至228可以接收第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”及其反轉(zhuǎn)信號的組合,并可以共同接收調(diào)整基本控制信號“TRIMEN”。第五信號編碼器225可以提供保險絲組選擇信號“CUT_SEL<4>”,當(dāng)調(diào)整基本控制信號“TRIMEN”為低水平時,不管第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”的水平如何,保險絲組選擇信號“CUT_SEL<4>”都被激活。因此,當(dāng)調(diào)整基本控制信號“TRIMEN”被設(shè)置為低水平時,可以提供具有預(yù)設(shè)電壓水平(由隨后的解碼操作來設(shè)置)的基本信息信號,該信號與保險絲組選擇信號“CUT_SEL<4>”相對應(yīng)并用作調(diào)整的參考。例如,調(diào)整基本電壓(或基本信息信號)可以用作在為了進(jìn)行調(diào)整而增加或減小電壓水平時從基本電壓增加或減小的調(diào)整參考電壓。
在圖6中,當(dāng)調(diào)整基本控制信號“TRIMEN”被激活到高水平時,第一至第八信號編碼器221至228可以對第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”及其反轉(zhuǎn)信號的組合進(jìn)行編碼。當(dāng)調(diào)整基本控制信號“TRIMEN”為高水平時,保險絲切斷信息可以被提供為上面說明書中的第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”。因此,當(dāng)調(diào)整基本控制信號“TRIMEN”為高水平時,可以將第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”解碼,以重新激活反映保險絲切斷狀態(tài)的調(diào)整基本信息信號。
然而,當(dāng)調(diào)整基本控制信號“TRIMEN”為低水平時,可能不會識別出保險絲切斷信息,并且可以將測試信號“TM0C”至“TM2C”提供為以上說明書中的第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”。因此,可以在不反映保險絲切斷信息的情況下提供預(yù)置的調(diào)整基本電壓。
在圖5中,解碼塊240包括與保險絲組選擇信號“CUT_SELb<0:7>”相對應(yīng)的第一至第八解碼器241至248。為方便起見,“CUT_SELb<0:7>”和“CUT_SEL<0:7>”可以表示同一信號名。例如,“CUT_SELb<0:7>”可以具有與“CUT_SEL<0:7>”的水平相反的水平,并且“CUT_SELb<0:7>”和“CUT_SEL<0:7>”可以指同一保險絲組選擇信號。另外,解碼塊240可以接收第一至第三測試模式信號“TM<0:2>”和保險絲組選擇信號“CUT_SELb<0:7>”,以為測試模式提供多個調(diào)整代碼信號組“CS0<0:7>”、...、“CS7<0:7>”。這里,例如,解碼塊240包括8個解碼器。
在圖5中,解碼塊240可以被配置為響應(yīng)于一個激活的保險絲組選擇信號來驅(qū)動解碼器241至248中的一個解碼器,以提供相應(yīng)的調(diào)整代碼信號組。
在圖7中,第五解碼器245可以代表圖5中的示例性解碼器241至248中的一個解碼器。這里,第五解碼器245可以響應(yīng)于第五保險絲組選擇信號“CUT_SELb4”被激活,以提供第四調(diào)整代碼信號組“CS4<0:7>”。例如,第五解碼器245可以包括第一至第八編碼單元245a至245h。
第一至第八編碼單元245a至245h中的每個編碼單元可以包括彼此相互串聯(lián)的與非門ND和或非門NOR。第一至第八編碼單元245a至245h可以接收第一至第三測試模式信號“TM0”至“TM2”及其反轉(zhuǎn)信號的組合,并可以共同接收第五保險絲組選擇信號“CUT_SELb4”。
在圖5中未示出的其它解碼器可以分別包括與非門ND和或非門NOR,以與第五解碼器245相似的方式對第一至第三測試模式信號“TM0”至“TM2”進(jìn)行解碼,從而為測試模式提供調(diào)整代碼信號組。在圖7中,第四調(diào)整代碼信號組“CS4<0:7>”的激活了的代碼信號可以表示目標(biāo)電壓的調(diào)整變化信息。如果第二調(diào)整代碼信號“CS4<1>”由第五解碼器245激活,則第二調(diào)整代碼信號“CS4<1>”可以表示第二調(diào)整代碼信號“CS4<1>”具有在基本電壓的基礎(chǔ)上增加了“1UP”的調(diào)整信息。另外,調(diào)整基本電壓可以依據(jù)解碼器241至248而變化,因此,代碼信號“CS<0:7>”的調(diào)整變化信息可以變化。
如上所述,一個保險絲組選擇信號可以由第一至第三測試模式信號“TM0”至“TM2”及其反轉(zhuǎn)信號的組合激活。新激活的保險絲組選擇信號可以激活所述解碼器中的一個解碼器,并且可以用作封裝級中的調(diào)整基本信息信號。例如,新激活的保險絲組選擇信號可以是第六保險絲組選擇信號“CUT_SELb5”。因此,可以激活作為與第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”相對應(yīng)的新預(yù)置的基本信息信號的第六保險絲組選擇信號“CUT_SELb5”),代替作為預(yù)置基本信息信號的第五保險絲組選擇信號“CUT_SELb4”。此外,因為反映晶片上的保險絲切斷狀態(tài)的第六保險絲組選擇信號“CUT_SELb5”被激活,所以,調(diào)整基本電壓可以被改變。
圖8是示例性內(nèi)部電壓產(chǎn)生器的示意框圖。在圖8中,內(nèi)部電壓產(chǎn)生器300可以被配置為包括電壓比較器320和調(diào)整單元340。
電壓比較器320可以被配置為提供與參考電壓Vref相對應(yīng)的輸出電壓VOUT。然而,如果輸出電壓VOUT不滿足預(yù)定的水平,則電壓比較器320可以響應(yīng)于調(diào)整電壓VTRIM提供輸出電壓VOUT。
調(diào)整單元340可以響應(yīng)于調(diào)整代碼信號組“CS0<0:7>”、...、“CS7<0:7>”中的一個激活了的調(diào)整代碼信號組對輸出電壓VOUT進(jìn)行調(diào)整。這里,調(diào)整單元340可以通過對與所選擇的調(diào)整代碼信號組的代碼值相對應(yīng)的電壓輸出進(jìn)行調(diào)整來修正電壓值。
如上所述,調(diào)整代碼信號組可以表示多個變化信號“1UP”、“2UP”、...、“1DN”和“2DN”。這里,盡管沒有顯示,但可以提供這種代碼值的表格,使得調(diào)整代碼信號組的預(yù)定中間水平可以被采用為基本水平。因此,如果代碼值被逐漸地從基本水平開始增加,則可以輸出增加信號,諸如“1UP”、“2UP”或“3UP”。然而,如果代碼值被逐漸地從基本水平開始減小,則可以輸出減小信號,諸如“1DN”或“2DN”。例如,增加信號“1UP”、“2UP”或“3UP”可以表示從基本電壓水平起按0.025V增加。
圖9是根據(jù)一個實施例的能夠在圖8的產(chǎn)生器中實現(xiàn)的示例性調(diào)整單元的示意電路圖。在圖9中,調(diào)整單元340可以包括多個電阻器R1至R17,從而基于預(yù)定的代碼值提供與變化信號相對應(yīng)的調(diào)整電壓VTRIM。例如,如果所選調(diào)整代碼信號組的激活的代碼值表示“7UP”信號,則與“7UP”信號相對應(yīng)的節(jié)點的電壓可以作為調(diào)整電壓VTRIM輸出。
在圖9中,由于調(diào)整單元340只是用于說明目的,所以,電阻器的數(shù)目、與所選保險絲組相對應(yīng)的基本水平以及變化信號的配置都可以被改變。
如上所述,當(dāng)在封裝級上進(jìn)行調(diào)整時,半導(dǎo)體存儲器裝置可以反映晶片級上的保險絲切斷狀態(tài)。因此,當(dāng)用于調(diào)整代碼的代碼值由測試模式信號“TM0”至“TM2”接收到時,所述基本水平可以依據(jù)晶片級上的保險絲切斷狀態(tài)來進(jìn)行變化。然而,當(dāng)各種調(diào)整目標(biāo)內(nèi)部電壓存在時,每個電路必須包括多個用來產(chǎn)生調(diào)整代碼的解碼電路。因此,電路的面積效率可能會下降。
接下來,將參考圖10來說明在封裝級上進(jìn)行調(diào)整操作時的晶片級上的示例性保險絲切斷狀態(tài)。簡短起見,下文中將只描述圖1-9和圖10-16的調(diào)整電路10之間的示例性不同,以便避免冗余。
圖10是根據(jù)另一個實施例的半導(dǎo)體存儲器裝置的調(diào)整電路的框圖。在圖10中,調(diào)整電路可以被配置為包括測試模式控制器100、調(diào)整代碼產(chǎn)生器200和內(nèi)部電壓產(chǎn)生器300。
調(diào)整代碼產(chǎn)生器200可以被配置為響應(yīng)于調(diào)整基本使能信號“TMEN”、調(diào)整信息信號“CUTC<0:2>”和測試模式信號“TM<0:2>”為測試模式產(chǎn)生調(diào)整代碼信號組“CS<0:15>”。調(diào)整代碼產(chǎn)生器200可以響應(yīng)于調(diào)整基本使能信號“TMEN”輸出調(diào)整代碼信號組“CS<0:15>”。
圖11是根據(jù)一個實施例的能夠在圖10的電路中實現(xiàn)的示例性調(diào)整代碼產(chǎn)生器的示意框圖。在圖11中,調(diào)整基本使能信號產(chǎn)生器105可以被配置為響應(yīng)于調(diào)整目標(biāo)電壓標(biāo)記信號“TVCSUM”或調(diào)整標(biāo)記信號“TVTRIM”的低水平來產(chǎn)生具有低水平的調(diào)整基本使能信號“TMEN”。
這里,調(diào)整代碼產(chǎn)生器200可以包括代碼信號提供器210和計算器塊260。
與用于提供多個保險絲組選擇信號的保險絲組選擇器220(圖5中)和用于對保險絲組選擇器220的輸出信號進(jìn)行解碼的解碼塊240(圖5中)形成對比,圖11的調(diào)整代碼產(chǎn)生器200可以包括具有簡化結(jié)構(gòu)的代碼信號提供器210和用于進(jìn)行加減運算的計算器塊260。
在圖11中,代碼信號提供器210可以被配置為通過對所接收到的第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”進(jìn)行編碼來提供第一8解碼信號組“ICS<0:7>”。代碼信號提供器210可以包括可以接收3位信號以提供8位信號的解碼器。
另外,調(diào)整代碼產(chǎn)生器200可以包括多個傳輸門T1至T3。這里,例如,可以響應(yīng)于調(diào)整基本使能信號“TMEN”來接通或斷開傳輸門T1至T3。
下面將描述示例性情形其中,調(diào)整目標(biāo)電壓標(biāo)記信號“TVCSUM”為高水平,調(diào)整標(biāo)記信號“TVTRIM”為低水平,以便對相應(yīng)的調(diào)整電壓進(jìn)行調(diào)整。
在圖11中,可以響應(yīng)于具有低水平的調(diào)整基本使能信號“TMEN”接通第一傳輸門T1,以傳輸?shù)谝唤獯a信號組“ICS<0:7>”,作為調(diào)整代碼信號組“CS<4:11>”。這里,例如,調(diào)整代碼信號組“CS<4:11>”可以存在于擴(kuò)充的調(diào)整代碼信號組“CS<0:15>”的代碼值的中心位置。例如,當(dāng)調(diào)整標(biāo)記信號“TVTRIM”為低水平時,第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”的解碼信號可以被提供為通過正常信號路徑(A)的調(diào)整代碼信號組“CS<4:11>”。
接下來,將描述示例性情形其中,調(diào)整目標(biāo)電壓標(biāo)記信號“TVCSUM”和調(diào)整標(biāo)記信號“TVTRIM”為高水平。
在圖11中,可以響應(yīng)于具有高水平的調(diào)整基本使能信號“TMEN”接通第二和第三傳輸門T2和T3,從而可以將保險絲代碼信號“FCS<0:7>”輸出為第一解碼信號組“ICS<0:7>”。例如,即使第一解碼信號組“ICS<0:7>”和保險絲代碼信號“FCS<0:7>”具有彼此不同的名稱,它們也可以具有基本相同的水平。這里,可以將測試模式信號“TM<0:2>”提供為代碼變化信息信號。
然后,計算器塊260可以被配置為接收保險絲代碼信號“FCS<0:7>”,并通過根據(jù)測試模式信號“TM<0:2>”增加/減小代碼值來改變代碼值,從而通過信號路徑(B)提供計算出的保險絲代碼信號“AFCS<0:15>”,作為擴(kuò)充的調(diào)整代碼信號組“CS<0:15>”。如上所述,一個計算器塊260可以基于晶片級的保險絲切斷信息來直接加或減調(diào)整代碼值。
圖12是根據(jù)一個實施例的能夠在圖11的產(chǎn)生器中實現(xiàn)的示例性計算器塊的示意框圖。在圖12中,計算器塊260可以被配置為包括第一解碼器262、保險絲編碼器264、測試模式編碼器266、加法器塊268和第二解碼器269。
第一解碼器262可以被配置為通過對第一至第三測試模式信號“TM<0:2>”進(jìn)行解碼來提供操作代碼信號“TCS<0:7>”。保險絲編碼器264可以被配置為通過對保險絲代碼信號“FCS<0:7>”進(jìn)行編碼來提供保險絲代碼信號“IFUSE<0:3>”。測試模式編碼器266可以被配置為接收操作代碼信號“TCS<0:7>”以提供加減控制信號“ITEST<0:2>”、加標(biāo)記信號“PLUS”和減標(biāo)記信號“MINUS”。
另外,加法器塊268可以被配置為響應(yīng)于保險絲代碼信號“IFUSE<0:3>”、加減控制信號“ITEST<0:2>”、加標(biāo)記信號“PLUS”和減標(biāo)記信號“MINUS”來進(jìn)行加或減運算。例如,加法器塊268可以被配置為加法器,并且可以被配置為進(jìn)行減運算。
第二解碼器269可以被配置為通過對加法器塊268的輸出結(jié)果進(jìn)行解碼來提供計算出的保險絲代碼信號“AFCS<0:15>”。盡管沒有顯示,但第一和第二解碼器262和269可以包括解碼器。
圖13是根據(jù)一個實施例的能夠在圖12的塊中實現(xiàn)的示例性保險絲編碼器的示意電路圖。在圖13中,保險絲編碼器264可以被配置為包括接收保險絲代碼信號“FCS<0:7>”的4個或非門NOR1至NOR4。
第一或非門NOR1可以被配置為通過對第二、第四、第六、第八保險絲代碼信號“FCS<1>”、“FCS<3>”、“FCS<5>”和“FCS<7>”進(jìn)行或非運算來提供第一保險絲代碼信號“IFUSE<0>”。第二或非門NOR2可以被配置為通過對第三、第四、第七和第八保險絲代碼信號“FCS<2>”、“FCS<3>”、“FCS<6>”和“FCS<7>”進(jìn)行或非運算來提供第二保險絲代碼信號IFUSE<1>。第三或非門NOR3可以被配置為通過對第一至第四保險絲代碼信號“FCS<0:3>”進(jìn)行或非運算來提供第三保險絲代碼信號“IFUSE<2>”。第四或非門NOR4可以被配置為通過對第五至第八保險絲代碼信號“FCS<4:7>”進(jìn)行或非運算來提供第四保險絲代碼信號“IFUSE<3>”。
這些使用保險絲代碼信號“FCS<0:7>”進(jìn)行的編碼操作只是示例性的。因此,代碼信號的組合可以依據(jù)保險絲編碼器264的配置發(fā)生變化。
表1表示基于圖13的保險絲編碼器的示例性編碼操作的保險絲編碼關(guān)系。
表1 如上面的表1所示,可以將保險絲代碼信號“FCS<0:7>”設(shè)置為擴(kuò)充的調(diào)整代碼信號組“CS<0:15>”的中心代碼值。例如,如圖11所示,可以將保險絲代碼信號“FCS<0:7>”設(shè)置為位于擴(kuò)充的調(diào)整代碼信號組“CS<0:15>”的中心處的“CS<4:11>”的代碼值。因此,當(dāng)使用通過對保險絲代碼信號“FCS<0:7>”進(jìn)行編碼而獲得的第一至第四保險絲編碼信號“IFUSE<0:3>”來進(jìn)行加或減運算時,可以確保輸出信號的解碼范圍。
圖14是根據(jù)一個實施例的能夠在圖12的塊中實現(xiàn)的示例性測試模式編碼器的示意電路圖。在圖14中,測試模式編碼器266可以使用操作代碼信號“TCS<0:7>”來產(chǎn)生各種加法器控制信號。例如,測試模式編碼器266可以被配置為包括第一至第四或非門NOR1至NOR4和第一至第三反相器INV1至INV3。
第一或非門NOR1可以被配置為對第二、第四、和第七操作代碼信號“TCS<1>”、“TCS<3>”和“TCS<6>”進(jìn)行或非運算。另外,第一反相器INV1可以被配置為將第一或非門NOR1的輸出信號進(jìn)行反轉(zhuǎn)以提供第一加減控制信號“ITEST<0>”。
由于除了所接收的信號的組合不同之外,使用操作代碼信號“TCS<0:7>”進(jìn)行編碼操作的處理與上面的描述相似,因此,將省略其詳細(xì)描述,以避免冗余。
在圖14中,除了加減控制信號“ITEST<0:2>”外,測試模式編碼器266還可以提供表示加或減的標(biāo)記信號。例如,第四或非門NOR4可以被配置為對第六至第八操作代碼信號“TCS<5:7>”進(jìn)行或非運算以提供加標(biāo)記信號“PLUS”。此外,第三反相器INV3可以被配置為對第四或非門NOR4的輸出信號進(jìn)行反轉(zhuǎn)以提供減標(biāo)記信號“MINUS”。
下面的表2表示基于圖14的測試模式編碼器266的示例性加減控制信號“ITEST<0:2>”。
表2 可以將加減控制信號“ITEST<0:2>”具有低水平時的代碼值設(shè)置為基本水平。此外,如果加減控制信號“ITEST<0:2>”的代碼值為001,則所述代碼值可以被設(shè)置為1UP信息。如果加減控制信號“ITEST<0:2>”的代碼值為010,則所述代碼值可以被設(shè)置為2UP信息。相似地,如果加減控制信號“ITEST<0:2>”的代碼值為110,則所述代碼值可以被設(shè)置為1DN信息。如果加減控制信號“ITEST<0:2>”的代碼值為101,則所述代碼值可以被設(shè)置為2DN信息。尤其,當(dāng)建立了減法模式時,通過反映減的程度和用于減法的補(bǔ)碼信息,測試模式編碼器266可以輸出加減控制信號“ITEST<0:2>”。例如,如果3DN信息的加減控制信號“ITEST<0:2>”為100,則與十進(jìn)制數(shù)3相對應(yīng)的二進(jìn)位001的補(bǔ)碼(complement)為100。因此,加法器塊268可以通過使用具有調(diào)整大小信息和減法信息的加減控制信號來直接計算調(diào)整代碼值。
如上所述,通過對測試模式信號“TM<0:2>”進(jìn)行解碼可以產(chǎn)生操作代碼信號,然后可以對該操作編碼信號進(jìn)行編碼,以在不使用附加的解碼電路的情況下直接產(chǎn)生表示減小大小、增加大小以及減的信息和加的信息的控制信號。例如,不同的示例性解碼電路可以使用由解碼電路解碼的信息來選擇另一個解碼電路,然后進(jìn)行解碼操作,從而選擇調(diào)整目標(biāo)電壓的代碼變化值。因此,可以提供多個解碼電路以對一個目標(biāo)電壓連續(xù)地進(jìn)行解碼操作。然而,可以使用一個加法器塊268來增加/減小與接收至的編碼信號相對應(yīng)的代碼值,從而獲得期望的加或減的信息。另外,根據(jù)每個目標(biāo)電壓只可以產(chǎn)生不同的調(diào)整代碼值或控制信號,并可以使用所述信號來驅(qū)動共同的加法器塊268,從而可以提高電路的面積效率。
圖15是根據(jù)一個實施例的能夠在圖12中的塊中實現(xiàn)的示例性加法器塊的示意電路圖。在圖15中,加法器塊268可以包括4個全加器268a至268d。
第一全加器268a可以被配置為響應(yīng)于確定加或減的運算控制信號“CI”來接收第一保險絲代碼信號“IFUSE<0>”以及第一加減控制信號“ITEST<0>”,從而提供第一運算結(jié)果信號“S0”和第一進(jìn)位“C0”。
第二全加器268b可以被配置為接收第一進(jìn)位“C0”、第二保險絲代碼信號“IFUSE<1>”以及第二加減控制信號“ITEST<1>”,以提供第二運算結(jié)果信號“S1”和第二進(jìn)位“C1”。
由于第三和第四全加器268c和268d可以具有基本與第一全加器268a的配置相似的配置,因此其詳細(xì)描述將被省略。
在圖15中,可以使用布爾代數(shù)來表達(dá)第一至第四全加器268a至268d的操作,如下 為了簡單地描述等式,信號“Ai”可以被定義為“IFUSE<i>”,信號“Bj”可以被定義為“ITEST<j>”,信號“CI”可以被定義為1(對于減法)且可以被定義為0(對于加法)。
對表示減法或加法運算的運算控制信號“CI”(“A<0>”和“B<0>”)進(jìn)行異或運算可以得至第一編碼(cipher)。
根據(jù)使用加法器268進(jìn)行的減法運算,可以生成要減去的二進(jìn)制位的補(bǔ)碼信號,并用其作加法運算,以替代減法運算。另外,可以附加地加上二進(jìn)制一位,并可以忽略所產(chǎn)生的進(jìn)位。
因此,可以得至下面的等式1。
等式1 S0=CIEXOR A0 EXOR B0 C0=(CI AND A0)OR(A0 AND B0)OR(B0 AND CI)=A0 OR(A0 AND B0)OR B0 如果在減法運算中將(CI=1)代入等式1,則S0=(A0 EXOR B0)。如果在加法運算中將(CI=0)代入等式1,則S0=A0 EXOR B0。
此外,如果在減法運算中將(CI=1)代入等式1,則C0=A0 OR B0。如果在加法運算中將(CI=0)代入等式1,則C0=A0 AND B0。
可以通過對所產(chǎn)生的進(jìn)位信號(“A<1>”和“B<1>”)進(jìn)行異或運算得至第二編碼。此外,可以通過對第一進(jìn)位“C0”和要進(jìn)行運算的每個輸入信號進(jìn)行異或運算來提供第二進(jìn)位“C1”。
因此,可以獲得下面的等式2、3和4。
等式2 S1=C0 EXOR A1 EXOR B1 C1=(C0 AND A1)OR(A1 AND B1)OR(B1 AND C0) 等式3 S2=C1 EXOR A2 EXOR B2 C2=(C1 AND A2)OR(A2 AND B2)OR(B2 AND C1) 等式4 S3=(C2 EXOR A3)’;減法運算 S3=C2 EXOR A3;加法運算 因此,通過使用這種布爾代數(shù)可以在電路中實現(xiàn)加法器塊268。
圖16A至圖16D是根據(jù)不同實施例的圖15中的加法器塊的各種示例性電路的示意圖。這里,圖16A示出用于第一編碼運算的第一全加器268a,圖16B示出用于第二編碼運算的第二全加器268b,圖16C示出用于第三編碼運算的第三全加器268c,而圖16D示出用于第四編碼運算的第四全加器268d。由于第一至第四全加器268a至268d可以使用邏輯水平(logic level)來實現(xiàn),所以,只說明根據(jù)其它實施例的特性。
在圖16A中,操作控制器2681可以確定是使用加或減標(biāo)記“PLUS”或“MINUS”來求補(bǔ)、還是進(jìn)行異或運算。例如,運算控制器2681可以被配置為對第一保險絲代碼信號“IFUSE<0>”與第一加減控制信號“ITEST<0>”進(jìn)行異或運算,以通過加或減標(biāo)記信號“PLUS”或“MINUS”來確定是否反轉(zhuǎn),從而提供第一運算結(jié)果信號“S0”。
在圖16B中,在第二編碼運算中,可以對第一進(jìn)位“C0”、第二保險絲代碼信號“IFUSE<1>”以及第二加減控制信號“ITEST<1>”進(jìn)行異或運算,以提供第二運算結(jié)果信號“S1”。另外,可以在第二全加器268b的輸入單元中提供第一進(jìn)位產(chǎn)生器2682。此外,可以在第一全加器268a中提供第一進(jìn)位產(chǎn)生器2682。例如,第一進(jìn)位產(chǎn)生器2682可以被配置為在加法運算中對第一保險絲代碼信號“IFUSE<0>”與第一加減控制信號“ITEST<0>”進(jìn)行或運算,并在減法運算中對第一保險絲代碼信號“IFUSE<0>”與第一加減控制信號“ITEST<0>”進(jìn)行與運算。
在圖16C中,在第三編碼運算中,可以對第二進(jìn)位“C1”、第三保險絲代碼信號“IFUSE<2>”以及第三加減控制信號“ITEST<2>”進(jìn)行異或運算,以提供第三運算結(jié)果信號“S2”。另外,可以在第三全加器268c的輸入單元中提供第二進(jìn)位產(chǎn)生器2683。此外,可以在第二全加器268b中提供第二進(jìn)位產(chǎn)生器2683。例如,第二進(jìn)位產(chǎn)生器2683可以被配置為分別對第一進(jìn)位“C0”和第二保險絲代碼信號“IFUSE<1>”、第二保險絲代碼信號“IFUSE<1>”和第二加減控制信號“ITEST<1>”、以及第一進(jìn)位“C0”和第二加減控制信號“ITEST<1>”進(jìn)行AND運算,然后可以對這些與運算的結(jié)果進(jìn)行或運算,從而提供第二進(jìn)位“C1”。
在圖16D中,在第四編碼運算中,可以對第四保險絲代碼信號IFUSE<3>和第三進(jìn)位“C2”進(jìn)行異或運算。這里,通過加或減標(biāo)記信號“PLUS”或“MINUS”來確定是否求反,從而提供第四運算結(jié)果信號S3。另外,第四全加器268d可以包括運算控制器2685以確定是使用加或減標(biāo)記信號“PLUS”或“MINUS”進(jìn)行求補(bǔ),還是進(jìn)行異或運算。此外,第三進(jìn)位產(chǎn)生器2684可以被配置為分別對第二進(jìn)位“C1”和第三保險絲代碼信號“IFUSE<2>”、第三保險絲代碼信號IFUSE<2>和第三加減控制信號“ITEST<2>”、第二進(jìn)位“C1”和第三加減控制信號“ITEST<2>”進(jìn)行與運算,然后對這些與運算結(jié)果進(jìn)行或運算,從而提供第三進(jìn)位“C2”。然后,所得到的信號可以由第二解碼器269(圖12中)進(jìn)行解碼,以被提供為確定具有調(diào)整的電壓的輸出節(jié)點的信號。
下面參考圖10-圖16來描述半導(dǎo)體存儲器裝置的示例性操作。
例如,將描述這樣的情形其中,晶片級的保險絲切斷信息被反映在封裝級中,然后在測試模式中根據(jù)調(diào)整代碼信號來進(jìn)行調(diào)整。
當(dāng)保險絲信號“FUSE<2:0>”為001時,第一至第三調(diào)整信息信號“CUTC0”至“CUTC2”也可以被提供為001,因此,ICS<3>可以由代碼信號提供器210激活。因此,保險絲代碼信號“FCS<3>”可以被激活,且由保險絲編碼器264進(jìn)行了編碼的保險絲信號“IFUSE<3:0>”可以變?yōu)?000。然后,為了進(jìn)行表示預(yù)定水平下降(例如2DN)的調(diào)整,測試模式信號“TM<2:0>”的組合可以被輸入為110。這里,操作代碼信號“TCS<6>”可以由第一解碼器262激活。接著,激活了的操作代碼信號“TCS<6>”可以由測試模式編碼器266進(jìn)行編碼,使得加減控制信號“ITEST<2:0>”可以變?yōu)?01,同時減法標(biāo)記“MINUS”可以被激活。參考表2,所述加減控制信號(101)是指“2DN”。
接下來,可以將保險絲代碼信號“IFUSE<3:0>”1000、加減控制信號“ITEST<2:0>”101和減法標(biāo)記信號“MINUS”提供給加法器塊268。
參考加法器塊268的電路圖,在第一編碼運算的情形中,由于輸入信號“IFUSE<0>”為0且輸入信號“ITEST<0>”為1,所以第一運算結(jié)果信號“S0”為0。此外,通過對為0的IFUSE<0>和為1的“ITEST<0>”進(jìn)行或運算,可以得到第一進(jìn)位“C0”為1。
在第二編碼運算的情形中,由于“IFUSE<1>”為0,且“ITEST<1>”為0,所以第二運算結(jié)果信號“S1”為1,第二進(jìn)位“C1”為0。
在第三編碼運算的情形中,由于“IFUSE<2>”為0,且“ITEST<2>”為1,所以第三運算結(jié)果信號“S2”為1,第三進(jìn)位“C2”為0。
在最后編碼運算的情形中,由于“IFUSE<3>”為1,且第三進(jìn)位“C2”為0,所以第四運算結(jié)果信號“S3”為0。
因此,最終的運算結(jié)果信號“S<3:0>”為0110。
這里,要從保險絲代碼信號IFUSE<3:0>1000進(jìn)行調(diào)整的減數(shù)010(與十進(jìn)制數(shù)2相對應(yīng))可以由下面二進(jìn)制位的加法表達(dá)式5來表示。
等式5 “1000”+“1101”+“0001” 等式5的結(jié)果與加法器塊268的輸出結(jié)果相同,因為,當(dāng)建立減法測試模式時,測試模式編碼器266可用通過使用上述補(bǔ)碼將減法測試模式轉(zhuǎn)換為加減控制信號。
如果保險絲代碼信號“IFUSE<3:0>”由第二解碼器269解碼,則可以激活“AFCS<6>”,并提供擴(kuò)充的調(diào)整代碼信號“CS<6>”,從而可以將電壓調(diào)整期望的水平。
圖17是根據(jù)另一個實施例的半導(dǎo)體存儲器裝置的另一個示例性調(diào)整電路的示意框圖。圖17示出這樣的情形其中,存在各種調(diào)整目標(biāo)內(nèi)部電壓。
在圖17中,可以添加各種控制信號以控制每個內(nèi)部電壓,其中,只提供一個計算器塊260。
盡管沒有顯示,但測試模式控制器100(圖10中)可以被配置為提供第一至第三調(diào)整基本使能信號“TMEN1”至“TMEN3”,作為與每個目標(biāo)電壓相對應(yīng)的電壓控制信號。例如,測試模式控制器100可以通過使用調(diào)整標(biāo)記信號“TVTRIM”和表示每個目標(biāo)電壓的標(biāo)記信號“TVCSUM”(圖11中)來提供第一至第三調(diào)整基本使能信號“TMEN1”至“TMEN3”。
另外,多個代碼信號提供器210(圖11中)可以被提供來根據(jù)與各種目標(biāo)電壓相對應(yīng)的保險絲切斷信息來輸出第一至第三操作代碼信號“ICS<0:7>”、“IPS<0:7>”和“IBS<0:7>”。
然后,根據(jù)對每個目標(biāo)電壓的信號路徑進(jìn)行控制的第一至第三調(diào)整基本使能信號“TMEN1”至“TMEN3”的水平,可以選擇性地接通傳輸門T1至T3。因此,第一至第三操作代碼信號“ICS<0:7>”、“IPS<0:7>”和“IBS<0:7>”可以被識別為保險絲代碼信號“FCS<0:7>”,然后可以被提供為通過計算器塊260計算出的調(diào)整代碼“CS<0:15>”、“PS<0:15>”和“BS<0:15>”。響應(yīng)于第一至第三調(diào)整基本使能信號“TMEN1”至“TMEN3”,可以經(jīng)由第二、第四和第六傳輸門TR2、TR4和TR6將調(diào)整代碼“CS<0:15>”、“PS<0:15>”和“BS<0:15>”提供給第一至第三內(nèi)部電壓產(chǎn)生器310、320和330。例如,第一內(nèi)部電壓產(chǎn)生器310可以產(chǎn)生核電壓VCORE,第二內(nèi)部電壓產(chǎn)生器320可以產(chǎn)生高電壓VPP,而第三內(nèi)部電壓產(chǎn)生器330可以產(chǎn)生基底偏置電壓VBB。第一至第三調(diào)整基本使能信號“TMEN1”至“TMEN3”不是同時激活的。此外,切斷狀態(tài)和代碼值依據(jù)每個調(diào)整目標(biāo)電壓的水平而變化。
因此,如果存在多個調(diào)整目標(biāo)電壓,則可以提供與每個電壓相對應(yīng)的各種解碼電路。然而,一個共用的計算器塊260可以被配置為增加/減小目標(biāo)電壓的調(diào)整代碼值。因此,可以根據(jù)對第一至第三內(nèi)部電壓產(chǎn)生器310、320和330的信號路徑進(jìn)行控制的第一至第三調(diào)整基本使能信號“TMEN1”至“TMEN3”來提供能夠?qū)δ繕?biāo)電壓進(jìn)行調(diào)整的計算出的調(diào)整代碼“CS<0:15>”、“PS<0:15>”和“BS<0:15>”。因此,可以提高面積效率。
雖然上面已經(jīng)描述了某些實施例,但應(yīng)該理解,這些實施例只是通過舉例方式來描述的。因此,這里所描述的設(shè)備和方法不應(yīng)該限于所描述的實施例。相反,這里所描述的裝置和方法應(yīng)該只限于按照結(jié)合上述描述及附圖所給出的所附的權(quán)利要求書。
權(quán)利要求
1.一種用于半導(dǎo)體存儲器裝置的調(diào)整電路,包括
調(diào)整代碼產(chǎn)生器,配置為通過使用測試模式信號和保險絲代碼信號進(jìn)行加法和減法之一來提供調(diào)整代碼信號組;以及
內(nèi)部電壓產(chǎn)生器,配置為響應(yīng)于所述調(diào)整代碼信號組提供調(diào)整的電壓以作為輸出電壓。
2.根據(jù)權(quán)利要求1所述的調(diào)整電路,其中,所述調(diào)整代碼產(chǎn)生器包括
代碼信號提供器,配置為通過對晶片級的保險絲切斷信息進(jìn)行解碼來提供所述保險絲代碼信號;以及
計算器塊,配置為響應(yīng)于用作代碼變化信息信號的所述測試模式信號,使用所述保險絲代碼信號進(jìn)行減法運算。
3.根據(jù)權(quán)利要求2所述的調(diào)整電路,其中,所述計算器塊包括
第一解碼器,配置為對所述測試模式信號進(jìn)行解碼;
保險絲編碼器,配置為通過對所述保險絲代碼信號進(jìn)行編碼來提供具有多個位的保險絲代碼信號;
測試模式編碼器,配置為通過對所述第一解碼器的輸出信號進(jìn)行編碼來提供具有所述多個位的加減控制信號、加法標(biāo)記信號和減法標(biāo)記信號;
加法器塊,配置為針對所述保險絲代碼信號、所述加減控制信號、所述加法標(biāo)記信號和所述減法標(biāo)記信號進(jìn)行加法運算;以及
第二解碼器,配置為通過對所述加法器塊的輸出信號進(jìn)行解碼來提供所述調(diào)整代碼信號組。
4.根據(jù)權(quán)利要求3所述的調(diào)整電路,其中,所述保險絲編碼器被配置為提供具有加法信息和減法信息之一以及關(guān)于加減程度的信息的所述加減控制信號。
5.根據(jù)權(quán)利要求4所述的調(diào)整電路,其中,所述保險絲編碼器被配置為通過使用二進(jìn)制位的補(bǔ)碼信號將關(guān)于期望的減法的代碼信息提供為所述加減控制信號。
6.根據(jù)權(quán)利要求3所述的調(diào)整電路,其中,所述加法器塊包括用于接收所述保險絲代碼信號和所述加減控制信號的多個加法器,并被配置為根據(jù)所述多個位中的每個位來提供運算結(jié)果和進(jìn)位信號。
7.一種用于半導(dǎo)體存儲器裝置的調(diào)整電路,包括
調(diào)整代碼產(chǎn)生器,配置為響應(yīng)于確定晶片級的所述保險絲切斷信息的接收的調(diào)整基本使能信號,根據(jù)所述保險絲切斷信息的解碼結(jié)果來提供調(diào)整代碼信號組,或者根據(jù)測試模式信號,在對所述解碼信號進(jìn)行操作之后提供所述調(diào)整代碼信號組;以及
內(nèi)部電壓產(chǎn)生器,配置為將響應(yīng)于所述調(diào)整代碼信號組而調(diào)整的電壓提供為輸出電壓。
8.根據(jù)權(quán)利要求7所述的調(diào)整電路,其中,所述調(diào)整代碼產(chǎn)生器被配置為在所述調(diào)整基本使能信號被去活的情況下,基于所述保險絲切斷信息的解碼結(jié)果來提供所述調(diào)整代碼信號組的調(diào)整代碼信號。
9.根據(jù)權(quán)利要求8所述的調(diào)整電路,其中,所述調(diào)整代碼產(chǎn)生器被配置為在所述調(diào)整基本使能信號被激活的情況下根據(jù)所述測試模式信號將所述調(diào)整代碼信號組提供為保險絲代碼信號,這些保險絲代碼信號通過對所述保險絲切斷信息的所述解碼結(jié)果進(jìn)行加法運算和減法運算之一來獲得。
10.根據(jù)權(quán)利要求7所述的調(diào)整電路,其中,所述調(diào)整代碼產(chǎn)生器包括
代碼信號提供器,配置為通過對所述保險絲切斷信息進(jìn)行解碼來提供所述保險絲代碼信號;以及
計算器塊,配置為響應(yīng)于用作代碼變化信息信號的所述測試模式信號,使用所述保險絲代碼信號來進(jìn)行加法和減法運算。
11.根據(jù)權(quán)利要求10所述的調(diào)整電路,其中,所述計算器塊包括
第一解碼器,配置為對所述測試模式信號進(jìn)行解碼;
保險絲編碼器,配置為通過對所述保險絲代碼信號進(jìn)行編碼來提供具有多個位的保險絲代碼信號;
測試模式編碼器,配置為通過對所述第一解碼器的輸出信號進(jìn)行編碼來提供具有多個位的加減控制信號、加法標(biāo)記信號和減法標(biāo)記信號;
加法器塊,配置為對所述保險絲代碼信號、所述加減控制信號、所述加法標(biāo)記信號和所述減法標(biāo)記信號進(jìn)行加法運算;以及
第二解碼器,配置為通過對所述加法器塊的輸出信號進(jìn)行解碼來提供所述調(diào)整代碼信號組。
12.根據(jù)權(quán)利要求11所述的調(diào)整電路,其中,所述保險絲編碼器被配置為提供具有加法信息和減法信息之一以及關(guān)于加減程度的信息的所述加減控制信號。
13.根據(jù)權(quán)利要求12所述的調(diào)整電路,其中,所述保險絲編碼器被配置為通過使用二進(jìn)制位的補(bǔ)碼信號將關(guān)于期望的減法的代碼信息提供為所述加減控制信號。
14.根據(jù)權(quán)利要求11所述的調(diào)整電路,其中,所述加法器塊包括用于接收所述保險絲代碼信號和所述加減控制信號的多個加法器,并被配置為根據(jù)所述多個位中的每個位來提供運算結(jié)果和進(jìn)位信號。
15.一種用于半導(dǎo)體存儲器裝置的調(diào)整電路,包括
多個內(nèi)部電壓產(chǎn)生器,每個內(nèi)部電壓產(chǎn)生器配置為產(chǎn)生各個調(diào)整目標(biāo)內(nèi)部電壓;
測試模式控制器,配置為產(chǎn)生多個電壓控制信號,每個電壓控制信號與所述多個調(diào)整目標(biāo)內(nèi)部電壓中的一個調(diào)整目標(biāo)內(nèi)部電壓相對應(yīng);以及
計算器塊,由所述多個電壓控制信號進(jìn)行控制,并配置為通過使用所述多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器的保險絲代碼信息,選擇性地提供與所述多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器相對應(yīng)的調(diào)整代碼信號組。
16.根據(jù)權(quán)利要求15所述的調(diào)整電路,其中,所述測試模式控制器被配置為使用調(diào)整標(biāo)記信號和表示所述多個調(diào)整目標(biāo)內(nèi)部電壓中的每個調(diào)整目標(biāo)內(nèi)部電壓的多個電壓標(biāo)記來提供所述多個電壓控制信號。
17.根據(jù)權(quán)利要求15所述的調(diào)整電路,其中,所述計算器塊被配置為響應(yīng)于所述多個激活的電壓控制信號中的一個電壓控制信號將所述調(diào)整代碼信號組提供給所述多個內(nèi)部電壓產(chǎn)生器中的相應(yīng)內(nèi)部電壓產(chǎn)生器。
18.根據(jù)權(quán)利要求17所述的調(diào)整電路,其中,所述多個電壓控制信號中沒有任何電壓控制信號被同時激活。
19.根據(jù)權(quán)利要求15所述的調(diào)整電路,其中,所述計算器塊響應(yīng)于用作代碼變化信息信號的所述測試模式信號,使用與每個內(nèi)部電壓相對應(yīng)的所述保險絲代碼信號來進(jìn)行加法和減法運算。
20.根據(jù)權(quán)利要求19所述的調(diào)整電路,其中,所述計算器塊包括
第一解碼器,配置為對所述測試模式信號進(jìn)行解碼;
保險絲編碼器,配置為通過對所述保險絲代碼信號進(jìn)行編碼來提供具有多個位的保險絲代碼信號;
測試模式編碼器,配置為通過對所述第一解碼器的輸出信號進(jìn)行編碼來提供具有多個位的加減控制信號、加法標(biāo)記信號和減法標(biāo)記信號;
加法器塊,配置為對所述保險絲代碼信號、所述加減控制信號、所述加法標(biāo)記信號和所述減法標(biāo)記信號進(jìn)行加法運算;以及
第二解碼器,配置為通過對所述加法器塊的輸出信號進(jìn)行解碼來提供所述調(diào)整代碼信號組。
21.根據(jù)權(quán)利要求20所述的調(diào)整電路,其中,所述保險絲編碼器被配置為提供具有加法信息和減法信息之一以及關(guān)于加減程度的信息的所述加減控制信號。
22.根據(jù)權(quán)利要求21所述的調(diào)整電路,其中,所述保險絲編碼器被配置為通過使用二進(jìn)制位的補(bǔ)碼信號將關(guān)于期望的減法的代碼信息提供為所述加減控制信號。
23.根據(jù)權(quán)利要求20所述的調(diào)整電路,其中,所述加法器塊包括用于接收所述保險絲代碼信號和所述加減控制信號的多個加法器,并被配置為根據(jù)每個位來提供運算結(jié)果和進(jìn)位信號。
24.根據(jù)權(quán)利要求15所述的調(diào)整電路,其中,所述多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器被配置為響應(yīng)于所述相應(yīng)的調(diào)整代碼信號組將調(diào)整的電壓提供為所述多個內(nèi)部輸出電壓的每個內(nèi)部輸出電壓。
25.一種調(diào)整半導(dǎo)體存儲器裝置的方法,包括
通過對晶片級的保險絲切斷信息進(jìn)行解碼來提供保險絲代碼信號;
對所述測試模式信號進(jìn)行解碼;
通過對所述保險絲代碼信號進(jìn)行編碼來提供具有多個位的保險絲代碼信號;
通過對所述第一解碼器的輸出信號進(jìn)行編碼來提供具有所述多個位的加減控制信號、加法標(biāo)記信號和減法標(biāo)記信號;
對所述保險絲代碼信號、所述加減控制信號、所述加法標(biāo)記信號和所述減法標(biāo)記信號進(jìn)行加法運算;
通過對所述加法器塊的輸出信號進(jìn)行解碼來提供所述調(diào)整代碼信號組;以及
響應(yīng)于所述調(diào)整代碼信號組將調(diào)整的電壓提供為輸出電壓。
26.根據(jù)權(quán)利要求25所述的方法,其中,所述加減控制信號包括加法信息和減法信息之一,以及關(guān)于加減程度的信息。
27.一種對半導(dǎo)體存儲器裝置進(jìn)行調(diào)整的方法,包括
產(chǎn)生多個調(diào)整目標(biāo)內(nèi)部電壓;
產(chǎn)生多個電壓控制信號,每個電壓控制信號與所述多個調(diào)整目標(biāo)內(nèi)部電壓中的一個調(diào)整目標(biāo)內(nèi)部電壓相對應(yīng);以及
通過基于所述多個電壓控制信號使用所述多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器的保險絲代碼信息,來提供與所述多個內(nèi)部電壓產(chǎn)生器中的每個內(nèi)部電壓產(chǎn)生器相對應(yīng)的調(diào)整代碼信號組。
28.根據(jù)權(quán)利要求27所述的方法,其中,產(chǎn)生所述多個電壓控制信號包括使用調(diào)整標(biāo)記信號和表示所述多個調(diào)整目標(biāo)內(nèi)部電壓的每一個調(diào)整目標(biāo)內(nèi)部電壓的多個電壓標(biāo)記。
29.根據(jù)權(quán)利要求27所述的方法,其中,
所述多個電壓控制信號中沒有任何電壓控制信號被同時激活。
全文摘要
一種半導(dǎo)體存儲器裝置的調(diào)整電路和其調(diào)整方法。用于半導(dǎo)體存儲器裝置的調(diào)整電路包括調(diào)整代碼產(chǎn)生器,配置為通過使用測試模式信號和保險絲代碼信號進(jìn)行加法和減法之一來提供調(diào)整代碼信號組;以及內(nèi)部電壓產(chǎn)生器,配置為響應(yīng)于所述調(diào)整代碼信號組提供調(diào)整的電壓作為輸出電壓。
文檔編號H03K19/003GK101729056SQ200910134480
公開日2010年6月9日 申請日期2009年4月17日 優(yōu)先權(quán)日2008年10月14日
發(fā)明者金志烈 申請人:海力士半導(dǎo)體有限公司