專利名稱:主板供電系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種主板供電系統(tǒng),特別涉及一種電腦主板上可方便清除南橋芯片中的 CMOS數(shù)據(jù)的供電系統(tǒng)。
背景技術(shù):
電腦主板上的供電系統(tǒng)通常利用跳線來(lái)清除南橋芯片中的CMOS數(shù)據(jù)或者恢復(fù)BIOS設(shè)置, 使得用戶在忘記CMOS密碼或者BIOS設(shè)置無(wú)法啟動(dòng)電腦時(shí)可啟動(dòng)電腦。電腦主板上最常見的是 一種鍵帽式跳線,鍵帽式跳線由底座和鍵帽組成。跳線的底座上設(shè)置有若干不連通的引腳 ,相鄰的兩根引腳之間可通過跳線的鍵帽電性連接以實(shí)現(xiàn)特定的連接關(guān)系。在電腦正常工 作的情況下,鍵帽被安裝在底座上的兩個(gè)特定引腳之間以實(shí)現(xiàn)供電電路對(duì)南橋芯片的正常供 電,保證南橋芯片中的CMOS數(shù)據(jù)不會(huì)丟失。當(dāng)電腦設(shè)置出現(xiàn)故障時(shí),用戶可將鍵帽從底座上 取下并安裝在另外兩個(gè)引腳之間以清除南橋芯片中的CMOS數(shù)據(jù)。這就需要拆開機(jī)箱,找到清 除CMOS數(shù)據(jù)的跳線位置,再進(jìn)行跳線操作,給用戶帶來(lái)極大的不便。
發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種主板供電系統(tǒng),可方便用戶清除南橋芯片中的CMOS數(shù)據(jù)
一種主板供電系統(tǒng),包括給一南橋芯片供電的一電源電路及一控制電路,所述電源電路 的輸入端連接一電源供應(yīng)器,所述電源電路的輸出端連接所述南橋芯片的一復(fù)位端,所述控 制電路包括一第一晶體管及一第二晶體管,所述第一晶體管的第一端用于接收南橋芯片的一 控制信號(hào),所述第二晶體管的第一端連接所述第一晶體管的第二端,所述第二晶體管的第二 端連接所述南橋芯片的復(fù)位端,所述第一、第二晶體管的第三端均接地,主板正常工作時(shí), 所述控制信號(hào)處于第一邏輯狀態(tài),使所述第二晶體管的第二端為高電平,當(dāng)需要清除主板的 CM0S數(shù)據(jù)時(shí),所述控制信號(hào)處于第二邏輯狀態(tài),使所述第二晶體管的第二端以及南橋芯片的 復(fù)位端為低電平,來(lái)清除主板的CMOS數(shù)據(jù)。
所述主板供電系統(tǒng)通過電源電路給南橋芯片提供持續(xù)的供電,還通過南橋芯片的控制信 號(hào)來(lái)控制兩個(gè)晶體管的導(dǎo)通和截止,來(lái)清除CMOS數(shù)據(jù),避免了拆開機(jī)箱等繁瑣的步驟,給用 戶帶來(lái)了方便。
下面結(jié)合附圖及較佳實(shí)施方式對(duì)本發(fā)明作進(jìn)一步詳細(xì)描述
圖l是本發(fā)明主板供電系統(tǒng)較佳實(shí)施方式的電路圖。
具體實(shí)施例方式
請(qǐng)參考圖l,本發(fā)明主板供電系統(tǒng)用于給電腦主板上的南橋芯片供電,確保南橋芯片中 的CMOS數(shù)據(jù)不會(huì)因斷電而丟失,同時(shí)在用戶需要恢復(fù)電腦設(shè)置時(shí)可方便清除CMOS數(shù)據(jù)。所述 主板供電系統(tǒng)的較佳實(shí)施方式包括一電源電路IO、 一濾波電路20、 一控制電路30和一跳線 40,所述跳線40具有三個(gè)引腳41, 42和43,所述電源電路10經(jīng)過所述濾波電路20給南橋芯片 供電,所述電源電路l0還經(jīng)過所述濾波電路20連接到所述跳線40的弓1腳42 ,所述跳線40的弓1 腳41接地,所述跳線40的弓1腳43懸空,所述跳線40的弓1腳42連接所述南橋芯片的一復(fù)位端 RTCRST。
所述電源電路10包括肖特基二極管D1,電阻R1和直流電源V,所述肖特基二極管D1包括 一第一陽(yáng)極l, 一第二陽(yáng)極2和一陰極3,所述肖特基二極管D1的第一陽(yáng)極1連接到一電源供應(yīng) 器Vcc ,第二陽(yáng)極2通過電阻R1連接到所述直流電源V,所述肖特基二極管D1的陰極3連接濾波 電路20的輸入端。
所述濾波電路20包括電阻R2,電容C1和C2。所述電容C1的一端作為所述濾波電路2的輸 入端,連接所述肖特基二極管D1的陰極,還通過串聯(lián)連接的電阻R2以及電容C2接地,所述電 阻R2與電容C2的連接節(jié)點(diǎn)作為所述濾波電路20的輸出端,連接所述跳線40的引腳42。
所述控制電路30包括兩場(chǎng)效應(yīng)(MOS)管Q1和Q2,以及電阻R3和R4,所述M0S管Q1和Q2均 為N溝道MOS型場(chǎng)效應(yīng)管,所述M0S管Q1的柵極作為所述控制電路30的輸入端,連接至南橋芯 片中通用輸入輸出端口 (GPIO)的一引腳GPI0—CLRCMOS,所述M0S管Q1的柵極還通過電阻R3 連接至所述電源供應(yīng)器Vcc,所述M0S管Q1的漏極連接所述MOS管Q2的柵極,所述MOS管Q2的柵 極通過電阻R4連接至所述電源供應(yīng)器Vcc,所述MOS管Q2的漏極作為所述控制電路30的輸出端 ,連接所述電阻R2與電容C2的連接節(jié)點(diǎn),所述M0S管Q1和Q2的源極均接地。所述GPIO可通過 編程BIOS來(lái)控制。作為其他實(shí)施方式,所述M0S管Q1和Q2也可為NPN型三極管,所述NPN型三 極管的基極、集電極和發(fā)射極的連接方式分別與MOS管的柵極、漏極和源極的連接方式相同
當(dāng)電腦正常工作時(shí),電源供應(yīng)器Vcc通過肖特基二極管Dl輸出電源給南橋芯片的復(fù)位端 RTCRST,給南橋芯片供電,在電腦主機(jī)斷電的情況下,電源供應(yīng)器Vcc無(wú)輸出,此時(shí)直流電 源V經(jīng)電阻R1及肖特基二極管D1輸出電源,給南橋芯片供電,濾波電路20可濾除電源信號(hào)傳 輸過程中所產(chǎn)生的雜波,消除雜波信號(hào)對(duì)南橋芯片的影響,其可省略。在電腦正常工作時(shí),所述跳線40的引腳42通過一鍵帽與引腳43相連,所述GPIO的引腳 GPIO—CLRCMOS呈現(xiàn)高阻態(tài),M0S管Q1導(dǎo)通,M0S管Q2截止,M0S管Q2的漏極呈現(xiàn)高電平。當(dāng)用 戶需要清空南橋芯片中CMOS數(shù)據(jù)時(shí),可通過跳線方式,即將鍵帽取下后重新安裝在引腳41和 42上,使引腳42接地而呈現(xiàn)低電平,以清空南橋芯片中的CMOS數(shù)據(jù);還可進(jìn)入BIOS,修改 BIOS中對(duì)所述GPIO的引腳GPI0—CLRCMOS的電平的設(shè)置,使GPIO的引腳GPI0—CLRCMOS呈現(xiàn)低電 平,進(jìn)而使M0S管Q1截止,M0S管Q2導(dǎo)通,M0S管Q2的漏極呈現(xiàn)低電平,使所述南橋芯片的復(fù) 位端RTCRST為低電平,以清空南橋芯片中CMOS數(shù)據(jù),可進(jìn)一步在電腦鍵盤上設(shè)置熱鍵,以直 接啟動(dòng)BIOS對(duì)所述GPIO的引腳GPI0—CLRCMOS電平設(shè)置的控制。
本發(fā)明主板供電系統(tǒng)既保留了用跳線清除南橋芯片中CMOS數(shù)據(jù)的方式,還可使用戶選擇 熱鍵的方式,避免在需要清除南橋芯片中CMOS數(shù)據(jù)時(shí)拆開機(jī)箱,給用戶帶來(lái)了方便。
權(quán)利要求
1.一種主板供電系統(tǒng),包括給一南橋芯片供電的一電源電路及一控制電路,所述電源電路的輸入端連接一電源供應(yīng)器,所述電源電路的輸出端連接所述南橋芯片的一復(fù)位端,所述控制電路包括一第一晶體管及一第二晶體管,所述第一晶體管的第一端用于接收南橋芯片的一控制信號(hào),所述第二晶體管的第一端連接所述第一晶體管的第二端,所述第二晶體管的第二端連接所述南橋芯片的復(fù)位端,所述第一、第二晶體管的第三端均接地,主板正常工作時(shí),所述控制信號(hào)處于第一邏輯狀態(tài),使所述第二晶體管的第二端為高電平,當(dāng)需要清除主板的CMOS數(shù)據(jù)時(shí),所述控制信號(hào)處于第二邏輯狀態(tài),使所述第二晶體管的第二端以及南橋芯片的復(fù)位端為低電平,來(lái)清除主板的CMOS數(shù)據(jù)。
2.如權(quán)利要求l所述的主板供電系統(tǒng),其特征在于所述電源電路 包括一第一電阻、 一肖特基二極管和一直流電源,所述肖特基二極管包括一第一陽(yáng)極、 一第 二陽(yáng)極和一陰極,所述肖特基二極管的第一陽(yáng)極作為所述電源電路的輸入端,所述肖特基二 極管的第二陽(yáng)極通過所述第一電阻連接所述直流電源,所述肖特基二極管的陰極作為所述電 源電路的輸出端。
3.如權(quán)利要求2所述的主板供電系統(tǒng),其特征在于所述主板供電 系統(tǒng)還包括一濾波電路,所述肖特基二極管的陰極通過所述濾波電路與南橋芯片的復(fù)位端連 接,所述濾波電路包括一第一電容、 一第二電容和一第二電阻,所述第一電容的一端連接所 述肖特基二極管的陰極,另一端接地,所述第二電容的一端通過所述第二電阻連接所述肖特 基二極管的陰極,所述第二電容的一端還連接所述第二晶體管的第二端,所述第二電容的另 一端接地。
4.如權(quán)利要求3所述的主板供電系統(tǒng),其特征在于所述主板供電 系統(tǒng)還包括一跳線,所述跳線具有一第一引腳, 一第二引腳和一第三引腳,所述跳線的第二 引腳連接所述第二晶體管的第二端,所述跳線的第一引腳接地,所述跳線的第三引腳懸空, 在主板供電系統(tǒng)正常工作時(shí),鍵帽置于跳線的第二引腳和第三引腳上;在清除南橋芯片的 CM0S數(shù)據(jù)時(shí),鍵帽置于跳線的第二引腳和第一引腳上。
5 如權(quán)利要求l所述的主板供電系統(tǒng),其特征在于所述控制信號(hào) 由所述南橋芯片中通用輸入輸出端口的一引腳發(fā)出。
6 如權(quán)利要求l所述的主板供電系統(tǒng),其特征在于所述第一、第 二晶體管均為N溝道MOS型場(chǎng)效應(yīng)晶體管,所述第一、第二、第三端分別為柵極、漏極和源極
7 如權(quán)利要求l所述的主板供電系統(tǒng),其特征在于所述第一、第 二晶體管均為NPN型三極管,所述第一、第二、第三端分別為基極、集電極和發(fā)射極。
全文摘要
一種主板供電系統(tǒng),包括給一南橋芯片供電的一電源電路及一控制電路,電源電路的輸入端連接一電源供應(yīng)器,輸出端連接南橋芯片的一復(fù)位端,控制電路包括一第一晶體管及一第二晶體管,第一晶體管的第一端用于接收南橋芯片的一控制信號(hào),第二晶體管的第一端連接第一晶體管的第二端,第二晶體管的第二端連接復(fù)位端,第一、第二晶體管的第三端均接地,主板正常工作時(shí),控制信號(hào)處于第一邏輯狀態(tài),使所述第二晶體管的第二端為高電平,當(dāng)需要清除主板的CMOS數(shù)據(jù)時(shí),控制信號(hào)處于第二邏輯狀態(tài),使復(fù)位端為低電平,來(lái)清除主板的CMOS數(shù)據(jù)。所述主板供電系統(tǒng)給用戶帶來(lái)了方便。
文檔編號(hào)H03K17/687GK101556496SQ20081030093
公開日2009年10月14日 申請(qǐng)日期2008年4月9日 優(yōu)先權(quán)日2008年4月9日
發(fā)明者何鳳龍, 華 鄒 申請(qǐng)人:鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司