專利名稱:二進(jìn)制相位檢測(cè)器和時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種二進(jìn)制相位檢測(cè)設(shè)備和一種包括這種二進(jìn)制相位檢測(cè)設(shè)備的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備。
本發(fā)明還涉及一種根據(jù)二進(jìn)制數(shù)據(jù)信號(hào)恢復(fù)時(shí)鐘數(shù)據(jù)的方法。
背景技術(shù):
用于根據(jù)二進(jìn)制數(shù)據(jù)信號(hào)恢復(fù)時(shí)鐘數(shù)據(jù)的設(shè)備一般包括根據(jù)時(shí)鐘與非再生數(shù)據(jù)信號(hào)的相位差來生成輸出信號(hào)的相位檢測(cè)器,比如二進(jìn)制相位檢測(cè)器。現(xiàn)有技術(shù)中二進(jìn)制相位檢測(cè)器的常見例子是使用了四個(gè)簡(jiǎn)易判決觸發(fā)器(DEF)這一配置的亞歷山大或者開關(guān)式二進(jìn)制相位檢測(cè)器(二進(jìn)制PD)。當(dāng)與普遍已知的線性相位檢測(cè)器相比較時(shí),二進(jìn)制相位檢測(cè)器具有如下優(yōu)點(diǎn),即傳遞了指示超前或者滯后時(shí)鐘相位的、持續(xù)時(shí)間為一個(gè)比特時(shí)段的輸出脈沖。這樣的特性對(duì)于高速數(shù)據(jù)傳輸尤為有利。
現(xiàn)有技術(shù)中的如下文獻(xiàn)公開了一種包括四個(gè)簡(jiǎn)易DEF的常規(guī)二進(jìn)制即數(shù)字相位檢測(cè)器Lee等人的“Modeling of Jitter in Bang-BangC1ock and Data Recovery Circuits(開關(guān)式時(shí)鐘和數(shù)據(jù)恢復(fù)電路中的抖動(dòng)建模)”,IEEE 2003 Custom Integrated Circuit Conference(IEEE 2003年度的定制集成電路會(huì)議),第711-714頁。
然而,常規(guī)相位檢測(cè)器(線性的或者二進(jìn)制的)如上述亞歷山大相位檢測(cè)器的傳遞函數(shù)對(duì)于二進(jìn)制數(shù)據(jù)信號(hào)中數(shù)據(jù)跳變(0到1和1到0)的次數(shù)和幅度是靈敏的。例如,在差分群延遲(DGD)為100%并且功率分配因子(power splitting factor)為Γ=0.5的嚴(yán)重失真數(shù)據(jù)信號(hào)的情況下,當(dāng)與非失真數(shù)據(jù)信號(hào)相比較時(shí),僅存在半數(shù)跳變,對(duì)于每個(gè)跳變僅具有一半的信號(hào)幅度。這對(duì)于時(shí)鐘數(shù)據(jù)恢復(fù)(CDR)的性能即抖動(dòng)容差、抖動(dòng)傳遞函數(shù)具有負(fù)面影響,而且將涉及到輸出時(shí)鐘抖動(dòng)。因此,時(shí)鐘抖動(dòng)將增加,這又導(dǎo)致抖動(dòng)容差降低。
現(xiàn)有技術(shù)中的文獻(xiàn)US 2005/0271169 A1公開了一種包括判決反饋均衡器(DFE)的線性相位檢測(cè)器。然而,如上所述,線性相位檢測(cè)器(與數(shù)字或者二進(jìn)制相位檢測(cè)器相對(duì)照)一般不太適合于甚高數(shù)據(jù)速率。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種容許色散的二進(jìn)制相位檢測(cè)器,由此即使在高比特速率時(shí)仍然支持二進(jìn)制相位檢測(cè)和時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備的改進(jìn)性能。
根據(jù)本發(fā)明的第一方面,此目的通過提供一種二進(jìn)制相位檢測(cè)設(shè)備來實(shí)現(xiàn),該二進(jìn)制相位檢測(cè)設(shè)備包括第一判決反饋均衡器和與第一判決反饋均衡器并聯(lián)連接的第二判決反饋均衡器,其中第一判決反饋均衡器和第二判決反饋均衡器的相應(yīng)輸出被分別地輸入到第一觸發(fā)器和第二觸發(fā)器。
根據(jù)本發(fā)明的第二方面,該目的還通過一種時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備來實(shí)現(xiàn),該時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備包括根據(jù)本發(fā)明所述第一方面的二進(jìn)制相位檢測(cè)設(shè)備,還包括用于輸入二進(jìn)制數(shù)據(jù)信號(hào)的數(shù)據(jù)輸入端子和用于將時(shí)鐘信號(hào)輸入到二進(jìn)制相位檢測(cè)設(shè)備中的參考時(shí)鐘,其中二進(jìn)制相位檢測(cè)設(shè)備的二進(jìn)制傳遞信號(hào)被饋送到電荷泵,所述電荷泵還連接于用于控制其特性的所述參考時(shí)鐘。
根據(jù)本發(fā)明的第三方面,該目的還通過一種根據(jù)二進(jìn)制數(shù)據(jù)信號(hào)恢復(fù)時(shí)鐘數(shù)據(jù)的方法實(shí)現(xiàn),該方法包括以下步驟將所述數(shù)據(jù)信號(hào)饋送到第一判決反饋均衡器和第二判決反饋均衡器,并且分別將第一判決反饋均衡器和第二判決反饋均衡器的相應(yīng)輸出饋送到第一觸發(fā)器和第二觸發(fā)器。
因此,根據(jù)本發(fā)明的基本理念,替代了在常規(guī)二進(jìn)制相位檢測(cè)器情況下的簡(jiǎn)易判決觸發(fā)器(DFF),而使用第一和第二判決反饋均衡器(DFE),這有效地提供了輸入數(shù)據(jù)信號(hào)的移位,進(jìn)而促成本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備的傳遞曲線的改進(jìn)(二進(jìn)制)性能,即使在存在例如由于PMD而嚴(yán)重失真的數(shù)據(jù)信號(hào)時(shí)仍然如此。這也促成了改進(jìn)CDR性能。
可以使用最小均方(LMS)算法來實(shí)現(xiàn)第一和/或第二判決反饋均衡器的控制,所述算法優(yōu)選地通過控制單元來執(zhí)行,該控制單元比較判決反饋均衡器的輸入和輸出信號(hào),并且通過最小化這兩個(gè)信號(hào)之間偏差的平方來為判決反饋均衡器相應(yīng)地確定適當(dāng)?shù)目刂茀?shù)。
在根據(jù)本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備的又一實(shí)施例中,至少第一判決反饋均衡器包括觸發(fā)器,該觸發(fā)器的輸出通過反饋路徑連接于所述觸發(fā)器的輸入。在根據(jù)本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備的另一實(shí)施例中,該反饋路徑包括有效地用作反饋濾波器并且適于將觸發(fā)器的輸出與至少一個(gè)加權(quán)系數(shù)C相乘的乘法器。如前所述,所述系數(shù)優(yōu)選地使用由所述控制單元執(zhí)行的LMS算法來確定,而且一般其包含于0與0.5之間,即0<C<0.5。在還包括第二判決反饋均衡器的本發(fā)明實(shí)施例中,優(yōu)選地以類似的方式設(shè)計(jì)該第二判決反饋均衡器及其相應(yīng)的反饋路徑。
在上述實(shí)施例中,判決反饋均衡器已經(jīng)被設(shè)計(jì)成模擬反饋均衡器。作為備選,在根據(jù)本發(fā)明的另一實(shí)施例中至少第一判決反饋均衡器可以被設(shè)計(jì)成包括兩個(gè)觸發(fā)器的數(shù)字反饋均衡器,這兩個(gè)觸發(fā)器并聯(lián)連接而且分別耦合到與另一觸發(fā)器串聯(lián)連接的多路復(fù)用器,這一點(diǎn)為本領(lǐng)域技術(shù)人員所知而且例如在以下出版物中有描述“Techniques forHigh-speed Implementation of Non-linear Cancellation(用于非線性抵消的高速實(shí)施的技術(shù))”Kasturia等人,IEEE Journal on Selected Areas inCommunications,1991年6月第9卷第5期第711-717頁。在本發(fā)明的背景下,優(yōu)選地以相似的方式設(shè)計(jì)第二判決反饋均衡器。
在根據(jù)本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備的另一實(shí)施例中,第一判決反饋均衡器和第二觸發(fā)器的相應(yīng)輸出在第一邏輯門、特別是在XOR門處被組合。另外,第一和第二觸發(fā)器的相應(yīng)輸出在第二邏輯門、特別是在XOR門處被組合。此外,第一和第二邏輯門的相應(yīng)輸出被組合以生成二進(jìn)制傳遞信號(hào)。如前所述,該二進(jìn)制傳遞信號(hào)分別指示了超前和滯后時(shí)鐘相位,而且可以用于CDR應(yīng)用。
在根據(jù)本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備的另一實(shí)施例中,第一判決反饋均衡器、第二判決反饋均衡器以及第一和第二觸發(fā)器連接于參考時(shí)鐘,以及反相器還被設(shè)置于從參考時(shí)鐘到第二判決反饋均衡器的信號(hào)發(fā)送路徑中。有利地,參考時(shí)鐘被設(shè)計(jì)成壓控振蕩器(VCO)。
根據(jù)參照附圖僅作為例子給出的優(yōu)選實(shí)施例的以下描述,可以獲悉本發(fā)明的更多優(yōu)點(diǎn)和特征。根據(jù)本發(fā)明可以單獨(dú)地或者相結(jié)合地使用在上文中以及在下文中提及的特征。所提及的實(shí)施例不應(yīng)理解為關(guān)于本發(fā)明基本概念的窮盡枚舉而應(yīng)理解為關(guān)于本發(fā)明基本概念的例子。
圖1是包括根據(jù)本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備在內(nèi)的根據(jù)本發(fā)明的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備的優(yōu)選實(shí)施例的電路圖;圖2示出與現(xiàn)有技術(shù)中的相位檢測(cè)器相比較、圖1的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備中包括的根據(jù)本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備的傳遞函數(shù)的圖;以及圖3是與包括眼圖監(jiān)視器的另一數(shù)據(jù)恢復(fù)單元相結(jié)合的根據(jù)本發(fā)明的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備的備選實(shí)施例的抽象示意圖。
具體實(shí)施例方式
圖1示出了根據(jù)本發(fā)明的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1的電子電路圖。時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1包括根據(jù)本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備2。在下文中將針對(duì)時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1不具限制性地描述本發(fā)明的各個(gè)特征,不過這些特征中的許多特征也可以與本發(fā)明的二進(jìn)制相位檢測(cè)設(shè)備2相關(guān)聯(lián)。
時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1具有用于供應(yīng)二進(jìn)制數(shù)據(jù)信號(hào)以便從中獲得時(shí)鐘數(shù)據(jù)恢復(fù)的數(shù)據(jù)輸入端子3。數(shù)據(jù)輸入端子3經(jīng)由具有輸入4a(+)和反相輸入4b(-)的第一求和電路4連接于觸發(fā)器5(判決/延遲觸發(fā)器;DFF)的D輸入。并聯(lián)地,數(shù)據(jù)輸入端子3經(jīng)由具有輸入7a(+)和反相輸入7b(-)的求和電路7連接于DFF 6的D輸入。DFF 5的輸出Q連接于另一DFF 8的D輸入,而DFF 6的輸出Q連接于另一DFF 9的D輸入。DFF 5和DFF 9的相應(yīng)輸出Q連接于其形式為異或(XOR)門10的第一邏輯門的相應(yīng)輸入端子10a、10b,而DFF 8和DFF 9的相應(yīng)輸出Q連接于其形式為異或(XOR)門11的第二邏輯門的相應(yīng)輸入端子11a、11b。
另外,時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1具有時(shí)鐘輸入端子12以便從其形式為壓控振蕩器13(VCO)的參考時(shí)鐘獲得時(shí)鐘信號(hào)。時(shí)鐘輸入端子12連接于DFF 5、DFF 8和DFF 9的相應(yīng)時(shí)鐘(CLK)輸入。在由VCO 13起的信號(hào)發(fā)送路徑14中,即時(shí)鐘輸入端子12到DFF 6的CLK輸入,提供了用于在饋送到DFF 6的CLK輸入之前將參考時(shí)鐘信號(hào)反相的反相器15。
通過具有輸入16a(+)和反相輸入16b(-)的又一求和電路16來組合第一和第二XOR門10、11的相應(yīng)輸出。求和電路16連接于電荷泵17,該電荷泵又連接于用于控制其至少一個(gè)特征如頻率的VCO 13。然而,使用求和電路16來實(shí)現(xiàn)所述輸出組合不是必要的,另一種可能是在電荷泵17之內(nèi)組合來自XOR門10、11的信號(hào),由此省略求和電路16。在所示實(shí)施例中,在DFF 8的輸出Q與第二XOR門11的對(duì)應(yīng)輸入端子11a之間,提供了用于對(duì)端子3處的數(shù)據(jù)輸入進(jìn)行恢復(fù)的又一電路支路18。
描述至此,時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1的配置對(duì)應(yīng)于使用亞歷山大(開關(guān)式)相位檢測(cè)器的常規(guī)時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備的配置,后者的功能為本領(lǐng)域技術(shù)人員所知。與這一點(diǎn)相對(duì)照而且根據(jù)本發(fā)明,圖1的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1還包括經(jīng)由求和電路4的反相輸入4b將DFF 5的輸出Q與同一DFF 5的D輸入相連接的反饋路徑19、19’。在反饋路徑19、19’中,提供了用于在反饋到DFF 5之前利用系數(shù)Ci對(duì)DFF 5的輸出進(jìn)行加權(quán)的乘法器20。根據(jù)本發(fā)明,加權(quán)因子Ci由控制單元21確定而且優(yōu)選地包含于0與0.5之間。為此,可操作地連接控制單元21以便接收在圖1中分別記作D(5)和Q(5)的、輸入到DFF 5的信號(hào)以及DFF 5的輸出信號(hào)。以這一方式,DFF 5和乘法器20——起到反饋濾波器的作用——與求和電路4一起有效地構(gòu)成一個(gè)抽頭的判決反饋均衡器(DFE 1),如在圖1中標(biāo)記為DFE 1的實(shí)線圓圈所示。DFE 1的反饋信號(hào)例如針對(duì)幅度和/或相位將端子3處的數(shù)據(jù)信號(hào)輸入有效地進(jìn)行移位,由此即使存在嚴(yán)重失真的數(shù)據(jù)信號(hào)時(shí),仍然有助于恢復(fù)二進(jìn)制相位檢測(cè)器(PD)的典型傳遞曲線,這一點(diǎn)將在下文中參照?qǐng)D2進(jìn)一步說明。
在圖1的實(shí)施例中,提供了將DFF 6的輸出Q與該DEF的D輸入相連接的又一反饋路徑22、22’,其中在反饋路徑22、22’中設(shè)置了又一乘法器23,以便在經(jīng)由求和電路7的反相輸入7b進(jìn)行反饋之前將DFF 6的輸出信號(hào)與適當(dāng)?shù)南禂?shù)Cj相乘。與上文針對(duì)系數(shù)Ci所作的說明一樣,系數(shù)Cj也由控制單元21確定而且優(yōu)選地包含于0與0.5之間。為此,可操作地連接控制單元21以便接收在圖1中分別記作D(6)和Q(6)的、輸入到DFF 6的信號(hào)以及DFF 6的輸出信號(hào)。以這一方式,DFF 6、乘法器23和求和電路7的組合有效地起到判決單元的作用,該判決單元被設(shè)計(jì)成如在圖1中記作DFE 2的另一判決反饋均衡器。
在求和電路16下游的組合二進(jìn)制傳遞信號(hào)由電荷泵17合成,而且包含時(shí)鐘(VCO)13相對(duì)于數(shù)據(jù)信號(hào)中包含的時(shí)鐘數(shù)據(jù)而言是早還是遲有關(guān)的二進(jìn)制信息。正如本領(lǐng)域技術(shù)人員所知的,所述信息可以用來控制VCO 13以及由此建立CDR鎖定,使得可以在支路18恢復(fù)端子3處的數(shù)據(jù)輸入。
在圖1的上述實(shí)施例的范圍中,判決反饋均衡器DFE 1、DFE 2是例如適合于光學(xué)數(shù)據(jù)信號(hào)單模數(shù)據(jù)傳輸?shù)膯纬轭^均衡器。在原理上,特別是對(duì)于多模傳輸而言,提供具有較大數(shù)目的抽頭的判決反饋均衡器同樣是可能的。
圖1的判決反饋均衡器DFE 1、DFE 2也可以稱作模擬判決反饋均衡器。正如本領(lǐng)域技術(shù)人員將理解到的,判決反饋均衡器DFE 1、DFE 2在原理上可選擇地被設(shè)計(jì)成如上所述的數(shù)字判決反饋均衡器。
圖2示出了常規(guī)二進(jìn)制PD與如在根據(jù)本發(fā)明的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1中包含的二進(jìn)制PD2相比較的傳遞曲線。假設(shè)端子3處的數(shù)據(jù)信號(hào)輸入例如由于偏振模式色散(PMD)而嚴(yán)重失真,即100%的DGD(差分群延遲)和Γ=0.5的正交偏振模式之間的功率分配因子。這意味著與非失真數(shù)據(jù)信號(hào)相比較,僅存在半數(shù)跳變,其僅具有一半的正常幅度。在圖2中,標(biāo)記為S1的黑色實(shí)曲線圖示了常規(guī)二進(jìn)制PD在如上所述的失真數(shù)據(jù)信號(hào)情況下的性能。在圖2中,相對(duì)于皮秒(ps)為單位測(cè)量的相位差繪出了任意單位的相對(duì)輸出。傳遞曲線S1不再是二進(jìn)制的而是呈現(xiàn)出有所降低的輸出電平,由此導(dǎo)致歸因于不良/含糊相位檢測(cè)的降級(jí)的CDR性能。利用包括至少一個(gè)判決反饋均衡器而不是簡(jiǎn)易D觸發(fā)器的如本文中提出的二進(jìn)制相位檢測(cè)器2,獲得了標(biāo)記為S2的二進(jìn)制實(shí)曲線。曲線S2示出了高性能CDR所需的二進(jìn)制特性。請(qǐng)注意在圖2中,為了較好的可視性,曲線S2已經(jīng)移位180°即進(jìn)行了反相。另外,圖2中的虛曲線S3圖示了對(duì)于現(xiàn)有技術(shù)中的二進(jìn)制PD在它的輸入處有非失真二進(jìn)制數(shù)據(jù)信號(hào)時(shí)的理論傳遞曲線。正如從本圖中可以推斷的,在這里所提出的二進(jìn)制PD的失真之下的性能接近于現(xiàn)有技術(shù)中的PD在沒有失真時(shí)的性能。
正如從上面給出的圖1描述中將理解到的,利用了時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1的所示實(shí)施例以便恢復(fù)在端子3本身處的二進(jìn)制數(shù)據(jù)輸入(經(jīng)由支路18)以及恢復(fù)其中所含的時(shí)鐘數(shù)據(jù)。圖3示意性地示出了根據(jù)本發(fā)明的備選實(shí)施例,其中通過將在下文中描述的又一數(shù)據(jù)恢復(fù)單元24來實(shí)現(xiàn)實(shí)際的數(shù)據(jù)恢復(fù)。在圖3中已經(jīng)為與圖1相似的單元分配以相同的參考標(biāo)號(hào)。
根據(jù)圖3,提供了還包括二進(jìn)制相位檢測(cè)設(shè)備2’的時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1’。二進(jìn)制相位檢測(cè)設(shè)備2’與圖1的二進(jìn)制相位檢測(cè)設(shè)備2相同,除了在圖3的二進(jìn)制相位檢測(cè)設(shè)備2’中沒有提供數(shù)據(jù)恢復(fù)支路(參見圖1中的參考標(biāo)號(hào)18)。與時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備1’并聯(lián)地,提供有所述數(shù)據(jù)恢復(fù)單元24,該數(shù)據(jù)恢復(fù)單元的優(yōu)選實(shí)現(xiàn)形式為具有模擬反饋(參見上文)的判決反饋均衡器25和與DFE 25并聯(lián)連接的眼圖監(jiān)視器26,該眼圖監(jiān)視器用于優(yōu)化DFE 25的控制/濾波器參數(shù),比如閾值和/或?yàn)V波器系數(shù)。這樣的單元已經(jīng)在以本申請(qǐng)人的名義于2005年8月2提交的題目為“Receiver for an optical signal(用于光學(xué)信號(hào)的接收器)”的歐洲專利申請(qǐng)05291661.6中有所描述,將該申請(qǐng)的完整公開通過參考結(jié)合于本文中。正如從圖3中可以推斷的,二進(jìn)制相位檢測(cè)設(shè)備2’由此專用于時(shí)鐘恢復(fù),而數(shù)據(jù)恢復(fù)單元24用于根據(jù)二進(jìn)制輸入信號(hào)的任何進(jìn)一步數(shù)據(jù)恢復(fù)。
優(yōu)選地而不具限制性地,二進(jìn)制相位檢測(cè)設(shè)備2’和數(shù)據(jù)恢復(fù)單元24共用公共參考時(shí)鐘(VCO)13’以及公共控制單元21’。
權(quán)利要求
1.一種二進(jìn)制相位檢測(cè)設(shè)備(2),其特征在于-第一判決反饋均衡器(DFE 1),以及-與所述第一判決反饋均衡器并聯(lián)連接的第二判決反饋均衡器(DFE 2),其中所述第一判決反饋均衡器和所述第二判決反饋均衡器的相應(yīng)輸出(Q)被分別地輸入到第一觸發(fā)器(8)和第二觸發(fā)器(9)。
2.如權(quán)利要求1所述的設(shè)備,其中至少所述第一判決反饋均衡器(DFE 1)包括觸發(fā)器(5),所述觸發(fā)器的輸出(Q)通過反饋路徑(19,19’)連接于所述觸發(fā)器的輸入(D)。
3.如權(quán)利要求2所述的設(shè)備,其中所述反饋路徑(19,19’)包括適于將所述觸發(fā)器(5)的輸出與至少一個(gè)加權(quán)系數(shù)(Ci)相乘的乘法器(20)。
4.如權(quán)利要求1所述的設(shè)備,其中至少所述第一判決反饋均衡器(DFE 1)包括并聯(lián)連接的并且分別耦合到多路復(fù)用器的兩個(gè)觸發(fā)器。
5.如權(quán)利要求1所述的設(shè)備,其中所述第一判決反饋均衡器(DFE1)和所述第二觸發(fā)器(9)的相應(yīng)輸出(Q)在第一邏輯門、特別是在XOR門(10)處被組合,其中所述第一觸發(fā)器(8)和第二觸發(fā)器(9)的相應(yīng)輸出在第二邏輯門、特別是在XOR門(11)處被組合,以及其中所述第一邏輯門(10)和第二邏輯門(11)的相應(yīng)輸出被組合以產(chǎn)生二進(jìn)制傳遞信號(hào)。
6.如權(quán)利要求1所述的設(shè)備,其中所述第一判決反饋均衡器(DFE1)、所述第二判決反饋均衡器(DFE 2)以及所述第一觸發(fā)器(8)和第二觸發(fā)器(9)連接于參考時(shí)鐘(13),以及反相器(15)還被設(shè)置于從所述參考時(shí)鐘(13)到所述第二判決反饋均衡器(DFE 2)的信號(hào)發(fā)送路徑(14)中。
7.一種時(shí)鐘數(shù)據(jù)恢復(fù)設(shè)備(1),包括根據(jù)權(quán)利要求1至6中任一權(quán)利要求所述的二進(jìn)制相位檢測(cè)設(shè)備(2)、用于輸入二進(jìn)制數(shù)據(jù)信號(hào)的數(shù)據(jù)輸入端子(3)和用于將時(shí)鐘信號(hào)輸入到所述二進(jìn)制相位檢測(cè)設(shè)備(2)中的參考時(shí)鐘(13),其中所述二進(jìn)制相位檢測(cè)設(shè)備(2)的二進(jìn)制傳遞信號(hào)被饋送到電荷泵(17),所述電荷泵還連接于用于控制其特性的所述參考時(shí)鐘(13)。
8.一種根據(jù)二進(jìn)制數(shù)據(jù)信號(hào)恢復(fù)時(shí)鐘數(shù)據(jù)的方法,包括以下步驟-將所述二進(jìn)制數(shù)據(jù)信號(hào)饋送到第一判決反饋均衡器(DFE 1)和第二判決反饋均衡器(DFE 2),-分別將所述第一判決反饋均衡器(DFE 1)和所述第二判決反饋均衡器(DFE 2)的相應(yīng)輸出(Q)饋送到第一觸發(fā)器(8)和第二觸發(fā)器(9)。
全文摘要
一種二進(jìn)制相位檢測(cè)設(shè)備(2)包括與可以設(shè)計(jì)成第二判決反饋均衡器的判決單元(DFE 2)并聯(lián)連接的第一判決反饋均衡器(DFE 1)。第一判決反饋均衡器和判決單元的相應(yīng)輸出(Q)被分別輸入到第一觸發(fā)器(8)和第二觸發(fā)器(9)。使用這一配置,所提出的二進(jìn)制相位檢測(cè)設(shè)備克服了在存在例如由于偏振模式色散(PMD)而嚴(yán)重失真的輸入信號(hào)時(shí)常規(guī)二進(jìn)制相位檢測(cè)器的不足,這實(shí)現(xiàn)了具有增強(qiáng)的色散容許度的高性能時(shí)鐘數(shù)據(jù)恢復(fù)(CDR)。
文檔編號(hào)H03L7/091GK101026449SQ200710001390
公開日2007年8月29日 申請(qǐng)日期2007年1月12日 優(yōu)先權(quán)日2006年1月26日
發(fā)明者貝恩德·弗朗茨 申請(qǐng)人:阿爾卡特朗訊