亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

復(fù)用器的制作方法

文檔序號:7540444閱讀:124來源:國知局

專利名稱::復(fù)用器的制作方法
技術(shù)領(lǐng)域
:本發(fā)明涉及一種復(fù)用器。具體地,但不排他地,本發(fā)明涉及一種高頻(HF)復(fù)用器,被設(shè)置為選擇性地將一個(gè)或更多輸入信道與一個(gè)或更多輸出信道相連接。
背景技術(shù)
:復(fù)用器被設(shè)置為響應(yīng)一個(gè)或更多控制信號,選擇性地將輸入信道與輸出信道相連接。例如,4:2復(fù)用器被設(shè)置為響應(yīng)提供給復(fù)用器的控制信號,選擇性地將4個(gè)輸入信道與2個(gè)輸出信道相連接。典型地,控制信號從外部電路提供給復(fù)用器。輸入信道和輸出信道的數(shù)量可以任意。復(fù)用器可以被設(shè)置為選擇性地將多個(gè)輸入信道和較少的輸出信道相連接??蛇x地,復(fù)用器可以被設(shè)置為選擇性地將一個(gè)或更多輸入信道與更大數(shù)量的輸出信道相連接。復(fù)用器通常用在計(jì)算機(jī)和其他電子設(shè)備中,用于在不同的元件之間路由信號,例如在數(shù)據(jù)總線上路由信號,以減少所需的連接數(shù)量。復(fù)用器也通常用在通信網(wǎng)絡(luò)中,用于減少遠(yuǎn)距離通信所需的信道數(shù)量,從而提供了成本的節(jié)約。在復(fù)用器中,能夠?qū)⑷我馑x的輸入信道與任意所選的輸出信道相連接是有利的。對于適于承載HF信號的復(fù)用器,隨著頻率的提高,保持信道之間的隔離變得越發(fā)困難。若信道沒有被正確隔離,則信道之間會發(fā)生串話干擾。對于高于100MHz頻率的信號,良好的隔離變得尤其困難,因此隨著頻率的提高,串話干擾變得越發(fā)普遍。已知的HF復(fù)用器典型地包括多個(gè)構(gòu)造在印刷電路板上的分立元件。因此,當(dāng)將這些元件互連時(shí),由于元件之間的信號通路彼此接近或彼此交叉,這就成為問題。隨著信號信道數(shù)量的增加,這個(gè)問題變得越發(fā)嚴(yán)重。
發(fā)明內(nèi)容本發(fā)明的目的是消除或減輕此處或其它說明的現(xiàn)有技術(shù)的一個(gè)或更多問題。根據(jù)本發(fā)明的第一方面,提供了具有M個(gè)高頻輸入信道和N個(gè)高頻輸出信道的復(fù)用器,包括N個(gè)路由控制輸入;檢測器,被設(shè)置為接收控制輸入或每個(gè)控制輸入上的控制信號;所述控制信號表示復(fù)用器輸入信道和輸出信道之間的所需連接;以及解碼器,被設(shè)置為解碼接收到的控制信號并產(chǎn)生開關(guān)控制信號,以便響應(yīng)解碼后的控制信號選擇性地將輸入信道與輸出信道相連接;其中復(fù)用器集成在單個(gè)芯片上。本發(fā)明的實(shí)施例的優(yōu)點(diǎn)在于,通過在單個(gè)芯片上集成檢測器和解碼器,降低了信道之間的串話干擾。這是由于簡化了復(fù)用器安裝在其上的印刷電路板的信道路由要求。通過將整個(gè)檢測器/解碼器功能與每信道單個(gè)控制管腳集成,降低了PCB設(shè)計(jì)復(fù)雜度,提供了成本的節(jié)約。此外,這減少了復(fù)用器上所需管腳的數(shù)量,減小了芯片、封裝和板的大小,再次提供了成本的節(jié)約。優(yōu)選地,復(fù)用器適于接受輸入信道上高達(dá)3GHz頻率的輸入信號,以及輸出高達(dá)3GHz頻率的輸出信號。優(yōu)選地,復(fù)用器被設(shè)置在封裝中,使輸入信道和輸出信道被設(shè)置為關(guān)于封裝的對角線軸對稱。有利地,這有利于在印刷電路板的任一側(cè)堆疊兩個(gè)復(fù)用器。一個(gè)復(fù)用器可以關(guān)于對角線軸旋轉(zhuǎn)180°。優(yōu)選地,每個(gè)輸入信道與輸入緩沖開關(guān)相連接,每個(gè)輸入緩沖開關(guān)被設(shè)置為響應(yīng)開關(guān)控制信號,將所關(guān)聯(lián)的輸入信道與一個(gè)或更多輸出信道相連接。開關(guān)控制信號可以適于響應(yīng)合適的開關(guān)控制信號,將輸入信道與輸出信道斷開,并運(yùn)行在功率節(jié)約模式。每個(gè)輸入緩沖開關(guān)可以適于在不處于功率節(jié)約模式時(shí)放大輸入信道上的輸入信號。優(yōu)選地,每個(gè)輸入緩沖開關(guān)適于為輸入信道提供匹配輸入信道阻抗的輸入阻抗。優(yōu)選地,復(fù)用器還包括接口,適于從解碼器接收開關(guān)控制信號,并產(chǎn)生適合的模擬電壓電平,以便驅(qū)動每個(gè)輸入緩沖級內(nèi)的晶體管。優(yōu)選地,復(fù)用器還包括邏輯控制輸入,其中復(fù)用器適于根據(jù)邏輯控制輸入上接收的邏輯控制信號,改變輸入信道至輸出信道間的選擇性連接。改變邏輯控制信號的狀態(tài)可以反轉(zhuǎn)輸入信道至輸出信道間的連接順序??梢杂信紨?shù)數(shù)量的輸入信道??梢杂信紨?shù)數(shù)量的輸出信道??梢杂?個(gè)輸入信道和2個(gè)輸出信道??刂菩盘柨梢园―C電壓電平。檢測器可以適于檢測DC電壓電平是高于還是低于閾值電壓。檢測器可以適于將DC電壓電平與閾值范圍進(jìn)行比較。控制信號可以包括或還包括AC電壓信號。檢測器可以適于檢測AC電壓信號是高于還是低于預(yù)定頻率的閾值幅度。預(yù)定頻率可以包括預(yù)定頻帶??刂菩盘柨梢园ǘ鄠€(gè)AC電壓信號。優(yōu)選地,復(fù)用器還包括N個(gè)輸出級,每個(gè)輸出級驅(qū)動所關(guān)聯(lián)的輸出信道。每個(gè)輸入信道可以能夠與每個(gè)輸出級連接,每個(gè)輸出級適于用輸入信道上接收到的輸入信號來驅(qū)動所關(guān)聯(lián)的輸出信道。每個(gè)輸出級可以包括至少一個(gè)輸出晶體管,在輸出晶體管或每個(gè)輸出晶體管內(nèi)流動的電流由低頻反饋環(huán)路通過將輸出晶體管或每個(gè)輸出晶體管內(nèi)的電流與參考電流進(jìn)行比較來控制。優(yōu)選地,每個(gè)輸出級適于為輸出信道提供匹配輸出信道阻抗的輸出阻抗。根據(jù)本發(fā)明的第二方面,提供了一種復(fù)用器裝置,包括根據(jù)權(quán)利要求3的安裝在印刷電路板上的一對復(fù)用器,所述復(fù)用器被放置在印刷電路板的相反側(cè),一個(gè)復(fù)用器相對于另一個(gè)復(fù)用器關(guān)于對角線軸旋轉(zhuǎn)180。。這對復(fù)用器的輸入可以通過印刷電路板連接在一起,形成具有M個(gè)輸入和2N個(gè)輸出的復(fù)用器?,F(xiàn)在,參照附圖,僅以實(shí)施例的方式描述本發(fā)明,其中-圖1示意性示出了根據(jù)本發(fā)明的實(shí)施例的復(fù)用器;圖2示意性示出了圖1的復(fù)用器的部分;以及圖3示意性示出了圖1的復(fù)用器的芯片封裝。具體實(shí)施例方式設(shè)計(jì)HF復(fù)用器的關(guān)鍵參數(shù)是輸入和輸出信道之間的隔離。由于在集成電路安裝在其中的封裝中的集成電路內(nèi)出現(xiàn)的耦合,以及由于封裝被安裝在印刷電路板上的方式,可能發(fā)生互信道干擾。對于根據(jù)本發(fā)明的實(shí)施例的復(fù)用器,輸入和輸出信道之間的隔離被最大化。具體地,這是通過考慮以下事實(shí)來實(shí)現(xiàn)的集成電路布圖和封裝的選擇和管腳的分配形成了集成電路設(shè)計(jì)的重要部分,應(yīng)當(dāng)對高達(dá)HF的不穩(wěn)定性不再危險(xiǎn)的頻率整體進(jìn)行建模。根據(jù)本發(fā)明的實(shí)施例的復(fù)用器被設(shè)計(jì)為工作在3GHz。因此,對高達(dá)約5GHz的復(fù)用器的建模確保了復(fù)用器滿足所需的設(shè)備參數(shù)并提供HF穩(wěn)定性。其他重要的參數(shù)包括寬帶增益平坦性、輸入和輸出阻抗以及噪聲和失真性能。這些參數(shù)可以通過根據(jù)這樣的復(fù)用器模型設(shè)計(jì)復(fù)用器來優(yōu)化。圖1示出了根據(jù)本發(fā)明的實(shí)施例的構(gòu)造為單個(gè)芯片的4:2HF復(fù)用器。復(fù)用器1具有4個(gè)HF輸出2(分別表示為2a至2d),以及兩個(gè)HF輸出3(分別表示為3a和3b)。復(fù)用器1具有兩個(gè)路由控制輸入4(分別表示為4a和4b)。路由控制輸入4為檢測器/解碼器5提供控制信號。檢測器/解碼器5也具有進(jìn)一步的邏輯控制輸入6。邏輯控制輸入6允許HF輸入2的序列邏輯反轉(zhuǎn),如以下所述。檢測器/解碼器5適于檢測路由控制輸入4接收的單個(gè)或多個(gè)AC頻率和/或DC電平的形式的控制信號。這些控制信號從控制復(fù)用器的外部電路(未示出)提供給復(fù)用器l。在圖l所示的本發(fā)明的實(shí)施例中,控制信號在路由控制線4上被提供為DC電平和/或AC頻率。例如,對每個(gè)管腳,檢測器/解碼器5可以適于檢測單個(gè)DC電平或單個(gè)AC電平。若所檢測的DC電平小于或等于14V,這對應(yīng)于邏輯低。若DC電平大于或等于15V,這對應(yīng)于邏輯高。AC信號可以在22kHz附近的通帶內(nèi)測量。若AC信號的幅度大于或等于300mVpp,這對應(yīng)于邏輯高。若AC信號的幅度小于或等于100mVpp,這對應(yīng)于邏輯低。本領(lǐng)域技術(shù)人員可以認(rèn)識到,檢測器/解碼器5可以被設(shè)置為同時(shí)檢測其他頻率上的或其他頻率附近的AC信號。檢測器/解碼器5可以進(jìn)一步被設(shè)置為在對應(yīng)于不同輸入值的DC電壓電平范圍之內(nèi)進(jìn)行區(qū)分。檢測器/解碼器5設(shè)置檢測的DC和AC信號可以隨時(shí)間改變。按照這種方式,檢測器/解碼器能夠基于多個(gè)DC和AC信號在每個(gè)路由控制輸入4上的無或有來接收多個(gè)比特控制信號。提供給每個(gè)路由控制輸入4的DC和AC信號可以選擇性地分別被稱為極化和音調(diào)信號。HF輸入2由輸入緩沖開關(guān)7接收。輸入緩沖開關(guān)7由開關(guān)控制信號8控制,開關(guān)控制信號8由檢測器/解碼器5響應(yīng)路由控制輸入4上接收到的控制信號而提供。開關(guān)控制信號8選擇性地轉(zhuǎn)換HF輸入至兩個(gè)輸出級9(分別表示為9a和9b)。輸入緩沖開關(guān)7也預(yù)放大了HF輸入信號。輸出級9提供了HF輸出3上的輸出信號。每個(gè)HF輸出信道3僅需要一個(gè)路由控制輸入4,但是也可以提供附加的路由控制輸入。這是因?yàn)槊總€(gè)路由控制輸入4承載DC和AC分量形式的多個(gè)控制信號。檢測器/解碼器的功能特定對應(yīng)于復(fù)用器所計(jì)劃的應(yīng)用。圖l的示例實(shí)施例可以簡單地?cái)U(kuò)展至任何輸入和輸出數(shù)量。這是因?yàn)榭刂菩盘栍赏獠刻峁┙o每個(gè)路由控制輸入4。解碼器可以簡單地被修改為適于其他輸入和輸出的組合。也可以使用其他AC信令方法,這樣需要修改檢測器/解碼器5。本發(fā)明不局限于任何具體的信令方法。圖I的路由控制輸入和信號的設(shè)置僅作為示例。通過將檢測器/解碼器5與每個(gè)輸出信道3單個(gè)路由控制輸入4相集成,由于不需要任何外部元件節(jié)約了板的空間和元件成本,因此可以降低PCB設(shè)計(jì)的復(fù)雜度和成本。輸出級9提供了進(jìn)一步的HF輸出信號的放大和線驅(qū)動能力,使得在典型應(yīng)用中不需要復(fù)用器1外部的附加HF線驅(qū)動器。這消除了對PCB上進(jìn)一步的放大器的需求,并從而減低了利用復(fù)用器l的系統(tǒng)的復(fù)雜度和成本?,F(xiàn)在參照圖2,這更詳細(xì)地示出了復(fù)用器的元件。圖1的檢測器/解碼器5被分離為檢測器級10和解碼器11。檢測器級10包括兩個(gè)分離的檢測器10a和10b,每一個(gè)具有路由控制輸入4a和4b之一作為輸入。檢測器10a和10b分別檢測路由控制輸入4a和4b上的控制信號輸入,并將'檢測到的控制信號傳遞給解碼器ll。每個(gè)檢測器10a、10b接受電壓電平和AC信號的組合作為輸入。每個(gè)檢測器獨(dú)立地檢查DC電平是在應(yīng)用指定的閾值(例如14V)之上還是之下,并檢查AC信號是在特定幅度之上還是之下,以及它是否在可接受的頻率范圍之內(nèi)(例如在22kHz處》300mVpp)。檢測器也具有輸入濾波器,被設(shè)置為拒絕可能出現(xiàn)的其他干擾信號。從檢測器10傳遞至解碼器11的檢測到的控制信號是數(shù)字信號,可能在多個(gè)控制線上。解碼器ll對控制信號進(jìn)行解碼以產(chǎn)生所需的真值表。解碼器ll具有另一輸入邏輯控制輸入6。邏輯控制輸入6用于對每個(gè)輸出信道3反轉(zhuǎn)真值表,使得為每個(gè)輸出信道選擇的輸入信道2在邏輯控制輸入6的輸入狀態(tài)改變時(shí)改變。對圖1和2中的4:2復(fù)用器的真值表如下所示真值表,輸出信道3a<table>tableseeoriginaldocumentpage10</column></row><table>真值表,輸出信道3b<table>tableseeoriginaldocumentpage11</column></row><table>解碼后的信號被發(fā)送至接口12。接口12將數(shù)字解碼后的信號轉(zhuǎn)換為適合的模擬電平,用以驅(qū)動輸入緩沖開關(guān)7內(nèi)的模擬開關(guān)。用于輸入緩沖開關(guān)7的所需模擬驅(qū)動電壓是應(yīng)用特定的。被示為圖1中的單個(gè)元件的輸入緩沖開關(guān)7實(shí)際上它包括用于每個(gè)HF輸入2a至2d的分離輸入緩沖開關(guān)(分別表示為7a至7d)。根據(jù)通過接口傳遞至每個(gè)輸入緩沖開關(guān)的開關(guān)控制信號8,輸入緩沖開關(guān)可以將HF輸入信號傳遞至輸出級9a或9b中任一或兩者。開關(guān)控制信號8可以在多個(gè)控制線上被傳遞至每個(gè)輸入緩沖開關(guān)7。復(fù)用器l具有靜電放電(ESD)保護(hù)電路,以防止對內(nèi)部元件發(fā)生損害。ESD保護(hù)電路與輸入信道2、輸出信道3、路由控制輸入4和邏輯控制輸入6中的每個(gè)相連接。輸入緩沖開關(guān)7被設(shè)置為由來自接口12的控制信號決定,將相應(yīng)HF輸入2上的信號連接到第一輸出級9a、第二輸出級9b、或不連接到任何輸出級。當(dāng)輸入緩沖開關(guān)被設(shè)置為不將其輸入傳遞至輸出級,它們可以被設(shè)置為進(jìn)入功率節(jié)約模式。在功率節(jié)約模式下,輸入緩沖開關(guān)內(nèi)的不使用的信號電路部分被切換至零功率靜止設(shè)置。這樣關(guān)閉了正常的輸入級,輸入緩沖開關(guān)7的切換后的輸出級,并開啟了交替的低功率有效輸入級,交替的低功率有效輸入級維持與輸入信道2匹配的所需輸入阻抗。當(dāng)需要輸入緩沖開關(guān)7將其輸入信號路由至輸出級9時(shí),內(nèi)部預(yù)放大器為輸入信道提供了適合的匹配輸入阻抗,并放大具有可接受噪聲性能的HF信號。在圖1和2所示的本發(fā)明的實(shí)施例中,噪聲性能可以小于或等于15dB。每個(gè)輸入緩沖開關(guān)7的輸入阻抗被選擇為匹配所連接的HF輸入信道2的特性(標(biāo)稱為50Ohms)。放大的輸入信號被提供給兩個(gè)開關(guān)緩沖級(在輸入緩沖開關(guān)7內(nèi)部),根據(jù)從接口12接收的開關(guān)控制信號8,可以激活兩個(gè)開關(guān)緩沖級的兩者、其一或兩種都不激活。每個(gè)開關(guān)緩沖級具有與輸出級9之一連接的輸出,使得每個(gè)輸出級9具有與每個(gè)輸入緩沖開關(guān)7相連接的輸入。若輸入緩沖開關(guān)7的輸入沒有被路由至輸出級9的其一或兩者,則信號由開關(guān)緩沖級的其一或兩者阻斷。輸入緩沖開關(guān)由從接口12接收的開關(guān)控制信號8控制,從而最終由檢測器10所檢測到的控制信號控制。復(fù)用器1的HF功能被設(shè)計(jì)為關(guān)于封裝對角線對稱。復(fù)用器1被設(shè)置為使得一對復(fù)用器可以在PCB的任一側(cè)垂直堆疊,用于為兩個(gè)4:2復(fù)用器提供小的形狀因數(shù)的封裝??蛇x地,輸入2通過板電連接在一起。當(dāng)輸入2這樣連接時(shí),這提供了4:4的復(fù)用器,具有與分離的兩個(gè)設(shè)備相同的真值表。當(dāng)它們不這樣連接時(shí),這提供了兩個(gè)獨(dú)立的4:2復(fù)用器。選擇封裝關(guān)于對角線對稱,使得對于4:2復(fù)用器,兩個(gè)輸出可以在四方封裝的相鄰邊上,4個(gè)輸入在另外一對相鄰的邊上。由于輸入和輸出分開盡可能遠(yuǎn),這樣封裝隔離的貢獻(xiàn)是最大的。有利地,按照這種方式堆疊復(fù)用器提供了簡單而有效率的板布局。所有4個(gè)復(fù)用器輸出信道的真值表如同以上所示的兩個(gè)復(fù)用器。由于在PCB的相反側(cè)的設(shè)備相對于彼此翻轉(zhuǎn),通過為邏輯控制輸入6選擇相反的邏輯狀態(tài),恢復(fù)了相同序列的輸入。真值表(其中3x—1、4x—l和3x—2、"_2分別是指PCB的相反側(cè))可以是真值表,輸出信道3a—1<table>tableseeoriginaldocumentpage13</column></row><table>真值表,輸出信道3b—2<table>tableseeoriginaldocumentpage13</column></row><table>真值表,輸出信道3b—1<table>tableseeoriginaldocumentpage13</column></row><table>真值表,輸出信道3b—2<table>tableseeoriginaldocumentpage13</column></row><table>輸出不必須是對稱設(shè)置的,這是因?yàn)樗鼈兪潜舜霜?dú)立使用的。在本示例中,由于有兩個(gè)輸出,它們在最優(yōu)管腳設(shè)置中是對稱的。輸出級9總是有效的(active)。也就是說,每個(gè)輸出級9總是由所選的輸入緩沖開關(guān)7驅(qū)動。每個(gè)輸出級從4個(gè)輸入緩沖開關(guān)7中的有效的一個(gè)接受信號,并以適合匹配的輸出阻抗(在本示例中標(biāo)稱為75ohms)和低失真(在本示例中典型地第三階失真(IP3)約為16dBm)驅(qū)動與輸出信道3連接的輸出負(fù)載。輸出級9內(nèi)的輸出晶體管中的電流由低頻反饋環(huán)路控制。低頻反饋環(huán)路通過與參考電流比較,將實(shí)際電流強(qiáng)制為所需的電平。這允許了在相對不規(guī)則的供電電壓下運(yùn)行。通帶中輸出級的性能由負(fù)反饋決定,負(fù)反饋也對每個(gè)輸出級9提供了如輸入緩沖開關(guān)7的輸出所看到的所控制的輸入阻抗。這樣降低了輸入緩沖開關(guān)7和輸出級9的互相依賴。現(xiàn)在參照圖3,這示意性示出了針對圖1和2所示的復(fù)用器的實(shí)現(xiàn)方式的輸入和輸出封裝管腳的設(shè)置。對應(yīng)的輸入和輸出使用相同的參考標(biāo)號。輸入和輸出關(guān)于復(fù)用器1的對角線軸20對稱設(shè)置。這是為了確保兩個(gè)復(fù)用器可以通過將一個(gè)關(guān)于對角線軸20翻轉(zhuǎn)180。而堆疊在PCB的相反側(cè)。通過這樣做,輸入2和輸出3正確排列,使得在需要時(shí),輸入可以通過PCB連接在一起。通過確保在第一復(fù)用器上的邏輯控制輸入6與在第二復(fù)用器上的邏輯控制輸入6處于不同的邏輯狀態(tài),被路由至輸出的輸入在復(fù)用器之一上反轉(zhuǎn)。這意味著,輸入可以被連接在一起,仍然確保了每個(gè)復(fù)用器的正確工作。沿著復(fù)用器l的右手側(cè)和底側(cè)是輸入信道2a至2d。與每個(gè)輸入信道2相關(guān)聯(lián)的是對應(yīng)的電壓地和電壓供給(例如分別表示為G2a和V^)。這些電壓供給及接地連接為與每個(gè)輸入信道2相關(guān)聯(lián)的輸入緩沖開關(guān)7提供了供電電源??刂戚斎?a和4b分別在左手側(cè)和頂側(cè),關(guān)于對角線軸20鏡像對稱。邏輯控制輸入6在頂側(cè)示出。在左側(cè)的電壓供給V6和接地連接G6為檢測器10、解碼器11和接口12提供了電壓供給。輸出信道3a、3b和對應(yīng)的電壓地和電壓供給(例如分別表示為G3a和V3a)分別在左手側(cè)和頂側(cè),也關(guān)于對角線軸20鏡像對稱。雖然在上述本發(fā)明的實(shí)施例中,復(fù)用器被描述為4:2復(fù)用器,然而也可以有任何數(shù)量的輸入和輸出,這對本領(lǐng)域技術(shù)人員是顯而易見的。對于其中兩個(gè)復(fù)用器垂直堆疊并具有連接的輸入(一個(gè)設(shè)備的輸入反轉(zhuǎn))的本發(fā)明的實(shí)施例,輸入必須是對稱設(shè)置的,因此必須是2的倍數(shù)。否則,輸入和輸出的數(shù)量只受封裝的考慮的限制。通過此處的教導(dǎo),本發(fā)明的其他不背離所附權(quán)利要求的范圍的修改和應(yīng)用對本領(lǐng)域技術(shù)人員是顯而易見的。權(quán)利要求1.一種具有M個(gè)高頻輸入信道和N個(gè)高頻輸出信道的復(fù)用器,包括N個(gè)路由控制輸入;檢測器,被設(shè)置為接收該控制輸入或每個(gè)控制輸入上的控制信號,所述控制信號表示復(fù)用器輸入信道和輸出信道之間所需的連接;以及解碼器,被設(shè)置為解碼接收到的控制信號并產(chǎn)生開關(guān)控制信號,以便響應(yīng)于解碼后的控制信號而選擇性地將輸入信道與輸出信道相連接;其中復(fù)用器集成在單個(gè)芯片上。2.如權(quán)利要求1所述的復(fù)用器,其中,所述復(fù)用器適于接受輸入信道上高達(dá)3GHz頻率的輸入信號,以及輸出高達(dá)3GHz頻率的輸出信號。3.如權(quán)利要求1或2所述的復(fù)用器,其中,所述復(fù)用器被設(shè)置在封裝中,使輸入信道和輸出信道被設(shè)置為關(guān)于封裝的對角線軸對稱。4.如前述任一權(quán)利要求所述的復(fù)用器,其中,每個(gè)輸入信道與輸入緩沖開關(guān)相連接,每個(gè)輸入緩沖開關(guān)被設(shè)置為響應(yīng)于開關(guān)控制信號而將所關(guān)聯(lián)的輸入信道與一個(gè)或更多輸出信道相連接。5.如權(quán)利要求4所述的復(fù)用器,其中,所述輸入緩沖開關(guān)適于響應(yīng)于適合的開關(guān)控制信號而將輸入信道與輸出信道斷開,并運(yùn)行在功率節(jié)約模式。6.如權(quán)利要求5所述的復(fù)用器,其中,每個(gè)輸入緩沖開關(guān)適于在不處于功率節(jié)約模式時(shí)放大輸入信道上的輸入信號。7.如權(quán)利要求4至6中任一項(xiàng)所述的復(fù)用器,其中,每個(gè)輸入緩沖開關(guān)適于為輸入信道提供匹配輸入信道阻抗的輸入阻抗。8.如權(quán)利要求4至7中任一項(xiàng)所述的復(fù)用器,還包括接口,適于從解碼器接收開關(guān)控制信號,并產(chǎn)生合適的模擬電壓電平,以便驅(qū)動每個(gè)輸入緩沖級內(nèi)的晶體管。9.如前述任一權(quán)利要求所述的復(fù)用器,還包括邏輯控制輸入,其中所述復(fù)用器適于根據(jù)邏輯控制輸入上接收的邏輯控制信號,改變輸入信道至輸出信道間的選擇性連接。10.如權(quán)利要求9所述的復(fù)用器,其中,改變邏輯控制信號的狀態(tài)反轉(zhuǎn)輸入信道至輸出信道的連接順序。11.如前述任一權(quán)利要求所述的復(fù)用器,其中,有偶數(shù)數(shù)量的輸入信道。12.如前述任一權(quán)利要求所述的復(fù)用器,其中,有偶數(shù)數(shù)量的輸出信道。13.如前述任一權(quán)利要求所述的復(fù)用器,其中,有4個(gè)輸入信道和2個(gè)輸出信道。14.如前述任一權(quán)利要求所述的復(fù)用器,其中,控制信號包括DC電壓電平。15.如權(quán)利要求14所述的復(fù)用器,其中,檢測器適于檢測DC電壓電平是高于還是低于閾值電壓。16.如權(quán)利要求14或15所述的復(fù)用器,其中,檢測器適于將DC電壓電平與閾值范圍進(jìn)行比較。17.如前述任一權(quán)利要求所述的復(fù)用器,其中,所述控制信號包括或還包括AC電壓信號。18.如權(quán)利要求17所述的復(fù)用器,其中,檢測器適于檢測AC電壓信號是高于還是低于預(yù)定頻率的閾值幅度。19.如權(quán)利要求18所述的復(fù)用器,其中,所述預(yù)定頻率包括預(yù)定頻帶。20.如權(quán)利要求17至19中任一項(xiàng)所述的復(fù)用器,其中,所述控制信號包括多個(gè)AC電壓信號。21.如前述任一權(quán)利要求所述的復(fù)用器,還包括N個(gè)輸出級,每個(gè)輸出級驅(qū)動所關(guān)聯(lián)的輸出信道。22.如權(quán)利要求21所述的復(fù)用器,其中,每個(gè)輸入信道能夠與每個(gè)輸出級連接,以及每個(gè)輸出級適于使用在輸入信道上接收到的輸入信號來驅(qū)動所關(guān)聯(lián)的輸出信道。23.如權(quán)利要求21或22所述的復(fù)用器,其中,每個(gè)輸出級包括至少一個(gè)輸出晶體管,由低頻反饋環(huán)路通過將所述輸出晶體管或每個(gè)輸出晶體管內(nèi)的電流與參考電流進(jìn)行比較來控制在所述輸出晶體管或每個(gè)輸出晶體管內(nèi)流動的電流。24.如權(quán)利要求21至23中任一項(xiàng)所述的復(fù)用器,其中,每個(gè)輸出級適于為輸出信道提供匹配輸出信道阻抗的輸出阻抗。25.—種復(fù)用器裝置,包括根據(jù)權(quán)利要求3的安裝在印刷電路板上的一對復(fù)用器,所述復(fù)用器被放置在印刷電路板的相反側(cè),一個(gè)復(fù)用器相對于另一個(gè)復(fù)用器關(guān)于對角線軸旋轉(zhuǎn)180°。26.如權(quán)利要求25所述的復(fù)用器裝置,其中,所述一對復(fù)用器的輸入通過印刷電路板連接在一起,形成具有M個(gè)輸入和2N個(gè)輸出的復(fù)用器。27.—種參照附圖的基本上如前所述的復(fù)用器。28.—種參照附圖的基本上如前所述的復(fù)用器裝置。全文摘要具有M個(gè)高頻輸入信道(2)和N個(gè)高頻輸出信道(3)的復(fù)用器(1),包括N個(gè)路由控制輸入(4);檢測器(10),被設(shè)置為接收控制輸入(4)或每個(gè)控制輸入(4)上的控制信號,所述控制信號表示復(fù)用器輸入信道(2)和輸出信道(3)之間的所需連接;以及解碼器(11),被設(shè)置為解碼接收到的控制信號并產(chǎn)生開關(guān)控制信號(8),以便響應(yīng)解碼后的控制信號選擇性地將輸入信道(2)與輸出信道(3)相連接。復(fù)用器(1)集成在單個(gè)芯片上。也描述了一種復(fù)用器裝置,包括安裝在印刷電路板上的一對這樣的復(fù)用器(1)。所述復(fù)用器(1)被放置在印刷電路板的相反側(cè),一個(gè)復(fù)用器(1)相對與另一個(gè)復(fù)用器(1)關(guān)于對角線軸(20)旋轉(zhuǎn)180°。文檔編號H03K17/00GK101352050SQ200680049957公開日2009年1月21日申請日期2006年10月30日優(yōu)先權(quán)日2005年11月1日發(fā)明者史蒂芬·哈丁,戴維·布萊德博瑞,杰弗·斯托克斯,理查德·羅賓遜申請人:賽特克斯半導(dǎo)體公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1