專利名稱:輸出阻抗控制電路及其控制方法
技術(shù)領域:
本發(fā)明關(guān)于一種輸出級電路,特別是指具有可調(diào)輸出阻抗的輸出級電路。
背景技術(shù):
公知調(diào)整輸出級電路的阻抗值的方法中,不論使用模擬或數(shù)字方式調(diào)整阻抗值,都是于獨立的調(diào)整回路中復制一份想要進行調(diào)整的阻抗電路,利用調(diào)整回路校正控制信號,再將控制信號傳到真正的輸出級電路中,以得到正確的輸出阻抗。
請參閱圖1,圖1為公知可調(diào)整輸出阻抗的輸出級電路65的示意圖。輸出級電路65包含二相同的電阻陣列(resistor array)66、67。一個與電阻陣列66、67相同的復制(Replica)的電阻陣列68被運用以形成一調(diào)整回路。利用該復制電阻陣列68的電路的電壓與一參考電壓進行比較,然后由控制邏輯70產(chǎn)生一控制信號,以調(diào)整輸出級電路65的輸出阻抗,得到正確的阻抗值。
因為電子組件制程上的差異,使電路組件阻抗值漂移,因此無法復制出相同的電路,影響輸出阻抗的準確性。另外因為使用較多的組件,會造成電路裝置不必要的電流損耗,以及成本較高。
發(fā)明內(nèi)容
本發(fā)明的目的的一提供一種輸出阻抗控制電路及其方法,能增加輸出級電路的輸出阻抗的準確性。
本發(fā)明的一種輸出阻抗控制電路。該阻抗控制裝置用以調(diào)整一輸出級電路的一阻抗值,該輸出級電路具有一第一輸出端及一第二輸出端,該裝置包含一檢測單元,用以輸出該第一及該第二輸出端的一直流電位;以及一控制單元,依據(jù)該直流電位與一參考電壓調(diào)整該輸出級電路的該阻抗值。
本發(fā)明的一種輸出阻抗控制方法。該方法用以控制一輸出級電路的一阻抗值,該輸出級電路包括一第一輸出端及一第二輸出端,該方法包含下列步驟檢測該第一輸出端及該第二輸出端的一直流電位;比較該直流電壓與一參考電壓,產(chǎn)生一比較信號;以及根據(jù)該比較信號調(diào)整該輸出級電路的該阻抗值。
關(guān)于本發(fā)明的優(yōu)點與精神可以經(jīng)由以下的發(fā)明詳述及附圖得到進一步的了解。
圖1為公知的控制輸出阻抗的輸出級電路示意圖。
圖2為本發(fā)明的輸出阻抗控制的輸出級電路的示意圖。
圖3為本發(fā)明的輸出阻抗控制的方法流程圖。
附圖標號說明10、65輸出級電路66、67電阻陣列10輸出級電路11第一電阻陣列12第一輸出端14第一電阻18第一開關(guān) 20節(jié)點21第二電阻陣列 22第二輸出端24第二電阻 26檢測單元28第二開關(guān) 30參考電流源32控制單元 34比較器36控制邏輯 68復制的電阻陣列具體實施方式
請參閱圖2,圖2為本發(fā)明的可調(diào)輸出阻抗裝置及一輸出級電路10的示意圖。該輸出級電路10包含一參考電流源30、第一及第二開關(guān)18及28、第一及第二電阻陣列11,21。該輸出級電路10具有一第一輸出級12及一第二輸出級22。該可調(diào)輸出阻抗裝置包括一檢測單元26以及一控制單元32。該檢測單元26耦合于該第一輸出級12及該第二輸出級22之間,并輸出該輸出級電路的輸出信號的直流(DC)電位。該控制單元32耦接于該檢測單元26,并接受該直流電壓以及一參考電壓,并依據(jù)該直流電壓以及該參考電壓,用以調(diào)整該輸出級電路10的電阻陣列11,21,以達到調(diào)整該輸出級電路10的輸出阻抗。
在較佳實施例中,該檢測單元26可包括一第一電阻14與一第二電阻24串聯(lián)形成一節(jié)點20,并耦合于該第一輸出級12及該第二輸出級22之間。第一電阻14的阻抗值與第二電阻24的阻抗值相同,并且大于的輸出級電路10的阻抗值。該節(jié)點20輸出該輸出級電路的輸出信號的直流(DC)電位。
在較佳實施例中,該控制單元32可包括一比較器34以及一控制邏輯36。比較器34用以檢測該第一電阻14與該第二電阻24的一節(jié)點20的一直流電壓,并接收一參考電壓。比較器34并比較直流電壓與參考電壓32之間的一電位差,并響應該電位差輸出一比較信號??刂七壿?6相應于該比較信號,用以產(chǎn)生該控制信號,并分別輸出該控制信號至第一及第二電阻陣列11、21。藉此調(diào)整第一電阻陣列11及第二電阻陣列21與外部環(huán)境的一阻抗匹配。在較佳實施例中,該比較器34的一實施方式可為一運算放大器;該控制邏輯36的一實施方式可為一計數(shù)器。
請參閱圖3,圖3為本發(fā)明可調(diào)輸出阻抗的控制方法的流程圖。并利用圖2的輸出級電路10加以說明。該方法包含下列步驟S42檢測一第一輸出級12及一第二輸出級22的一直流電壓;S44依據(jù)該直流電壓與一參考電壓,產(chǎn)生一比較信號;S46根據(jù)比較信號,調(diào)整該第一電阻陣列11及該第二電阻陣列21。
在以上的說明中,無論是該第一及該第二開關(guān)18、28為皆開啟的狀態(tài)或是只開啟一個開關(guān)的狀態(tài)皆可適用。
本發(fā)明的一種輸出阻抗控制的輸出級電路,只需利用輸出級電路本身即可控制輸出阻抗,得到與外部阻抗匹配的輸出阻抗??梢怨?jié)省電路以及減少電流損耗,也相對地減少成本。
經(jīng)由以上較佳具體實施例的詳述,希望能更加清楚描述本發(fā)明的特征與精神,而并非以上述所公開的較佳具體實施例來對本發(fā)明的范疇加以限制。相反地,其目的是希望能涵蓋各種改變及具有等效性的方案于本發(fā)明所欲申請的權(quán)利要求的范疇內(nèi)。因此,本發(fā)明所申請的專利范圍的范疇應根據(jù)上述的說明作最寬廣的解釋,以致使其涵蓋所有可能的改變以及具有等效性的方案。
權(quán)利要求
1.一種阻抗控制裝置,用以調(diào)整一輸出級電路的一阻抗值,該輸出級電路具有一第一輸出端及一第二輸出端,該裝置包含一檢測單元,與該第一及該第二輸出端耦接,并用以輸出一直流電位,該直流電位與該阻抗值相對應;一控制單元,依據(jù)該直流電位與一參考電壓,輸出一控制信號,并依據(jù)該控制信號調(diào)整該輸出級電路的該阻抗值。
2.如權(quán)利要求1所述的阻抗控制裝置,其中控制單元包括一比較器,接收該該直流電位與該參考電壓,輸出一比較結(jié)果;以及一控制邏輯,依據(jù)該比較結(jié)果輸出該控制信號。
3.如權(quán)利要求1所述的阻抗控制裝置,該檢測單元包含一第一電阻,與該第一輸出端相耦接;以及一第二電阻,一端與該第二輸出端耦接,另一端與該第一電阻耦接形成一節(jié)點,該節(jié)點輸出該直流電位。
4.如權(quán)利要求3所述的阻抗控制裝置,其中該第一電阻的阻抗值與該第二電阻的阻抗值相同。
5.如權(quán)利要求3所述的阻抗控制裝置,其中該第一與該第二電阻的阻抗值大于該輸出級電路的該阻抗值。
6.一種方法用以控制一輸出級電路的一阻抗值,該輸出級電路包括一第一輸出端及一第二輸出端,該方法包含下列步驟檢測該第一輸出端及該第二輸出端的一直流電位;比較該直流電壓與一參考電壓,產(chǎn)生一比較信號;以及根據(jù)該比較信號調(diào)整該輸出級電路的該阻抗值。
7.如權(quán)利要求6所述的方法,經(jīng)由一第一電阻以及一第二電阻串聯(lián)形成一節(jié)點,耦合于該第一及該第二輸出端之間,該節(jié)點輸出該直流電壓。
8.一種輸出級電路裝置,該裝置包含一輸出級電路,具有一第一輸出端及一第二輸出端,用以輸出一輸出信號,該輸出級電路具有一輸出阻抗;一檢測單元,與該第一及該第二輸出端耦接,并用以檢測該輸出信號的一直流電位;一控制單元,依據(jù)該直流電位與一參考電壓,輸出一控制信號,并依據(jù)該控制信號調(diào)整該輸出級電路的該輸出阻抗。
9.如權(quán)利要求8所述的裝置,該檢測單元包含一第一電阻,與該第一輸出端相耦接;以及一第二電阻,一端與該第二輸出端耦接,另一端與該第一電阻耦接形成一節(jié)點,該節(jié)點輸出該直流電位。
10.如權(quán)利要求9所述的裝置,其中該第一電阻的阻抗值與該第二電阻的阻抗值相同,且大于該輸出級電路的該輸出阻抗。
全文摘要
本發(fā)明提供一種輸出阻抗控制電路及其方法。該阻抗控制裝置用以調(diào)整一輸出級電路的一阻抗值,該輸出級電路具有一第一輸出端及一第二輸出端,該裝置包含一檢測單元,用以輸出該第一及該第二輸出端的一直流電位;以及一控制單元,依據(jù)該直流電位與一參考電壓調(diào)整該輸出級電路的該阻抗值。
文檔編號H03H7/38GK1655448SQ200410004150
公開日2005年8月17日 申請日期2004年2月13日 優(yōu)先權(quán)日2004年2月13日
發(fā)明者江明澄 申請人:瑞昱半導體股份有限公司