同步整流控制器、控制方法、以及同步整流電路的制作方法
【專利摘要】本發(fā)明提出一種同步整流控制器、控制方法、以及同步整流電路。同步整流控制器用于自適性輸出功率轉(zhuǎn)換器。此同步整流控制器包括電壓檢測電路、閾值產(chǎn)生電路、以及驅(qū)動(dòng)器。電壓檢測電路檢測自適性輸出功率轉(zhuǎn)換器的輸出電壓以產(chǎn)生檢測信號。閾值產(chǎn)生電路耦接電壓檢測電路,其接收檢測信號且根據(jù)檢測信號來產(chǎn)生同步整流器的同步整流關(guān)閉閾值。此同步整流器耦接自適性輸出功率轉(zhuǎn)換器的二次側(cè)線圈。驅(qū)動(dòng)器接收同步整流關(guān)閉閾值,且根據(jù)同步整流關(guān)閉閾值來控制同步整流器。
【專利說明】
同步整流控制器、控制方法、以及同步整流電路
技術(shù)領(lǐng)域
[0001]本發(fā)明涉及一種同步整流控制器,特別是涉及一種同步整流控制器,其能在自適 性輸出功率下提供自適性盲域時(shí)間(dead time)補(bǔ)償給同步整流器。
【背景技術(shù)】
[0002]圖1表不一反馳式功率轉(zhuǎn)換器。此反馳式功率轉(zhuǎn)換器的一次側(cè)包括彼此串聯(lián)的一 次側(cè)線圈LM以及功率開關(guān)&。藉由控制功率開關(guān)&的切換,在一次側(cè)的能量可通過反馳式的 方式轉(zhuǎn)移至反馳式功率轉(zhuǎn)換器的二次側(cè)。
[0003] 此二次側(cè)包括二次側(cè)線圈(電感)LS、同步整流器、以及同步整流控制器 (synchronous rectif ier; SR控制器,也稱為"二次側(cè)控制器")10。同步整流器包括開關(guān)Q2, 其可由一金屬氧化物半導(dǎo)體場效應(yīng)晶體管(metal-oxide-semiconductor field-effect transistor,M0SFET)來實(shí)現(xiàn)。SR控制器10耦接來控制開關(guān)Q2。對于自適性輸出功率 (adaptive output power)而言,反馳式功率轉(zhuǎn)換器的輸出電壓Vqut將根據(jù)被它充電的裝置 (例如智能手機(jī)或平板)所回傳的指令而改變,且電感(磁性裝置)Ls的放電斜率隨著輸出電 壓V QUT的變化而改變。在公知技術(shù)中,開關(guān)Q2的漏-源極電壓(VDS)因電感Ls放電而受影響。且 漏-源極電壓(V DS)與一同步整流關(guān)閉閾值(SR關(guān)閉閾值)做比較,以控制開關(guān)Q2的切換。然 而,SR關(guān)閉閾值為一固定數(shù)值。因此,對于不同的電感放電斜率而言,同步整流器的盲域時(shí) 間隨著輸出電壓Vqut而改變。在此情況下,較低的輸出電壓盲域時(shí)間將會(huì)較長。
【發(fā)明內(nèi)容】
[0004] 本發(fā)明提供一種同步整流控制器,用于自適性輸出功率轉(zhuǎn)換器。此同步整流控制 器包括:電壓檢測電路、閾值產(chǎn)生電路、以及驅(qū)動(dòng)器。電壓檢測電路檢測自適性輸出功率轉(zhuǎn) 換器的輸出電壓以產(chǎn)生檢測信號。閾值產(chǎn)生電路耦接電壓檢測電路,其接收檢測信號且根 據(jù)檢測信號來產(chǎn)生同步整流器的同步整流關(guān)閉閾值。此同步整流器耦接自適性輸出功率轉(zhuǎn) 換器的二次側(cè)線圈。驅(qū)動(dòng)器接收同步整流關(guān)閉閾值,且根據(jù)同步整流關(guān)閉閾值來控制同步 整流器。
[0005] 本發(fā)明提供一種控制方法,用以控制同步整流器。此同步整流器耦接自適性輸出 功率轉(zhuǎn)換器的二次側(cè)線圈。此控制方法包括以下步驟:檢測自適性輸出功率轉(zhuǎn)換器的輸出 電壓,以產(chǎn)生檢測信號;根據(jù)檢測信號來決定同步整流器的同步整流關(guān)閉閾值;以及根據(jù)同 步整流關(guān)閉閾值來控制同步整流器。
[0006] 本發(fā)明提供一種同步整流電路。此同步整流電路包括二次側(cè)控制器。二次側(cè)控制 器配置來耦接同步整流器、磁性裝置、以及自適性輸出功率轉(zhuǎn)換器的輸出端,以產(chǎn)生切換信 號來驅(qū)動(dòng)同步整流器。二次側(cè)控制器配置來反應(yīng)于接收自自適性輸出功率轉(zhuǎn)換器的輸出端 的信號來產(chǎn)生同步整流關(guān)閉閾值。切換信號依據(jù)同步整流關(guān)閉閾值而受到控制。同步整流 關(guān)閉閾值根據(jù)自適性輸出功率轉(zhuǎn)換器的輸出端的信號而以步階方式調(diào)整。
【附圖說明】
[0007] 圖1表示反馳式功率轉(zhuǎn)換器。
[0008] 圖2表示根據(jù)本發(fā)明一實(shí)施例的反馳式功率轉(zhuǎn)換器的同步整流控制器。
[0009] 圖3表示根據(jù)本發(fā)明另一實(shí)施例的反馳式功率轉(zhuǎn)換器的同步整流控制器。
[0010] 圖4表示在圖3中的觸發(fā)器的真值表。
[0011] 圖5A表示根據(jù)本發(fā)明又一實(shí)施例的反馳式功率轉(zhuǎn)換器的同步整流控制器。
[0012] 圖5B表示根據(jù)本發(fā)明一實(shí)施例的反馳式功率轉(zhuǎn)換器的同步整流控制器。
[0013] 圖6A表示根據(jù)本發(fā)明另一實(shí)施例的反馳式功率轉(zhuǎn)換器的同步整流控制器。
[0014] 圖6B表示根據(jù)本發(fā)明又一實(shí)施例的反馳式功率轉(zhuǎn)換器的同步整流控制器。
[0015] 圖7A表示在不具有任何盲域時(shí)間補(bǔ)償下,同步整流器的開關(guān)的漏-源極電壓的波 形圖。
[0016] 圖7B表示在具有至少一實(shí)施例所執(zhí)行的盲域時(shí)間補(bǔ)償下,同步整流器的開關(guān)的 漏-源極電壓的波形圖。
[0017] 附圖標(biāo)記列表
[0018] 2~同步整流控制器(SR控制器);
[0019] 10~同步整流控制器(SR控制器);
[0020] 20~遲滯比較器;
[0021] 32~觸發(fā)器;
[0022] 34A、34B ~比較器;
[0023] 52~多路轉(zhuǎn)換器;
[0024] 54、54_1···54_η ~比較器;
[0025] 56~電壓源;
[0026] 58Α、58Β、58_1 …58_(η+1)~電壓源;
[0027] Cqut~電容器;
[0028] DT1、DT2、DT2'~盲域時(shí)間;
[0029] Gm~轉(zhuǎn)導(dǎo)放大器;
[0030] Icqmp、Iq ~電流;
[0031] Lm~一次側(cè)線圈;
[0032] Ls~二次側(cè)線圈(電感);
[0033] Rcqmp~電阻器;
[0034] Qi~功率開關(guān);
[0035] Q2~開關(guān)(同步整流器);
[0036] Vd~漏極電壓;
[0037] Vds~漏-源極電壓;
[0038] Vgs.sr~概極信號;
[0039] Vin ~電壓;
[0040] Vqut、Vquti、Vqut2 ~輸出電壓;
[0041] Vs~源極電壓;
[0042] VSR.QFF、VSR.QFF1、VSR.QFF2、VSR.QFF_:T"VSR.C)FF_(N+1)~同步整流關(guān)閉閾值電壓(SR關(guān)閉閾 值電壓);
[0043] VsR.QN、VsR.QN_r"VsR.QN_n~同步整流導(dǎo)通閾值電壓(SR導(dǎo)通閾值電壓)。
【具體實(shí)施方式】
[0044]為使本發(fā)明的上述目的、特征和優(yōu)點(diǎn)能更明顯易懂,下文特舉一較佳實(shí)施例,并配 合附圖,作詳細(xì)說明如下。
[0045] 圖2表示根據(jù)本發(fā)明一實(shí)施例的同步整流(synchronous rectifier)控制器(SR控 制器)。在圖1與圖2中,相同的部件符號表示相同的部件,因此省略相關(guān)敘述。圖2僅表示反 馳式功率轉(zhuǎn)換器的二次側(cè)。在圖2的實(shí)施例中,二次側(cè)電路是以一SR電路2來實(shí)現(xiàn)。SR電路2 根據(jù)反馳式功率轉(zhuǎn)換器的輸出電壓Vqut來改變同步整流關(guān)閉閾值電壓(SR關(guān)閉閾值)。如圖2 所示,SR電路2包括一 SR控制器以及一閾值產(chǎn)生電路。SR控制器包括一電壓檢測電路以及一 驅(qū)動(dòng)器。電壓檢測電路耦接來檢測輸出電壓Vqut。在圖2的實(shí)施例中,電壓檢測電路包括一轉(zhuǎn) 導(dǎo)放大器Gm,其將輸出電壓Vqut轉(zhuǎn)換為電流Icqmp。因此,電流Icqmp作為一檢測信號,其表不對 于輸出電壓Vqut的檢測結(jié)果。閾值產(chǎn)生電路親接轉(zhuǎn)導(dǎo)放大器Gm,以接收電流Icqmp并根據(jù)電流 Icomp來產(chǎn)生一SR關(guān)閉閾值電壓。在圖2的實(shí)施例中,閾值產(chǎn)生電路包括一電阻器Rccimp。電流 Icomp發(fā)展出越過電阻器Rccimp的一電壓差。此電壓差則作為SR關(guān)閉閾值電壓。如此一來,SR關(guān) 閉閾值電壓Vsr . OFF是根據(jù)輸出電壓Vqut以及電阻器Rccimp的電阻值所決定。換句話說,SR關(guān)閉 閾值電壓Vsr.OFF是根據(jù)輸出電壓Vqut而改變。在圖2的實(shí)施例中,閾值產(chǎn)生電路配置在SR電路 2的內(nèi)部。在其他實(shí)施例中,閾值產(chǎn)生電路可配置在SR電路2的外側(cè)且耦接轉(zhuǎn)導(dǎo)放大器Gm。
[0046] 驅(qū)動(dòng)器耦接閾值產(chǎn)生電路,以決定SR關(guān)閉閾值電壓VSR.QFF來控制開關(guān)Q 2。在圖2的 實(shí)施例中,驅(qū)動(dòng)器包括一遲滯比較器20。遲滯比較器20的非反向端(+ )接收開關(guān)出的源極電 壓Vs,而其反向端(-)接收開關(guān)Q2的漏極電壓Vd和SR關(guān)閉閾值電壓Vsr. OFF的總和。遲滯比較器 20比較開關(guān)Q2的漏極電壓Vd和SR關(guān)閉閾值電壓Vsr. off的總和與源極電壓Vs。且根據(jù)比較結(jié)果 來產(chǎn)生一切換信號以控制開關(guān)Q2的切換狀態(tài)。
[0047] 如上所述,SR關(guān)閉閾值電壓Vsr. off是根據(jù)輸出電壓Vqut而改變。由于SR關(guān)閉閾值電 壓Vsr. QFF的可變性,因此,驅(qū)動(dòng)器控制開關(guān)Q2使其關(guān)閉的時(shí)間也可隨著輸出電壓Vqut而改變, 藉此使得開關(guān)Q2的盲域時(shí)間(dead time)在不同的輸出電壓下維持實(shí)質(zhì)上相同。
[0048] 根據(jù)此實(shí)施例,為了控制SR關(guān)閉閾值電壓Vsr.QFF以使得盲域時(shí)間不論輸出電壓V〇UT 的改變而能維持實(shí)質(zhì)上相同,SR關(guān)閉閾值電壓VSR.0FF必須滿足以下式子
[0050] 參閱圖2,當(dāng)VsD〈VsR.QFF時(shí),開關(guān)Q2將關(guān)閉。SR關(guān)閉閾值電壓VsR.QFF是根據(jù)輸出電壓 Vout與電阻器Rccimp的電阻值來決定。
[0051] 當(dāng)V〇UT = V〇UTl時(shí),得到Vsr.offi = Vouti · Gm · RcOMPo
[0052] 當(dāng)V〇UT = V〇UT2時(shí),得到VsR.OFF2 = V〇UT2 · Gm · RcOMPo
[0053] 因此,式子(1)可表示為:
[0056]藉由簡化式子(2)與(3)的等號右側(cè)的項(xiàng),則可得到式子(1):
[0058]根據(jù)式子(1),輸出電壓Vciut與SR關(guān)閉閾值電壓Vsr.OFF之間具有正向關(guān)聯(lián)。在圖2的 實(shí)施例中,SR關(guān)閉閾值電壓Vsr.OFF正比于輸出電壓Vciut。尤其是,在圖2的實(shí)施例中,在輸出電 壓Vciut與SR關(guān)閉閾值電壓Vsr.qff之間具有一線性關(guān)系。根據(jù)式子(1),SR控制器2能隨著輸出 電壓Vciut的變化來改變SR關(guān)閉閾值電壓Vsr.qff。因此,可推斷出SR關(guān)閉閾值電壓Vsr.qff能充分 地被補(bǔ)償。
[0059]在另一實(shí)施例中,驅(qū)動(dòng)器包括兩個(gè)獨(dú)立的比較器,其耦接來分別導(dǎo)通與關(guān)閉開關(guān) Q2。如圖3所示,驅(qū)動(dòng)器包括一觸發(fā)器32以及比較器34A與34B,這取代了圖2的驅(qū)動(dòng)器內(nèi)的遲 滯比較器20。圖4表示觸發(fā)器32的真值表。圖3中的比較器34A的反向端(-)與反向器34B的非 反向端(+ )接收開關(guān)Q2的源極電壓Vs。比較器34A的非反向端(+ )接收漏極電壓VD和SR關(guān)閉閾 值電壓Vsr. OFF的總和。比較器34B的反向端(-)接收漏極電壓Vd、SR關(guān)閉閾值電壓Vsr. OFF、和SR 導(dǎo)通閾值電壓(SR導(dǎo)通閾值)Vsr . ΟΝ的總和。當(dāng)漏極電壓Vd和SR關(guān)閉閾值電壓Vsr . OFF的總和超 過源極電壓Vs時(shí),比較器34A輸出一高邏輯電平信號至觸發(fā)器32的R端。因此,觸發(fā)器32的Q 端輸出一低邏輯電平信號(具有低邏輯電平的一驅(qū)動(dòng)信號)以關(guān)閉開關(guān)Q2。當(dāng)漏極電壓Vd、SR 關(guān)閉閾值電壓Vsr.qff、和SR導(dǎo)通閾值電壓(Vsr. ον的總和低于源極電壓Vs時(shí),比較器34B輸出一 高邏輯電平電壓至觸發(fā)器32的S端。因此,觸發(fā)器32的Q端輸出一高邏輯電平信號(具有高邏 輯電平的一驅(qū)動(dòng)信號)以導(dǎo)通開關(guān)Q 2。
[0000]圖5A表不根據(jù)本發(fā)明另一實(shí)施例的SR控制器。如圖5A所不,圖2與圖5A之間的差異 在于,圖5A的電壓檢測電路包括一比較器54以及一電壓源,其取代了圖2的轉(zhuǎn)導(dǎo)放大器Gm, 且圖5A的閾值產(chǎn)生電路包括一多路轉(zhuǎn)換器52以及電壓源58A與58B,其取代了圖2的電阻器 Rcomp。電壓源56提供一輸出閾值電壓Vo. τη至比較器54的反向端(-)。比較器54的非反向端(+) 接收輸出電壓Vciut。比較器54比較輸出電壓Vciut與輸出閾值電壓Vq.th,藉此完成輸出電壓Vout 的檢測。輸出自比較器54的檢測信號(用來指示比較結(jié)果)表示輸出電壓VQUT的檢測結(jié)果。電 壓源58A提供SR關(guān)閉閾值電壓Vsr.qffi,而電壓源58B提供SR關(guān)閉閾值電壓Vsr.qff〗。多路轉(zhuǎn)換器 52親接比較器54,以獲得檢測結(jié)果并選擇SR關(guān)閉閾值電壓VSR.QFFI或VSR.QFF2作為開關(guān)Q2的SR 關(guān)閉閾值。當(dāng)輸出電壓Vciut超過輸出閾值電壓Vo.TH時(shí),比較器54控制多路轉(zhuǎn)換器52去選擇SR 關(guān)閉閾值電壓VsR. C1FF1且提供漏極電壓Vd和SR關(guān)閉閾值電壓VSR. C1FF1的總和至遲滯比較器20的 反向端。當(dāng)輸出電壓Vciut低于輸出閾值電壓Vci.TH時(shí),比較器54控制多路轉(zhuǎn)換器52去選擇SR關(guān) 閉閾值電壓VsR. C1FF2且提供漏極電壓Vd和SR關(guān)閉閾值電壓VSR. C1FF2的總和至遲滯比較器20的反 向端。在此實(shí)施例中,由于應(yīng)避免一較低的輸出電壓遭遇到盲域時(shí)間的增加,因此,SR關(guān)閉 閾值電壓Vsr.qff〗低于SR關(guān)閉閾值電壓Vsr.qffi。如此一來,比較器54比較輸出電壓Vciut與輸出 閾值電壓Vo. τη,以決定開關(guān)Q2的可變SR關(guān)閉閾值。
[0061]圖5B表示根據(jù)本發(fā)明又一實(shí)施例的SR控制器。圖5A與圖5B之間的差異在于,使用η 組比較器54」-54_11與(11+1)組電壓源58_1-58_(η+1)來提供SR關(guān)閉閾值電壓Vsr.〇ff_i-VsR.ciFF_(n+i)。比較器54_l_54_n的非反向端親接輸出電壓Vciut,比較器54_l_54_n的反向端分 另1J親接輸出閾值電壓^〇.1^1-¥〇.1^。比較器54_1-54_11所輸出的檢測信號(指不比較結(jié)果)表 不輸出電壓VciUT的檢測結(jié)果。在此實(shí)施例中,輸出閾值電壓Vo.TH_l-Vo.TH_n是以步階方式減少 (stepped decreased),且SR關(guān)閉閾值電壓VsR.QFF_i-VsR.ciFF_(n+i)也是以步階方式減少。多路轉(zhuǎn) 換器52選擇SR關(guān)閉閾值電壓VsR.QFF_l-VsR.QFF_(n+l)中的一者,以作為開關(guān)〇2的SR閾值。因此,多 路轉(zhuǎn)換器52根據(jù)比較器54_1-54_11的比較結(jié)果來選擇性地提供漏極電壓V D與SR關(guān)閉閾值電 壓VsR.QFF_l-VsR.QFF_(n+l)中的一者的總和至遲滯比較器20的反向端。舉例來說,當(dāng)比較器54_1 輸出一高邏輯電平信號時(shí),漏極電壓Vd與SR關(guān)閉閾值電壓VSR. C)FF_1的總和至遲滯比較器20的 反向端。在另一實(shí)施例中,當(dāng)沒有任何的比較器輸出高邏輯電平信號時(shí),漏極電壓VD與SR關(guān) 閉閾值電壓VSR. OFFJn+l)的總和至遲滯比較器52的反向端。
[0062]圖6A表示根據(jù)本發(fā)明一實(shí)施例的SR控制器。圖5A與圖6A之間的差異在于,驅(qū)動(dòng)器 包括一觸發(fā)器32以及比較器34A與34B,其取代了圖5A中的遲滯比較器20。觸發(fā)器32以及比 較器34A與34B的操作相同于關(guān)于圖3的敘述。當(dāng)由多路轉(zhuǎn)換器52所提供的漏極電壓V D與SR 關(guān)閉閾值電壓VSR.QFFI或VSR.C1FF2的總和超過源極電壓Vs時(shí),比較器34A輸出一高邏輯電平信號 至觸發(fā)器32的R端。因此,觸發(fā)器32的Q端輸出一低邏輯電壓電平信號以關(guān)閉開關(guān)Q 2。當(dāng)由漏 極電壓Vd與SR導(dǎo)通閾值電壓Vsr.qn的總和低于源極電壓Vs時(shí),比較器34B輸出一高邏輯電平 信號至觸發(fā)器32的S端。因此,觸發(fā)器32的Q端輸出一高邏輯電壓電平信號以導(dǎo)通開關(guān)Q 2。
[0063] 圖6B表示根據(jù)本發(fā)明另一實(shí)施例的SR控制器。如圖6B所示,圖6B與圖6A之間的差 異在于,使用η組比較器54_1-54_11與(11+1)組電壓源58_1-58_(11+1)來提供31?關(guān)閉閾值電壓 Vsr. OFF-l-VsR. OFF-(n+l) 〇比車交器54_1_54_η、多路車專換器52、以及SR關(guān)閉閾值電壓Vsr. OFF-廣 VSR.QFFjn+1)的操作相同于關(guān)于圖5B的說明。比較器54_l-54_n的非反向端耦接輸出電壓V 0UT, 比較器54_l_54_n的反向端分別親接輸出閾值電壓¥〇.'^_1-'\^.1'(〇1。比較器54_1-54_11所輸出 的檢測信號(指示比較結(jié)果)表示輸出電壓V QUT的檢測結(jié)果。在此實(shí)施例中,輸出閾值電壓 Vo.TH_l-Vd.TH_n是以步階方式減少,且SR關(guān)閉閾值電壓VsR.QFF_l-VsR.QFF_(n+l)也是以步階方式減 少。多路轉(zhuǎn)換器52選擇SR關(guān)閉閾值電壓VsR.ClFF_l-VsR.ClFF_(n+l)中的一者,以作為開關(guān)Q2的SR閾 值。因此,多路轉(zhuǎn)換器52根據(jù)比較器54_1-54_11的比較結(jié)果來選擇性地提供漏極電壓V D與SR 關(guān)閉閾值電壓VSR. C)FF_1 - VSR. OFF J n+l)中的一者的總和至比較器3 4Α的反向端。舉例來說,當(dāng)比較 器54 j輸出一高邏輯電平信號時(shí),漏極電壓Vd與SR關(guān)閉閾值電壓VSR. C)FF_1的總和至比較器 34A的反向端。在另一實(shí)施例中,當(dāng)沒有任何的比較器輸出高邏輯電平信號時(shí),漏極電壓VD 與SR關(guān)閉閾值電壓VSR.QFFjn+1)的總和至比較器34A的反向端。當(dāng)由多路轉(zhuǎn)換器52所提供的漏 極電壓VD與SR關(guān)閉閾值電壓VsR.QFF_l-VsR.QFF_(n+l)中的一者的總和超過源極電壓Vs時(shí),比較器 34A輸出一高邏輯電平信號至觸發(fā)器32的R端。因此,觸發(fā)器32的Q端輸出一低邏輯電壓電平 信號以關(guān)閉開關(guān)Q2。當(dāng)由漏極電壓Vd與SR導(dǎo)通閾值電壓Vsr.qn的總和低于源極電壓Vs時(shí),比較 器34B輸出一高邏輯電平信號至觸發(fā)器32的S端。因此,觸發(fā)器32的Q端輸出一高邏輯電壓電 平信號以導(dǎo)通開關(guān)Q 2。在上述實(shí)施例中,(n+1)個(gè)SR關(guān)閉閾值電壓用來提供開關(guān)Qd^SR閾值。 提供(n+1)個(gè)SR關(guān)閉閾值電壓的電壓源僅為一示例,并沒有限制本發(fā)明。在另一些實(shí)施例 中,提供(n+1)個(gè)SR關(guān)閉閾值電壓的來源的架構(gòu)可以其他部件來實(shí)現(xiàn),例如多個(gè)電壓源與電 阻器的結(jié)合。
[0064] 圖7A表示在不具有任何盲域時(shí)間補(bǔ)償下開關(guān)出的漏-源極電壓VDS的波形圖。在此 處,輸出電壓VciUTl高于輸出電壓VC1UT2。施加至開關(guān)Q2的柵極的信號(柵極信號)Vcs.sr根據(jù)開關(guān) Q2的漏-源極電壓Vds到達(dá)固定的閾值電壓(Vsr.off)的時(shí)間而被反致能(deasserted)。開關(guān)Q2 的盲域時(shí)間的時(shí)間段是介于施加至開關(guān)Q2的柵極的信號Vcs. SR被反致能的時(shí)間點(diǎn)與電感Ls 的電流IQ變?yōu)榱愕臅r(shí)間點(diǎn)之間。如圖7A所示,由于固定的閾值電壓,對應(yīng)輸出電壓VQUT2的盲 域時(shí)間DT2長于對應(yīng)輸出電壓Voun的盲域時(shí)間DT1。
[0065]圖7B表示在具有上述實(shí)施例所公開的盲域時(shí)間補(bǔ)償下,開關(guān)出的漏-源極電壓VDS 的波形圖。如圖7B所不,提供了低于閾值電壓VSR. C1FF1的另一閾值電壓VSR. C1FF2用于輸出電壓 V〇UT2以補(bǔ)償較長的盲域時(shí)間。在此處,輸出電壓V〇UT2低于輸出電壓Vciuti。因此,與圖7A的盲域 時(shí)間DT2比較起來,對應(yīng)輸出電壓V QUT2的盲域時(shí)間段DT2 '縮小,且實(shí)質(zhì)上等于盲域時(shí)間DT1。 因此,用于自適性輸出功率的盲域時(shí)間能被充分地補(bǔ)償。
[0066]本發(fā)明雖以較佳實(shí)施例公開如上,然其并非用以限定本發(fā)明的范圍,任何本領(lǐng)域 技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可做些許的更動(dòng)與潤飾,因此本發(fā)明的保護(hù) 范圍當(dāng)以所附的權(quán)利要求為準(zhǔn)。
【主權(quán)項(xiàng)】
1. 一種同步整流控制器,用于一自適性輸出功率轉(zhuǎn)換器,包括: 一電壓檢測電路,檢測該自適性輸出功率轉(zhuǎn)換器的一輸出電壓,以產(chǎn)生一檢測信號; 一閾值產(chǎn)生電路,耦接該電壓檢測電路,接收該檢測信號且根據(jù)該檢測信號來產(chǎn)生一 同步整流器的一同步整流關(guān)閉閾值,其中,該同步整流器耦接該自適性輸出功率轉(zhuǎn)換器的 一二次側(cè)線圈;以及 一驅(qū)動(dòng)器,接收該同步整流關(guān)閉閾值,且根據(jù)該同步整流關(guān)閉閾值來控制該同步整流 器。2. 如權(quán)利要求1所述的同步整流控制器,其中,該電壓檢測電路包括: 一轉(zhuǎn)導(dǎo)放大器,將該輸出電壓轉(zhuǎn)換為該檢測信號。3. 如權(quán)利要求1所述的同步整流控制器,其中,該閾值產(chǎn)生電路包括: 一電阻器,耦接于該同步整流器與該電壓檢測電路之間; 其中,該同步整流關(guān)閉閾值由該輸出電壓與該電阻器的一電阻值所決定。4. 如權(quán)利要求1所述的同步整流控制器,其中,該驅(qū)動(dòng)器包括: 一遲滯比較器,比較在該同步整流器的一電極上的一源極電壓與在該同步整流器的另 一電極上的一漏極電壓和該同步整流關(guān)閉閾值此兩者的總和,以控制該同步整流器。5. 如權(quán)利要求1所述的同步整流控制器,其中,該驅(qū)動(dòng)器包括: 一第一比較器,比較在該同步整流器的一電極上的一源極電壓與在該同步整流器的另 一電極上的一漏極電壓和該同步整流關(guān)閉閾值此兩者的總和; 一第二比較器,比較該源極電壓與該漏極電壓、該同步整流關(guān)閉閾值、和一同步整流導(dǎo) 通閾值此三者的總和; 一觸發(fā)器,根據(jù)該第一比較器與該第二比較器的一比較結(jié)果來產(chǎn)生一驅(qū)動(dòng)信號,以導(dǎo) 通或關(guān)閉該同步整流器。6. 如權(quán)利要求1所述的同步整流控制器,其中,該電壓檢測電路包括: 一至少一比較器,比較一至少一輸出閾值與該輸出電壓,以根據(jù)該比較器的比較結(jié)果 來產(chǎn)生該檢測信號; 其中,該同步整流關(guān)閉閾值由該檢測信號所決定。7. 如權(quán)利要求6所述的同步整流控制器,其中,該閾值產(chǎn)生電路包括: 一至少一來源,提供一至少一同步整流關(guān)閉閾值電壓; 其中,該至少一同步整流關(guān)閉閾值電壓根據(jù)該檢測信號來作為該同步整流關(guān)閉閾值。8. 如權(quán)利要求7所述的同步整流控制器,其中,該閾值產(chǎn)生電路還包括: 一多路轉(zhuǎn)換器,根據(jù)該檢測信號來選擇該至少一同步整流關(guān)閉閾值電壓中的一者,以 作為該同步整流關(guān)閉閾值。9. 如權(quán)利要求1所述的同步整流控制器,其中,該同步整流關(guān)閉閾值根據(jù)該輸出電壓的 步階方式減少而以步階方式減少。10. -種控制方法,用以控制一同步整流器,該同步整流器耦接一自適性輸出功率轉(zhuǎn)換 器的一二次側(cè)線圈,包括: 檢測該自適性輸出功率轉(zhuǎn)換器的一輸出電壓,以產(chǎn)生一檢測信號; 根據(jù)該檢測信號來決定該同步整流器的一同步整流關(guān)閉閾值;以及 根據(jù)該同步整流關(guān)閉閾值來控制該同步整流器。11. 如權(quán)利要求10所述的控制方法,其中,決定該同步整流關(guān)閉閾值的步驟包括: 提供一至少一閾值電壓: 根據(jù)該檢測信號選擇該至少一閾值電壓中的其中之一,以作為該同步整流關(guān)閉閾值。12. 如權(quán)利要求10所述的控制方法,其中,決定該同步整流關(guān)閉閾值的步驟包括: 根據(jù)一電阻值與該檢測信號來決定該同步整流關(guān)閉閾值。13. 如權(quán)利要求10所述的控制方法,其中,檢測該自適性輸出功率轉(zhuǎn)換器的該輸出電壓 的步驟包括: 比較該輸出電壓與一至少一輸出閾值,以產(chǎn)生該檢測信號。14. 如權(quán)利要求10所述的控制方法,其中,控制該同步整流器的步驟包括: 比較在該同步整流器的一電極上的一源極電壓與在該同步整流器的另一電極上的一 漏極電壓和該同步整流關(guān)閉閾值此兩者的總和;以及 根據(jù)該比較結(jié)果來控制該同步整流器。15. -種同步整流電路,包括: 一二次側(cè)控制器,配置來耦接一同步整流器、一磁性裝置、以及一自適性輸出功率轉(zhuǎn)換 器的一輸出端,以產(chǎn)生一切換信號來驅(qū)動(dòng)該同步整流器; 其中,該二次側(cè)控制器接收自該自適性輸出功率轉(zhuǎn)換器的該輸出端的一信號來產(chǎn)生一 同步整流關(guān)閉閾值,且該切換信號依據(jù)該同步整流關(guān)閉閾值而受到控制。16. 如權(quán)利要求15所述的同步整流電路,其中,該同步整流關(guān)閉閾值根據(jù)該自適性輸出 功率轉(zhuǎn)換器的該輸出端的該信號而以步階方式調(diào)整。
【文檔編號】H02M7/217GK106026704SQ201610430743
【公開日】2016年10月12日
【申請日】2016年6月16日
【發(fā)明人】許智達(dá), 崔恒碩
【申請人】臺灣快捷國際股份有限公司, 快捷半導(dǎo)體(蘇州)有限公司