一種多輸入電源切換電路的制作方法
【專利摘要】本實(shí)用新型公開了一種多輸入電源切換電路,包括第二電源輸入檢測(cè)電路、第三電源輸入檢測(cè)電路、第一電源電壓輸出開關(guān)電路、以及第二電源電壓輸出開關(guān)電路,所述第二電源輸入檢測(cè)電路和第三電源輸入檢測(cè)電路的輸入端分別與第二電源和第三電源一一對(duì)應(yīng)連接,所述第二電源輸入檢測(cè)電路的輸出端與所述第二電源電壓輸出開關(guān)電路的控制端連接,所述第三電源輸入檢測(cè)電路的輸出端與所述第二電源輸入檢測(cè)電路的控制端連接,所述第一電源電壓輸出開關(guān)電路的控制端分別與所述第二電源和第三電源連接。本實(shí)用新型的多輸入電源切換電路,通過采用分立的電子器件搭建電路,可以根據(jù)優(yōu)先級(jí)自動(dòng)切換至優(yōu)先級(jí)高的電源供電,無需連接外部控制裝置,降低產(chǎn)品成本。
【專利說明】一種多輸入電源切換電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種多輸入電源切換電路,具體地說,是涉及一種按照輸入電源的優(yōu)先級(jí)順序自動(dòng)切換供給。
【背景技術(shù)】
[0002]電子設(shè)備在工作時(shí),為了達(dá)到較長的工作時(shí)間,或?yàn)榱四軌蜻m用于各種工作環(huán)境,通常電子設(shè)備的供電部分,除了設(shè)計(jì)成為能夠使用電子設(shè)備內(nèi)自帶的鋰電池外,還通過外部的USB端口,或者專用外部適配器等來供電,這樣會(huì)有至少三路電源可以供電,且三路電源具有一定的供電優(yōu)先級(jí)別,當(dāng)同時(shí)接入兩路或兩路以上電源時(shí),就會(huì)存在供電電源切換的問題。
[0003]目前兩路電源切換最為常見,實(shí)現(xiàn)也最為簡單,但是該種切換方式僅限于實(shí)現(xiàn)兩路電源的切換,無法移植或復(fù)制到兩路以上電源切換中。
[0004]對(duì)于三路輸入電源切換常采用帶開關(guān)插座的方式,在設(shè)備接外部蓄電池的接口處設(shè)一個(gè)機(jī)械觸點(diǎn)式開關(guān),當(dāng)外部蓄電池插頭插入設(shè)備插座時(shí),會(huì)觸及該開關(guān),該開關(guān)的觸點(diǎn)連接內(nèi)部蓄電池,從而達(dá)到斷開內(nèi)部電池的作用,實(shí)現(xiàn)了電源的優(yōu)先級(jí)切換。這種方式當(dāng)外部電池耗盡時(shí),不能實(shí)現(xiàn)內(nèi)部電池的自動(dòng)切換供電,不是一個(gè)真正的三路自動(dòng)切換電路。
[0005]另外一種三路輸入電源切換方式,通過設(shè)置多個(gè)開關(guān)單元,各開關(guān)單元具有彼此不同的預(yù)定的優(yōu)先級(jí),每一個(gè)開關(guān)單元中均與外部控制裝置連接,用于接收來自外部控制裝置的控制信號(hào),以控制開關(guān)單元的通斷,多個(gè)電源與開關(guān)單元一一對(duì)應(yīng),進(jìn)而實(shí)現(xiàn)對(duì)三路輸入電源的自動(dòng)切換,但是,這種的切換方式由外部控制裝置發(fā)送控制信號(hào)進(jìn)行控制實(shí)現(xiàn),需要占用外部控制裝置的控制管腳,當(dāng)管腳有限時(shí),無法實(shí)現(xiàn)切換控制,或者需要增加器件成本,選擇具有足夠多控制管腳的外部控制裝置實(shí)現(xiàn),而且,控制的可靠性完全依賴于控制裝置的運(yùn)行狀態(tài),當(dāng)控制裝置死機(jī)或程序進(jìn)入死循環(huán)時(shí),會(huì)造成控制裝置的管腳輸出單一的電平,當(dāng)所開關(guān)單元均為打開狀態(tài)時(shí),導(dǎo)致優(yōu)選順序喪失,無法按照正確的方式供電。
【發(fā)明內(nèi)容】
[0006]本實(shí)用新型為了解決現(xiàn)有多輸入電源切換電路不能實(shí)現(xiàn)自動(dòng)切換,或者切換需要占用控制裝置管腳、而且切換不可靠的技術(shù)問題,提出了一種多輸入電源切換電路,可以解決上述問題。
[0007]為了解決上述技術(shù)問題,本實(shí)用新型采用以下技術(shù)方案予以實(shí)現(xiàn):
[0008]一種多輸入電源切換電路,包括用于檢測(cè)第二電源輸入的第二電源輸入檢測(cè)電路、用于檢測(cè)第三電源的輸入的第三電源輸入檢測(cè)電路、第一電源電壓輸出開關(guān)電路、以及第二電源電壓輸出開關(guān)電路,所述第二電源輸入檢測(cè)電路和第三電源輸入檢測(cè)電路的輸入端分別與第二電源和第三電源一一對(duì)應(yīng)連接,所述第二電源輸入檢測(cè)電路的輸出端與所述第二電源電壓輸出開關(guān)電路的控制端連接,用于控制第二電源電壓輸出開關(guān)電路打開或者關(guān)閉第二電源電壓輸出,所述第三電源輸入檢測(cè)電路的輸出端與所述第二電源輸入檢測(cè)電路的控制端連接,用于控制所述第二電源輸入檢測(cè)電路的導(dǎo)通狀態(tài),所述第一電源電壓輸出開關(guān)電路的控制端分別與所述第二電源和第三電源連接,用于控制第一電源電壓輸出開關(guān)電路打開或者關(guān)閉第一電源電壓輸出。
[0009]進(jìn)一步的,所述第一電源電壓輸出開關(guān)電路包括第一 PMOS管,所述第一 PMOS管的漏極與第一電源連接,所述第一 PMOS管的源極與電壓輸出端連接,所述第一 PMOS管的柵極連接第五電阻后與地端連接。
[0010]進(jìn)一步的,所述的第一 PMOS管的漏極與源極之間還并聯(lián)有第一二極管。
[0011]進(jìn)一步的,所述第二電源電壓輸出開關(guān)電路包括第二 PMOS管,所述第二 PMOS管的源極與第二電源連接,所述第二 PMOS管的漏極與所述電壓輸出端連接,所述第二 PMOS管的柵極與第二電源輸入檢測(cè)電路的輸出端連接。
[0012]進(jìn)一步的,所述第二 PMOS管的源極和柵極之間還連接有第三電阻。
[0013]進(jìn)一步的,所述第二電源輸入檢測(cè)電路包括第一分壓電路和第一 NMOS管,所述第一分壓電路的輸入端與第二電源連接,所述第一分壓電路的輸出端與所述第一 NMOS管的柵極連接,所述第一 NMOS管的源極與所述第二 PMOS管的柵極連接,所述第一 NMOS管的漏極連接第四電阻后與地端連接,所述第一 PMOS管的柵極與第二電源連接。
[0014]進(jìn)一步的,所述第三電源輸入檢測(cè)電路包括第二分壓電路,所述第二分壓電路的輸入端與第三電源連接,所述第二分壓電路的輸出端與所述第一 NMOS管的漏極連接,第三電源與所述電壓輸出端連接。
[0015]進(jìn)一步的,所述第一分壓電路包括相串聯(lián)的第一電阻和第二電阻,所述第一電阻與第二電源連接,所述第二電阻連接地端,所述第一 NMOS管的柵極連接在所述第一電阻和第二電阻之間,所述第二分壓電路包括相串聯(lián)的第六電阻和第七電阻,以及和第一 NMOS管漏極連接的第四電阻,所述第六電阻與第三電源連接,所述第七電阻連接地端,所述第四電阻和第一 NMOS管漏極連接,所述第一 NMOS管的漏極連接在所述第六電阻和第七電阻之間,所述第七電阻并聯(lián)第四電阻和第六電阻的阻值之比大于所述第二電阻和第一電阻的阻值之比,所述第一 PMOS管的柵極同時(shí)與第三電源連接。
[0016]進(jìn)一步的,所述的多輸入電源切換電路還包括雙二極管,所述第二電源和第三電源通過所述雙二極管與所述第一 PMOS管的柵極連接,所述雙二極管的兩個(gè)輸入端分別與所述第二電源和第三電源連接,所述雙二極管的輸出端與所述第一 PMOS管的柵極連接。
[0017]進(jìn)一步的,第二 PMOS管的漏極與電壓輸出端之間連接有第二二極管,所述第三電源與電壓輸出端之間連接有第四二極管。
[0018]與現(xiàn)有技術(shù)相比,本實(shí)用新型的優(yōu)點(diǎn)和積極效果是:本實(shí)用新型的多輸入電源切換電路,通過采用分立的電子器件搭建電路,將第三電源的優(yōu)先級(jí)最高,第一電源的優(yōu)先級(jí)最低,在插入第二電源或第三電源時(shí),可以根據(jù)優(yōu)先級(jí)自動(dòng)切換至優(yōu)先級(jí)高的電源供電,無需連接外部控制裝置,不占用外部控制裝置的管腳,以及能否正確按照優(yōu)先級(jí)別選擇不依賴于控制裝置的運(yùn)行狀態(tài),若將第三電源、第二電源、第一電源分別為適配器輸入電源、USB輸入電源、以及自帶電池電源的話,則適配器電源的優(yōu)先級(jí)最高,自帶電池電源的優(yōu)先級(jí)最低,還可以達(dá)到節(jié)省電池電量,延長工作時(shí)間的目的。
[0019]結(jié)合附圖閱讀本實(shí)用新型實(shí)施方式的詳細(xì)描述后,本實(shí)用新型的其他特點(diǎn)和優(yōu)點(diǎn)將變得更加清楚。
【專利附圖】
【附圖說明】
[0020]為了更清楚地說明本實(shí)用新型實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實(shí)用新型的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
[0021]圖1是本實(shí)用新型所提出的多輸入電源切換電路的一種實(shí)施例的原理方框圖;
[0022]圖2是本實(shí)用新型所提出的多輸入電源切換電路的一種實(shí)施例的電路原理圖。
【具體實(shí)施方式】
[0023]下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對(duì)本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本實(shí)用新型一部分實(shí)施例,而不是全部的實(shí)施例。基于本實(shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。
[0024]實(shí)施例一,本實(shí)施例提出了一種多輸入電源切換電路,如圖1所示,包括第二電源輸入檢測(cè)電路、第三電源輸入檢測(cè)電路、第一電源電壓輸出開關(guān)電路、以及第二電源電壓輸出開關(guān)電路,所述第二電源輸入檢測(cè)電路和第三電源輸入檢測(cè)電路的輸入端分別與第二電源V2和第三電源V3 —一對(duì)應(yīng)連接,所述第二電源輸入檢測(cè)電路的輸出端與所述第二電源電壓輸出開關(guān)電路的控制端連接,用于控制第二電源電壓輸出開關(guān)電路打開或者關(guān)閉第二電源電壓輸出,所述第三電源輸入檢測(cè)電路的輸出端與所述第二電源輸入檢測(cè)電路的控制端連接,用于控制所述第三電源輸入檢測(cè)電路的導(dǎo)通狀態(tài),所述第一電源電壓輸出開關(guān)電路的控制端分別與所述第二電源V2和第三電源V3連接,用于控制第一電源電壓輸出開關(guān)電路打開或者關(guān)閉第一電源電壓輸出。所述第二電源輸入檢測(cè)電路用于檢測(cè)第二電源V2是否有電壓輸入,第三電源輸入檢測(cè)電路用于檢測(cè)第三電源V3是否有電壓輸入,本實(shí)施例的多輸入電源切換電路,第三電源V3的供電優(yōu)先級(jí)最高,第一電源Vl的供電優(yōu)先級(jí)最低,當(dāng)只有第一電源Vl輸入時(shí),第二電源輸入檢測(cè)電路和第三電源輸入檢測(cè)電路均檢測(cè)不到有電源輸入,因此第二電源電壓輸出開關(guān)電路控制關(guān)閉第二電源電壓輸出,第一電源電壓輸出開關(guān)電路導(dǎo)通,由第一電源Vl為設(shè)備供電。當(dāng)同時(shí)有第一電源Vl和第二電源V2輸入時(shí),第二電源輸入檢測(cè)電路檢測(cè)到有電源輸入,此時(shí)控制第二電源電壓輸出開關(guān)電路打開第二電源電壓輸出,第二電源V2供電,同時(shí)第一電源電壓輸出開關(guān)電路的控制端與所述第二電源連接,因此當(dāng)?shù)诙娫碫2有電壓輸入時(shí),第一電源電壓輸出開關(guān)電路關(guān)閉,此時(shí)第一電源Vl不供電。當(dāng)?shù)谌娫碫3有輸入時(shí),若同時(shí)第一電源Vl和第二電源V2的至少一個(gè)也有電壓輸入,此時(shí),第三電源輸入檢測(cè)電路檢測(cè)到有電源V3輸入,第三電源輸入檢測(cè)電路的控制所述第二電源輸入檢測(cè)電路的關(guān)閉,因此,即便此時(shí)同時(shí)有第二電源V2輸入,第二電源輸入檢測(cè)電路也無法檢測(cè)到第二電源輸入,相應(yīng)的第二電源電壓輸出開關(guān)電路不能打開(也即關(guān)閉)第二電源電壓輸出,第二電源V2不供電;同時(shí)第一電源電壓輸出開關(guān)電路的控制端與所述第三電源連接,因此當(dāng)?shù)谌娫从须妷狠斎霑r(shí),第一電源電壓輸出開關(guān)電路關(guān)閉,此時(shí)第一電源Vl不供電,綜上,當(dāng)?shù)谌娫碫3有輸入時(shí),由第三電源V3供電。
[0025]本實(shí)施例的多輸入電源切換電路,所述的第二電源輸入檢測(cè)電路、第三電源輸入檢測(cè)電路、第一電源電壓輸出開關(guān)電路、以及第二電源電壓輸出開關(guān)電路均采用分立的電子器件搭建,將第三電源的優(yōu)先級(jí)最高,第一電源的優(yōu)先級(jí)最低,在插入第二電源或第三電源時(shí),可以根據(jù)優(yōu)先級(jí)自動(dòng)切換至優(yōu)先級(jí)高的電源供電,無需連接外部控制裝置,降低電路成本;可滿足多電源輸入的自動(dòng)無縫切換,以及能否正確按照優(yōu)先級(jí)別選擇不依賴于控制裝置的運(yùn)行狀態(tài),若將第三電源、第二電源、第一電源分別為適配器輸入電源、USB輸入電源、以及自帶電池電源的話,則適配器電源的優(yōu)先級(jí)最高,自帶電池電源的優(yōu)先級(jí)最低,還可以達(dá)到節(jié)省電池電量,延長工作時(shí)間的目的。
[0026]作為一個(gè)優(yōu)選的實(shí)施例,如圖2所示,示出了多輸入電源切換電路的一種優(yōu)選實(shí)施例的電路原理圖,在本實(shí)施例中,所述第一電源電壓輸出開關(guān)電路包括第一 PMOS管Ql,所述第一 PMOS管Ql的漏極3與第一電源VBAT連接,所述第一 PMOS管Ql的源極2與電壓輸出端Vout連接,所述第一 PMOS管Ql的柵極I連接第五電阻R5后與地端連接。本第一電源電壓輸出開關(guān)電路的工作原理是:當(dāng)僅有第一電源VBAT輸入時(shí),因?yàn)镽5接地,第一 PMOS管Ql在第一電源VBAT的電壓下導(dǎo)通,第一電源VBAT電壓經(jīng)第一 PMOS管Ql輸出,系統(tǒng)使用第一電源VBAT供電。
[0027]在本實(shí)施例中,所述的第一 PMOS管Ql的漏極3與源極2之間還并聯(lián)有第一二極管D1,防止當(dāng)由第二電源或者第三電源供電時(shí),電壓倒灌至電池,保障供電安全,而且,第一二極管Dl還可以在電源切換時(shí)起到續(xù)流作用。
[0028]在本實(shí)施例中,所述第二電源電壓輸出開關(guān)電路包括第二 PMOS管Q2,所述第二PMOS管Q2的源極2與第二電源Vbus連接,所述第二 PMOS管Q2的漏極3與所述電壓輸出端Vout連接,所述第二 PMOS管的柵極I與第二電源輸入檢測(cè)電路的輸出端連接。當(dāng)?shù)诙娫碫bus有電壓輸入時(shí),第二電源輸入檢測(cè)電路檢測(cè)到電壓輸入信號(hào),并向第二 PMOS管的柵極I發(fā)送低電平,從而使第二 PMOS管Q2導(dǎo)通,第二電源Vbus電壓輸出。
[0029]優(yōu)選的,所述第二 PMOS管Q2的源極2和柵極I之間還連接有第三電阻R3,用于當(dāng)?shù)谝?NMOS管Q3截止時(shí),將第二 PMOS管Q2的柵極I由第二電源Vbus上拉至高電平,因此第二 PMOS管Q2截止,進(jìn)而關(guān)閉第二電源Vbus供電輸出。
[0030]在本實(shí)施例中,所述第二電源輸入檢測(cè)電路包括第一分壓電路和第一 NMOS管Q3,所述第一分壓電路的輸入端與第二電源Vbus連接,所述第一分壓電路的輸出端與所述第一 NMOS管Q3的柵極I連接,所述第一 NMOS管Q3的源極2與所述第二 PMOS管Q2的柵極I連接,所述第一 NMOS管Q3的漏極3連接第四電阻R4后與地端連接,所述第一 PMOS管Ql的柵極I與第二電源Vbus連接。當(dāng)?shù)诙娫碫bus有電壓輸入時(shí),第二電源Vbus電壓一路與第一 PMOS管Ql的柵極I連接,向第一 PMOS管Ql的柵極I輸出高電平,將Ql關(guān)斷,另一路進(jìn)入第二電源輸入檢測(cè)電路,經(jīng)第一電阻Rl和第二電阻R2分壓,給第一 NMOS管Q3的柵極I 一個(gè)高電平輸入,由于第一 NMOS管Q3的漏極3接地,為低電平,因此第一 NMOS管Q3導(dǎo)通,其源極I電位拉低,從而使第二 PMOS管Q2導(dǎo)通,因此第二電源Vbus電壓輸出。
[0031]其中,所述第三電源輸入檢測(cè)電路包括第二分壓電路,所述第二分壓電路的輸入端與第三電源VAC連接,所述第二分壓電路的輸出端與所述第一 NMOS管Q3的漏極3連接,第三電源VAC與所述電壓輸出端Vout連接。在本實(shí)施例中,當(dāng)?shù)谌娫碫AC有電壓輸入時(shí),第三電源VAC電壓經(jīng)所述第二分壓電路分壓后,輸入至第一 NMOS管Q3的漏極3,將第一 NMOS管Q3的漏極3的電平拉高,通過設(shè)置第二分壓電路的分壓高于所述第一分壓電路的分壓,滿足當(dāng)同時(shí)有第二電源Vbus和第三電源VAC電壓輸入時(shí),第一 NMOS管Q3的漏極3電壓高于柵極I電壓,將第一 NMOS管Q3關(guān)斷,此時(shí)第一 NMOS管Q3的源極I為高電平,將第二 PMOS管Q2的柵極I電平拉高,因此第二 PMOS管Q2截止,第二電源Vbus無法輸出電壓,也即,當(dāng)同時(shí)有第二電源Vbus和第三電源VAC電壓輸入時(shí),第二電源輸入檢測(cè)電路無法檢測(cè)到第二電源Vbus,相應(yīng)的第二電源電壓輸出開關(guān)電路關(guān)斷,第二電源Vbus無法輸出電壓。當(dāng)?shù)谌娫碫AC電壓輸入、第二電源Vbus沒有電壓輸入時(shí),第一 NMOS管Q3的柵極I為低電平,第一 NMOS管Q3始終保持關(guān)斷,由第三電源VAC提供電壓輸出,本實(shí)施例中采用的電壓控制的MOS管,控制精度更高,而且,當(dāng)不同的電源輸入時(shí),可以實(shí)現(xiàn)按照優(yōu)先級(jí)自動(dòng)無縫切換。
[0032]在本實(shí)施例中,為了簡化電路結(jié)構(gòu),所述第一分壓電路包括相串聯(lián)的第一電阻Rl和第二電阻R2,所述第一電阻Rl與第二電源Vbus連接,所述第二電阻R2連接地端,所述第一 NMOS管Q3的柵極I連接在所述第一電阻Rl和第二電阻R2之間,所述第二分壓電路包括相串聯(lián)的第六電阻R6和第七電阻R7,以及和第一 NMON管Q3漏極連接的第四電阻R4,所述第六電阻R6與第三電源VAC連接,所述第七電阻R7連接地端,所訴第四電阻R4和第一 NMOS管Q3的漏極連接,所述第一 NMOS管Q3的漏極3連接在所述第六電阻R6和第七電阻R7之間,所述第七電阻R7并聯(lián)第四電阻R4和第六電阻R6的阻值之比大于所述第二電阻R2和第一電阻Rl的阻值之比,所述第一 PMOS管Ql的柵極I同時(shí)與第三電源VAC連接。通過將所述第七電阻R7并聯(lián)第四電阻R4和第六電阻R6的阻值之比設(shè)置成大于所述第二電阻R2和第一電阻Rl的阻值之比,使得第七電阻R7與第四電阻R4的并聯(lián)分壓大于所述第二電阻R2的分壓,保證當(dāng)同時(shí)有第二電源Vbus和第三電源VAC電壓輸入時(shí),第一 NMOS管Q3的漏極3電壓高于柵極I電壓,可以將第一 NMOS管Q3關(guān)斷,進(jìn)而保障了第三電源的優(yōu)先級(jí)比第二電壓的優(yōu)先級(jí)高。
[0033]所述的多輸入電源切換電路還包括雙二極管D3,所述第二電源Vbus和第三電源VAC通過所述雙二極管D3與所述第一 PMOS管Ql的柵極I連接,所述雙二極管D3的兩個(gè)輸入端分別與所述第二電源Vbus和第三電源VAC連接,所述雙二極管D3的輸出端與所述第一 PMOS管Ql的柵極I連接,通過設(shè)置雙二極管D3,可以將第二電源Vbus和第三電源VAC隔離,實(shí)現(xiàn)兩個(gè)電壓互相不影響。
[0034]進(jìn)一步的,當(dāng)?shù)谝浑娫碫bat有電壓輸入、第二電源Vbus和第三電源VAC沒有電壓輸入時(shí),為了防止第一電源Vbat的電壓倒灌至第二電源Vbus和第三電源VAC中,第二 PMOS管Q2的漏極3與電壓輸出端Vout之間連接有第二二極管D2,所述第三電源VAC與電壓輸出端Vout之間連接有第四二極管D4。
[0035]需要說明的是,本實(shí)施例的各技術(shù)方案僅是給出了多輸入電源切換電路的一種較佳實(shí)施例,但并不限于上述舉例,例如,本實(shí)施例中的分立電路第二電源輸入檢測(cè)電路、第一電源電壓輸出開關(guān)電路、以及第二電源電壓輸出開關(guān)電路均采用的電壓控制的MOS管,當(dāng)然也可以在不脫離本實(shí)施例的實(shí)質(zhì)范圍內(nèi)將MOS管替換為采用電流控制的三極管實(shí)現(xiàn),仍屬于本實(shí)用新型的保護(hù)范圍。
[0036]當(dāng)然,上述說明并非是對(duì)本實(shí)用新型的限制,本實(shí)用新型也并不僅限于上述舉例,本【技術(shù)領(lǐng)域】的普通技術(shù)人員在本實(shí)用新型的實(shí)質(zhì)范圍內(nèi)所做出的變化、改型、添加或替換,也應(yīng)屬于本實(shí)用新型的保護(hù)范圍。
【權(quán)利要求】
1.一種多輸入電源切換電路,其特征在于:包括用于檢測(cè)第二電源輸入的第二電源輸入檢測(cè)電路、用于檢測(cè)第三電源的輸入的第三電源輸入檢測(cè)電路、第一電源電壓輸出開關(guān)電路、以及第二電源電壓輸出開關(guān)電路,所述第二電源輸入檢測(cè)電路和第三電源輸入檢測(cè)電路的輸入端分別與第二電源和第三電源一一對(duì)應(yīng)連接,所述第二電源輸入檢測(cè)電路的輸出端與所述第二電源電壓輸出開關(guān)電路的控制端連接,用于控制第二電源電壓輸出開關(guān)電路打開或者關(guān)閉第二電源電壓輸出,所述第三電源輸入檢測(cè)電路的輸出端與所述第二電源輸入檢測(cè)電路的控制端連接,用于控制所述第二電源輸入檢測(cè)電路的導(dǎo)通狀態(tài),所述第一電源電壓輸出開關(guān)電路的控制端分別與所述第二電源和第三電源連接,用于控制第一電源電壓輸出開關(guān)電路打開或者關(guān)閉第一電源電壓輸出。
2.根據(jù)權(quán)利要求1所述的多輸入電源切換電路,其特征在于:所述第一電源電壓輸出開關(guān)電路包括第一 PMOS管,所述第一 PMOS管的漏極與第一電源連接,所述第一 PMOS管的源極與電壓輸出端連接,所述第一 PMOS管的柵極連接第五電阻后與地端連接。
3.根據(jù)權(quán)利要求2所述的多輸入電源切換電路,其特征在于:所述的第一PMOS管的漏極與源極之間還并聯(lián)有第一二極管。
4.根據(jù)權(quán)利要求2所述的多輸入電源切換電路,其特征在于:所述第二電源電壓輸出開關(guān)電路包括第二 PMOS管,所述第二 PMOS管的源極與第二電源連接,所述第二 PMOS管的漏極與所述電壓輸出端連接,所述第二 PMOS管的柵極與第二電源輸入檢測(cè)電路的輸出端連接。
5.根據(jù)權(quán)利要求4所述的多輸入電源切換電路,其特征在于:所述第二PMOS管的源極和柵極之間還連接有第三電阻。
6.根據(jù)權(quán)利要求4或5所述的多輸入電源切換電路,其特征在于:所述第二電源輸入檢測(cè)電路包括第一分壓電路和第一 NMOS管,所述第一分壓電路的輸入端與第二電源連接,所述第一分壓電路的輸出端與所述第一 NMOS管的柵極連接,所述第一 NMOS管的源極與所述第二 PMOS管的柵極連接,所述第一 NMOS管的漏極連接第四電阻后與地端連接,所述第一PMOS管的柵極與第二電源連接。
7.根據(jù)權(quán)利要求6所述的多輸入電源切換電路,其特征在于:所述第三電源輸入檢測(cè)電路包括第二分壓電路,所述第二分壓電路的輸入端與第三電源連接,所述第二分壓電路的輸出端與所述第一 NMOS管的漏極連接,第三電源與所述電壓輸出端連接。
8.根據(jù)權(quán)利要求7所述的多輸入電源切換電路,其特征在于:所述第一分壓電路包括相串聯(lián)的第一電阻和第二電阻,所述第一電阻與第二電源連接,所述第二電阻連接地端,所述第一 NMOS管的柵極連接在所述第一電阻和第二電阻之間,所述第二分壓電路包括相串聯(lián)的第六電阻和第七電阻,以及和第一 NMOS管的漏極連接的第四電阻,所述第六電阻與第三電源連接,所述第七電阻連接地端,所述第四電阻和第一 NMOS管的漏極相連,所述第一NMOS管的漏極連接在所述第六電阻和第七電阻之間,所述第七電阻并聯(lián)第四電阻和第六電阻的阻值之比大于所述第二電阻和第一電阻的阻值之比,所述第一 PMOS管的柵極同時(shí)與第三電源連接。
9.根據(jù)權(quán)利要求7所述的多輸入電源切換電路,其特征在于:所述的多輸入電源切換電路還包括雙二極管,所述第二電源和第三電源通過所述雙二極管與所述第一 PMOS管的柵極連接,所述雙二極管的兩個(gè)輸入端分別與所述第二電源和第三電源連接,所述雙二極管的輸出端與所述第一 PMOS管的柵極連接。
10.根據(jù)權(quán)利要求9所述的多輸入電源切換電路,其特征在于:第二 PMOS管的漏極與電壓輸出端之間連接有第二二極管,所述第三電源與電壓輸出端之間連接有第四二極管。
【文檔編號(hào)】H02J9/06GK204205708SQ201420728092
【公開日】2015年3月11日 申請(qǐng)日期:2014年11月28日 優(yōu)先權(quán)日:2014年11月28日
【發(fā)明者】劉東寶 申請(qǐng)人:青島歌爾聲學(xué)科技有限公司