電源濾波電路的制作方法
【專利摘要】本實用新型公開了一種電源濾波電路,包括第一差模電感、第二差模電感、第三差模電感、第一差模電容、第二差模電容、第三差模電容、第一共模電容、第二共模電容、第三共模電容、第一共模電感、第二共模電感、第三共模電感;第一差模電容并聯(lián)一個第一放電電阻,第二差模電容并聯(lián)一個第二放電電阻,以及第三差模電容并聯(lián)一個第三放電電阻。本實用新型不僅在10KHz-10MHz得到較好的插入損耗,同時也能減小濾波器體積。本實用新型電源濾波器體積小、插入損耗高、成本低。
【專利說明】電源濾波電路
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種濾波電路,具體涉及一種電源濾波電路。
【背景技術(shù)】
[0002]按照GJB151A-97《軍用設(shè)備和分系統(tǒng)電磁發(fā)射和敏感度要求》,設(shè)備都要進行電源線傳導(dǎo)發(fā)射試驗(ΙΟΚΗζ-ΙΟΜΗζ),電源線傳導(dǎo)發(fā)射不應(yīng)超過GJB151A-97中圖CE102-1規(guī)定的極限值。380VAC三相三線50HZ-7000W快速充電設(shè)備主要為諧波干擾,有整流開關(guān)管以及設(shè)備內(nèi)部的DC/DC整流電源產(chǎn)生的干擾。這樣就要求電源濾波器在低頻時要有較高的插入損耗。現(xiàn)有技術(shù)中的電路中的差模抑制主要來源于電容,為了能得到較高的低頻插入損耗,我們就需要增大電容來滿足。但是考慮到濾波器的安全性、功耗損耗等問題,要求差模電容不能選用大量級電容。這樣就造成了現(xiàn)有的濾波電路存在濾波體積大、成本高、工藝難實現(xiàn)的缺點。所以以前的快速充電設(shè)備在做電磁兼容試驗時,基本不能滿足電磁兼容要求。
實用新型內(nèi)容
[0003]本實用新型克服了現(xiàn)有技術(shù)的不足,提供一種使380VAC三相三線50Hz-7000W快速充電設(shè)備在滿足功能性能的同時,也能滿足電磁兼容要求的電源濾波電路。
[0004]為解決上述的技術(shù)問題,本實用新型采用以下技術(shù)方案:
[0005]—種電源濾波電路,包括第一差模電感、第二差模電感、第三差模電感、第一差模電容、第二差模電容、第三差模電容、第一共模電容、第二共模電容、第三共模電容、第一共模電感、第二共模電感、第三共模電感;所述的第一差模電感與第一差模電容的一端連接,所述第一差模電容的另一端與所述第二差模電容連接;所述第二差模電感與所述第二差模電容一端連接,所述第二差模電容另一端與第一差模電容另一端連接,同時與所述第三差模電容連接;所述第三差模電感與所述第三差模電容一端連接,所述第三差模電容的另一端同時與所述第二差模電容另一端以及第一差模電容另一端連接;所述第一共模電容一端與所述第一共模電感連接;所述第一共模電容另一端與所述第二共模電容連接;所述第二共模電容一端與所述第二共模電感連接,第二共模電容另一端同時與第一共模電容另一端以及第三共模電容連接并接地;所述第三共模電容與所述第三共模電感連接;所述第一差模電感與所述第一共模電容一端以及第一共模電感連接;所述第二差模電感與所述第二共模電容一端以及第二共模電感連接;所述第三差模電感與所述第三共模電容一端以及第三共模電感連接。
[0006]更進一步的技術(shù)方案是第一差模電容并聯(lián)一個第一放電電阻。
[0007]更進一步的技術(shù)方案是第二差模電容并聯(lián)一個第二放電電阻。
[0008]更進一步的技術(shù)方案是第三差模電容并聯(lián)一個第三放電電阻。
[0009]更進一步的技術(shù)方案是第一差模電容并聯(lián)一個第一放電電阻,第二差模電容并聯(lián)一個第二放電電阻,以及第三差模電容并聯(lián)一個第三放電電阻或第二差模電容并聯(lián)一個第二放電電阻,以及第三差模電容并聯(lián)一個第三放電電阻。[0010]更進一步技術(shù)方案是第一共模電容、第二共模電容、第三共模電容均是瓷介電容器。
[0011]更進一步技術(shù)方案是第一共模電感、第二共模電感、第三共模電感的磁芯均是非晶納米晶合金磁體。
[0012]與現(xiàn)有技術(shù)相比,本實用新型的有益效果是:本實用新型不僅在ΙΟΚΗζ-ΙΟΜΗζ得到較好的插入損耗,同時也能減小濾波器體積。本實用新型電源濾波器體積小、插入損耗高、成本低。
【專利附圖】
【附圖說明】
[0013]圖1為本實用新型一個實施例的電路原理圖。
【具體實施方式】
[0014]下面結(jié)合附圖對本實用新型作進一步闡述。
[0015]如圖1所示,圖1示出本實用新型一個實施例的電路原理圖。本實施例電源濾波電路,包括第一差模電感L1、第二差模電感L2、第二差模電感L3、第一差模電容Cl、第二差模電容C2、第三差模電容C3、第一共模電容C4、第二共模電容C5、第三共模電容C6、第一共模電感L4、第二共模電感L5、第三共模電感L6 ;電路包括L1、L2、L3在內(nèi)的三根輸入線,從輸入端IN輸入信號,依次經(jīng)過差模濾波電路和共模濾波電路,從共模濾波電路輸出OUT。第一差模電感與第一差模電容的一端連接,第一差模電容的另一端與第二差模電容連接;第二差模電感與第二差模電容一端連接,第二差模電容另一端與第一差模電容另一端連接,同時與第三差模電容連接;第三差模電感與第三差模電容一端連接,第三差模電容的另一端同時與第二差模電容另一端以及第一差模電容另一端連接;本實施例中采取了星形接法使差模電容兩端的電壓降至250VAC以下,減小了電容的體積。第一共模電容一端與第一共模電感連接;第一共模電容另一端與第二共模電容連接;第二共模電容一端與第二共模電感連接,第二共模電容另一端同時與第一共模電容另一端以及第三共模電容連接并接地;第三共模電容與第三共模電感連接;第一差模電感與第一共模電容一端以及第一共模電感連接;第二差模電感與第二共模電容一端以及第二共模電感連接;第三差模電感與第三共模電容一端以及第三共模電感連接。作為優(yōu)選的實施方案,每個差模電容可以并聯(lián)一個放電電阻,本實施例中第一差模電容并聯(lián)一個第一放電電阻R1,第二差模電容并聯(lián)一個第二放電電阻R2,以及第三差模電容并聯(lián)一個第三放電電阻R3 ;放電電阻有效的保障設(shè)備停止后電容的放電過程。作為優(yōu)選的實施方案,本實施例中第一共模電容C4、第二共模電容C5、第三共模電容C6、第一共模電感L4、第二共模電感L5、第三共模電感L6為共模抑制器件。第一共模電容C4、第二共模電容C5、第三共模電容C6是體積較小的瓷介電容器。第一共模電感L4、第二共模電感L5、第三共模電感L6需要有較大的共模抑制能力,優(yōu)選的實施方案是,電感磁芯是非晶納米晶合金磁體。
[0016]在本說明書中所談到的“一個實施例”、“另一個實施例”、“實施例”、等,指的是結(jié)合該實施例描述的具體特征、結(jié)構(gòu)或者特點包括在本申請概括性描述的至少一個實施例中。在說明書中多個地方出現(xiàn)同種表述不是一定指的是同一個實施例。進一步來說,結(jié)合任一個實施例描述一個具體特征、結(jié)構(gòu)或者特點時,所要主張的是結(jié)合其他實施例來實現(xiàn)這種特征、結(jié)構(gòu)或者特點也落在本實用新型的范圍內(nèi)。
[0017]盡管這里參照實用新型的多個解釋性實施例對本實用新型進行了描述,但是,應(yīng)該理解,本領(lǐng)域技術(shù)人員可以設(shè)計出很多其他的修改和實施方式,這些修改和實施方式將落在本申請公開的原則范圍和精神之內(nèi)。更具體地說,在本申請公開、附圖和權(quán)利要求的范圍內(nèi),可以對主題組合布局的組成部件和/或布局進行多種變型和改進。除了對組成部件和/或布局進行的變型和改進外,對于本領(lǐng)域技術(shù)人員來說,其他的用途也將是明顯的。
【權(quán)利要求】
1.一種電源濾波電路,包括第一差模電感、第二差模電感、第三差模電感、第一差模電容、第二差模電容、第三差模電容、第一共模電容、第二共模電容、第三共模電容、第一共模電感、第二共模電感、第三共模電感;其特征在于:所述的第一差模電感與第一差模電容的一端連接,所述第一差模電容的另一端與所述第二差模電容連接;所述第二差模電感與所述第二差模電容一端連接,所述第二差模電容另一端與第一差模電容另一端連接,同時與所述第三差模電容連接;所述第三差模電感與所述第三差模電容一端連接,所述第三差模電容的另一端同時與所述第二差模電容另一端以及第一差模電容另一端連接;所述第一共模電容一端與所述第一共模電感連接;所述第一共模電容另一端與所述第二共模電容連接;所述第二共模電容一端與所述第二共模電感連接,第二共模電容另一端同時與第一共模電容另一端以及第三共模電容連接并接地;所述第三共模電容與所述第三共模電感連接;所述第一差模電感與所述第一共模電容一端以及第一共模電感連接;所述第二差模電感與所述第二共模電容一端以及第二共模電感連接;所述第三差模電感與所述第三共模電容一端以及第三共模電感連接。
2.根據(jù)權(quán)利要求1所述的電源濾波電路,其特征在于所述的第一差模電容并聯(lián)一個第一放電電阻。
3.根據(jù)權(quán)利要求1或2所述的電源濾波電路,其特征在于所述的第二差模電容并聯(lián)一個第二放電電阻。
4.根據(jù)權(quán)利要求1所述的電源濾波電路,其特征在于所述的第三差模電容并聯(lián)一個第三放電電阻。
5.根據(jù)權(quán)利要求3所述的電源濾波電路,其特征在于所述的第三差模電容并聯(lián)一個第三放電電阻。
6.根據(jù)權(quán)利要求1所述的電源濾波電路,其特征在于所述的第一共模電容、第二共模電容、第三共模電容均是瓷介電容器。
7.根據(jù)權(quán)利要求1所述的電源濾波電路,其特征在于所述的第一共模電感、第二共模電感、第三共模電感的磁芯均是非晶納米晶合金磁體。
【文檔編號】H02M1/12GK203775019SQ201420011859
【公開日】2014年8月13日 申請日期:2014年1月8日 優(yōu)先權(quán)日:2014年1月8日
【發(fā)明者】姜春輝 申請人:成都新欣神風(fēng)電子科技有限公司