一種雙反相器的抗電磁干擾驅(qū)動(dòng)電路的制作方法
【專利摘要】本發(fā)明公開(kāi)了一種雙反相器的抗電磁干擾驅(qū)動(dòng)電路,包括輸入端連接在DSP的IO口上的第一反相器(NOT1),第一反相器(NOT1)的輸出端與第二反相器(NOT2)的輸入端相連,第二反相器(NOT2)的輸出端連接至開(kāi)關(guān)元器件;所述第一反相器(NOT1)和第二反相器(NOT2)的輸出端還分別連接有第一上拉電阻(R2)和第二上拉電阻(R3),第一上拉電阻(R2)和第二上拉電阻(R3)均與電源(VCC)相連。本發(fā)明可以起到高效的抗EMI干擾的作用,從而可以達(dá)到防止MOS或IGBT誤開(kāi)通和關(guān)斷的目的,而且電路結(jié)構(gòu)簡(jiǎn)單、成本較低、需要的體積也較小。
【專利說(shuō)明】—種雙反相器的抗電磁干擾驅(qū)動(dòng)電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種抗電磁干擾電路,特別是一種應(yīng)用于光伏逆變器中的雙反相器的抗電磁干擾驅(qū)動(dòng)電路。
【背景技術(shù)】
[0002]光伏逆變器內(nèi)部通常都會(huì)有驅(qū)動(dòng)電路,用于控制開(kāi)關(guān)元器件的開(kāi)通和關(guān)斷。而驅(qū)動(dòng)電路的驅(qū)動(dòng)信號(hào)由DSP的1 口發(fā)出,一般驅(qū)動(dòng)電路在工作過(guò)程中,要求根據(jù)DSP的1 口發(fā)出驅(qū)動(dòng)信號(hào),準(zhǔn)確無(wú)誤的控制開(kāi)關(guān)元器件的開(kāi)通和關(guān)斷,以實(shí)現(xiàn)機(jī)器所要求的功能;但是由于光伏逆變器內(nèi)部高低壓或高低頻信號(hào)重疊,或者布局不甚合理的情況下,DSP的1 口發(fā)出的驅(qū)動(dòng)信號(hào)就會(huì)受到干擾,從而導(dǎo)致無(wú)法正確的控制開(kāi)關(guān)元器件的開(kāi)通和關(guān)斷,以致開(kāi)關(guān)元器件損壞或者誤導(dǎo)通。現(xiàn)有的部分抗電磁干擾驅(qū)動(dòng)電路雖然實(shí)現(xiàn)了對(duì)抗EMI電磁干擾的作用,但電路復(fù)雜,使用的元器件成本較高,所需要的PCB體積也相對(duì)較大。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的在于,提供一種雙反相器的抗電磁干擾驅(qū)動(dòng)電路。它可以起到高效的抗EMI干擾的作用,從而可以達(dá)到防止開(kāi)關(guān)元器件誤開(kāi)通和關(guān)斷的目的,而且電路結(jié)構(gòu)簡(jiǎn)單、成本較低、需要的體積也較小。
[0004]本發(fā)明的技術(shù)方案:一種雙反相器的抗電磁干擾驅(qū)動(dòng)電路,其特點(diǎn)是:包括輸入端連接在DSP的1 口上的第一反相器,第一反相器的輸出端與第二反相器的輸入端相連,第二反相器的輸出端連接至開(kāi)關(guān)元器件;所述第一反相器和第二反相器的輸出端還分別連接有第一上拉電阻和第二上拉電阻,第一上拉電阻和第二上拉電阻均與電源相連。
[0005]上述的雙反相器的抗電磁干擾驅(qū)動(dòng)電路中,所述第一反相器的輸入端設(shè)有下拉電阻。下拉電阻可以防止靜電造成芯片損壞,增強(qiáng)芯片信號(hào)輸入的抗干擾能力。
[0006]前述的適用于IGBT和MOS的高性能抗干擾驅(qū)動(dòng)電路中,所述DSP的1 口上的芯片輸出信號(hào)經(jīng)過(guò)第一反相器、第二反相器、第一上拉電阻和第二上拉電阻的作用,轉(zhuǎn)化為電源信號(hào)進(jìn)行驅(qū)動(dòng)。
[0007]第一反相器將DSP的1 口發(fā)出的芯片輸出信號(hào)(驅(qū)動(dòng)信號(hào))作邏輯反相,當(dāng)?shù)谝环聪嗥鬏斎攵藶楦唠娖?邏輯I)時(shí)輸出端為低電平(邏輯O),當(dāng)其輸入端為低電平時(shí)輸出端為高電平。第二反相器將第一反相器輸出的電平再次做邏輯反相,當(dāng)?shù)诙聪嗥鬏斎攵藶楦唠娖綍r(shí)輸出端為低電平,當(dāng)其輸入端為低電平時(shí)輸出端為高電平。
[0008]本發(fā)明中的一些術(shù)語(yǔ)的解釋如下:DSP-數(shù)字信號(hào)處理器,1-輸入/輸出。
[0009]與現(xiàn)有技術(shù)相比,本發(fā)明通過(guò)兩個(gè)反相器對(duì)DSP的1 口輸出的芯片輸出信號(hào)進(jìn)行兩次電平轉(zhuǎn)換,并同時(shí)配合兩個(gè)上拉電阻將容易受到干擾的芯片輸出信號(hào)轉(zhuǎn)換為不易受到干擾的電源信號(hào),從而使驅(qū)動(dòng)電路具有高性能的抗干擾功能。實(shí)驗(yàn)證明,在相同情況下(相同驅(qū)動(dòng)信號(hào)、PCB回路面積相同等),本申請(qǐng)的驅(qū)動(dòng)電路可使電路中的干擾減少90%以上,從而大幅提高開(kāi)關(guān)的控制精準(zhǔn)度。而且本發(fā)明的電路結(jié)構(gòu)簡(jiǎn)單、元器件使用較少、成本較低,運(yùn)行穩(wěn)定性高。
【專利附圖】
【附圖說(shuō)明】
[0010]圖1是本發(fā)明的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0011]下面結(jié)合附圖和實(shí)施例對(duì)本發(fā)明作進(jìn)一步的說(shuō)明,但并不作為對(duì)本發(fā)明限制的依據(jù)。
[0012]實(shí)施例。一種雙反相器的抗電磁干擾驅(qū)動(dòng)電路,如圖1所示,包括輸入端連接在DSP的1 口上的第一反相器N0T1,第一反相器NOTl的輸出端與第二反相器N0T2的輸入端相連,第二反相器N0T2的輸出端連接至開(kāi)關(guān)元器件;所述第一反相器NOTl和第二反相器N0T2的輸出端還分別連接有第一上拉電阻R2和第二上拉電阻R3,第一上拉電阻R2和第二上拉電阻R3均與電源VCC相連。所述第一反相器NOTl的輸入端設(shè)有下拉電阻R1。所述DSP的1 口上的芯片輸出信號(hào)經(jīng)過(guò)第一反相器N0T1、第二反相器N0T2、第一上拉電阻R2和第二上拉電阻R3的作用,轉(zhuǎn)化為電源信號(hào)進(jìn)行驅(qū)動(dòng)。
[0013]本發(fā)明的工作原理:
[0014]當(dāng)開(kāi)關(guān)元器件需要開(kāi)通時(shí),DSP的1 口發(fā)驅(qū)動(dòng)信號(hào),使得第一反相器NOTl的輸入端為高電平,接著第一反相器NOTl作邏輯處理使其輸出端為低電平(邏輯O)。低電平進(jìn)入第二反相器N0T2的輸入端,此時(shí)第二反相器N0T2作邏輯處理使其輸出端為高電平(邏輯1),反相器N0T2的輸出端連接有上拉電阻R3,則最終輸出的為可以驅(qū)動(dòng)開(kāi)關(guān)元器件的高電平電源信號(hào),從而使開(kāi)關(guān)元器件開(kāi)通。DSP的1 口輸出的驅(qū)動(dòng)信號(hào)通過(guò)雙反相器間的電平轉(zhuǎn)換,實(shí)現(xiàn)了抗電磁干擾的作用。
[0015]當(dāng)開(kāi)關(guān)元器件需要關(guān)斷時(shí),DSP的1 口發(fā)驅(qū)動(dòng)信號(hào),使得第一反相器NOTl的輸入端為低電平,接著第一反相器NOTl作邏輯處理使其輸出端為高電平(邏輯I)。高電平進(jìn)入第二反相器N0T2的輸入端,此時(shí)第二反相器N0T2作邏輯處理使其輸出端為低電平(邏輯O),則最終輸出的為低電平,從而使開(kāi)關(guān)元器件關(guān)斷。DSP的1 口驅(qū)動(dòng)信號(hào)通過(guò)雙反相器間的電平轉(zhuǎn)換,實(shí)現(xiàn)了抗電磁干擾的作用。
【權(quán)利要求】
1.一種雙反相器的抗電磁干擾驅(qū)動(dòng)電路,其特征在于:包括輸入端連接在DSP的1 口上的第一反相器(NOTl),第一反相器(NOTl)的輸出端與第二反相器(N0T2)的輸入端相連,第二反相器(N0T2)的輸出端連接至開(kāi)關(guān)元器件;所述第一反相器(NOTl)和第二反相器(N0T2)的輸出端還分別連接有第一上拉電阻(R2)和第二上拉電阻(R3),第一上拉電阻(R2)和第二上拉電阻(R3)均與電源(VCC)相連。
2.根據(jù)權(quán)利要求1所述的雙反相器的抗電磁干擾驅(qū)動(dòng)電路,其特征在于:所述第一反相器(NOTl)的輸入端設(shè)有下拉電阻(Rl)。
3.根據(jù)權(quán)利要求1所述的適用于IGBT和MOS的高性能抗干擾驅(qū)動(dòng)電路,其特征在于:所述DSP的1 口上的芯片輸出信號(hào)經(jīng)過(guò)第一反相器(NOTl)、第二反相器(N0T2)、第一上拉電阻(R2)和第二上拉電阻(R3)的作用,轉(zhuǎn)化為電源信號(hào)進(jìn)行驅(qū)動(dòng)。
【文檔編號(hào)】H02M1/44GK104319989SQ201410649084
【公開(kāi)日】2015年1月28日 申請(qǐng)日期:2014年11月14日 優(yōu)先權(quán)日:2014年11月14日
【發(fā)明者】李新富, 歐余斯, 程亮亮 申請(qǐng)人:浙江艾羅電源有限公司