一種本安電源輸出保護的自動恢復電路的制作方法
【專利摘要】本實用新型涉及一種本安電源輸出保護的自動恢復電路。包括輸出保護檢測電路、延遲電路和恢復驅(qū)動電路,所述的輸出保護檢測電路的輸入端與本安電源輸出保護電路的使能端相連,輸出端與延遲電路的輸入端相連,所述的延遲電路的輸出端與恢復驅(qū)動電路的輸入端相連,所述的恢復驅(qū)動電路的輸出端與本安電源輸出保護電路的使能端相連。由以上技術方案可知,本實用新型可在本安電源保護后,自動恢復本安輸出電路的兩級保護電路的輸出,且不破壞本安電源的本安特性,具有結(jié)構(gòu)簡單、易調(diào)試等特點。本實用新型不僅不會影響綜保其他負載的正常工作,還大大降低了上電恢復時間,提高了工作效率。
【專利說明】—種本安電源輸出保護的自動恢復電路
【技術領域】
[0001]本實用新型涉及一種本安電源輸出保護的自動恢復電路。通過這種方式恢復本安電源輸出保護,工作量大、耗費時間長。
【背景技術】
[0002]現(xiàn)有的礦用隔爆兼本安型本安電源在本安輸出保護后,若在現(xiàn)場施工時發(fā)現(xiàn)本安負載設備輸入斷電,則需先找到給其供電的礦用隔爆兼本安型本安電源的供電綜保并給其斷電;然后再打開本安電源的隔爆外殼,給其重新上電,方可恢復本安電源輸出。礦用隔爆兼本安型本安電源的輸入一般采用集中供電的方式,即多種設備從同一綜保取電。若斷掉礦用隔爆兼本安型本安電源的輸入電源,會導致該綜保所負載的其他負載設備無法正常工作。不僅如此,因為在狹長的礦井巷道中,礦用隔爆兼本安型本安電源與供電綜保間、本安電源與其本安負載間都具有較長距離,采用上述方式恢復上電過程需要耗費較長時間,導致了工作效率低下。
實用新型內(nèi)容
[0003]本實用新型的目的在于提供一種本安電源輸出保護的自動恢復電路,可自動檢測本安電源的輸出保護狀態(tài),并延遲一定時間后自動驅(qū)動本安輸出電路中的保護電路重新上電,從而不僅不會影響綜保其他負載的正常工作,還大大降低了上電恢復時間,提高了工作效率。
[0004]為實現(xiàn)上述目的,本實用新型采用了以下技術方案:一種本安電源輸出保護的自動恢復電路,包括輸出保護檢測電路、延遲電路和恢復驅(qū)動電路。所述的輸出保護檢測電路的輸入端與本安電源輸出保護電路的使能端相連,輸出端與延遲電路的輸入端相連,所述的延遲電路的輸出端與恢復驅(qū)動電路的輸入端相連,所述的恢復驅(qū)動電路的輸出端與本安電源輸出保護電路的使能端相連。所述的本安輸出電路包括第一級保護電路和第二級保護電路,當本安電源的輸出因過流、欠壓等原因出現(xiàn)保護時,組成本安輸出電路的兩級保護電路中出現(xiàn)保護的那一級就會輸出保護信號。當保護檢測電路檢測到保護信號后,便輸出自恢復信號,自恢復信號經(jīng)過延遲電路延遲一定時間后到達恢復驅(qū)動電路。恢復驅(qū)動電路根據(jù)自恢復信號驅(qū)動一級保護電路和二級保護電路恢復本安電流的直流輸出。通過保護檢測電路和恢復驅(qū)動電路,實現(xiàn)了本安電源輸出的自動恢復;通過延遲電路延遲一定的時間,在輸出電路自恢復前給故障排除預留了時間,保證了本安電源的本安特性。
[0005]所述的輸出保護電路包括與非門U1,所述的與非門Ul的輸入端分別與本安電源輸出一級保護電路保護芯片的使能端ENl及二級保護電路保護芯片的使能端EN2相連,輸出端和延遲電路的輸入端相連。通過將與非門Ul的輸入端分別與本安電源兩級輸出保護電路的使能端相連,能夠及時檢測到保護電路發(fā)出的保護信號。
[0006]所述的延遲電路包括比較器U2、電阻R和電容C ;所述的比較器U2的正相輸入端經(jīng)電容C接地,負相輸入端接基準電壓Vref ;所述的電阻R —端與所述的與非門Ul的輸出端相連,另一端經(jīng)電容C接地。
[0007]所述的恢復驅(qū)動電路包括三極管Ql、三極管Q2、電阻Rel、電阻Rel、電容Cel和電容Ce2 ;所述的三極管Ql的基極與比較器U2的輸出端相連,集電極與電源VCC相連,發(fā)射極通過電阻Rel和電容Cel接地,所述的電容Cel —端接地,另一端與一級保護電路的使能端相連;所述的三極管Q2的基極與比較器U2的輸出端相連,集電極與電源VCC相連,發(fā)射極通過電阻Re2和電容Ce2接地,所述的電容Cel —端接地,另一端與一級保護電路的使能端相連。
[0008]本實用新型的工作原理:
[0009]當本安電源輸出出現(xiàn)保護后,一級保護電路的保護芯片和二級保護電路的保護芯片的使能端ENl和EN2至少有一個由高電平變?yōu)榈碗娖?,與非門Ul的輸出端的輸出信號就由低電平變?yōu)楦唠娖?,并將這個高電平信號傳遞到延遲電路,該高電平信號經(jīng)電阻R給電容C充電。所述的一定的延遲時間是通過設置電阻R及電容C的參數(shù)來實現(xiàn)的。比較器正相輸入端的電壓值即為電容C兩端的電壓值,當電容C兩端的電壓大于基準電壓Vref時,比較器的輸出端便輸出一個高電平信號。比較器輸出端輸出的高電平信號分別到達三極管Ql和Q2的基極,使三極管Ql和Q2導通。三極管Ql和Q2集電極接的電源VCC分別通過電阻Rel和Re2對電容Cel和Ce2充電。一級保護電路的保護芯片和二級保護電路的保護芯片的使能端ENl和EN2的電壓值分別為電容Cel和Ce2兩端的電壓值。當電容Cel和電容Ce2兩端的電壓值大于保護芯片設定的啟動閾值以上時,保護芯片重新開啟對其對應的MOS管的輸出,從而達到恢復本安輸出的目的。
[0010]由以上技術方案可知,本實用新型可在本安電源保護后,自動恢復本安輸出電路的兩級保護電路的輸出,且不破壞本安電源的本安特性,具有結(jié)構(gòu)簡單、易調(diào)試等特點。本實用新型不僅不會影響綜保其他負載的正常工作,還大大降低了上電恢復時間,提高了工作效率。
【專利附圖】
【附圖說明】
[0011]圖1是本實用新型的結(jié)構(gòu)示意圖;
[0012]圖2是本實用新型的電路原理圖。
【具體實施方式】
[0013]下面結(jié)合附圖對本實用新型做進一步說明:
[0014]如圖1所示的一種本安電源輸出保護的自動恢復電路,包括輸出保護檢測電路1、延遲電路2和恢復驅(qū)動電路3。所述的輸出保護檢測電路I的輸入端與本安電源輸出保護電路4和5的使能端相連,輸出端與延遲電路2的輸入端相連,所述的延遲電路2的輸出端與恢復驅(qū)動電路3的輸入端相連,所述的恢復驅(qū)動電路3的輸出端與本安電源輸出保護電路4和5的使能端相連。所述的本安輸出電路包括第一級保護電路4和第二級保護電路5,當本安電源的輸出因過流、欠壓等原因出現(xiàn)保護時,組成本安輸出電路的兩級保護電路中出現(xiàn)保護的那一級就會輸出保護信號。當保護檢測電路I檢測到保護信號后,便輸出自恢復信號,自恢復信號經(jīng)過延遲電路2延遲一定時間后到達恢復驅(qū)動電路3。恢復驅(qū)動電路3根據(jù)自恢復信號驅(qū)動一級保護電路4和二級保護電路5恢復本安電流的直流輸出。通過保護檢測電路I和恢復驅(qū)動電路3,實現(xiàn)了本安電源輸出的自動恢復;通過延遲電路2延遲一定的時間,在輸出電路自恢復前給故障排除預留了時間,保證了本安電源的本安特性。
[0015]如圖2所示,所述的輸出保護電路包括與非門U1,所述的與非門Ul的輸入端分別與本安電源輸出一級保護電路保護芯片6的使能端ENl及二級保護電路保護芯片7使能端EN2相連,輸出端和延遲電路的輸入端相連。通過將與非門Ul的輸入端分別與本安電源兩級輸出保護電路的使能端相連,能夠及時檢測到保護電路發(fā)出的保護信號。
[0016]如圖2所示,所述的延遲電路包括比較器U2、電阻R和電容C ;所述的比較器U2的正相輸入端經(jīng)電容C接地,負相輸入端接基準電壓Vref ;所述的電阻R —端與所述的與非門Ul的輸出端相連,另一端經(jīng)電容C接地。
[0017]如圖2所示,所述的恢復驅(qū)動電路包括三極管Ql、三極管Q2、電阻Rel、電阻Rel、電容Cel和電容Ce2 ;所述的三極管Ql的基極與比較器U2的輸出端相連,集電極與電源VCC相連,發(fā)射極通過電阻Rel和電容Cel接地,所述的電容Cel —端接地,另一端與一級保護電路的使能端相連;所述的三極管Q2的基極與比較器U2的輸出端相連,集電極與電源VCC相連,發(fā)射極通過電阻Re2和電容Ce2接地,所述的電容Cel —端接地,另一端與一級保護電路的使能端相連。
[0018]本實用新型的具體工作流程為:
[0019]當本安電源輸出出現(xiàn)保護后,一級保護電路的保護芯片5和二級保護電路的保護芯片6的使能端ENl和EN2至少有一個由高電平變?yōu)榈碗娖?,與非門Ul的輸出端的輸出信號就由低電平變?yōu)楦唠娖?,并將這個高電平信號傳遞到延遲電路,該高電平信號經(jīng)電阻R給電容C充電。所述的一定的延遲時間是通過設置電阻R及電容C的參數(shù)來實現(xiàn)的。比較器正相輸入端的電壓值即為電容C兩端的電壓值,當電容C兩端的電壓大于基準電壓Vref時,比較器的輸出端便輸出一個高電平信號。比較器輸出端輸出的高電平信號分別到達三極管Ql和Q2的基極,使三極管Ql和Q2導通。三極管Ql和Q2集電極接的電源VCC分別通過電阻Rel和Re2對電容Cel和Ce2充電。一級保護電路的保護芯片6和二級保護電路的保護芯片7的使能端ENl和EN2的電壓值分別為電容Cel和Ce2兩端的電壓值。當電容Cel和電容Ce2兩端的電壓值大于保護芯片設定的啟動閾值以上時,保護芯片重新開啟對其對應的MOS管的輸出,從而達到恢復本安輸出的目的。
[0020]綜上所述,本實用新型可在本安電源保護后,自動恢復本安輸出電路的兩級保護電路的輸出,且不破壞本安電源的本安特性,具有結(jié)構(gòu)簡單、易調(diào)試等特點。本實用新型不僅不會影響綜保其他負載的正常工作,還大大降低了上電恢復時間,提高了工作效率。
[0021]以上所述的實施例僅僅是對本實用新型的優(yōu)選實施方式進行描述,并非對本實用新型的范圍進行限定,在不脫離本實用新型設計精神的前提下,本領域普通技術人員對本實用新型的技術方案作出的各種變形和改進,均應落入本實用新型權(quán)利要求書確定的保護范圍內(nèi)。
【權(quán)利要求】
1.一種本安電源輸出保護的自動恢復電路,其特征在于:包括輸出保護檢測電路、延遲電路和恢復驅(qū)動電路,所述的輸出保護檢測電路的輸入端與本安電源輸出保護電路的使能端相連,輸出端與延遲電路的輸入端相連,所述的延遲電路的輸出端與恢復驅(qū)動電路的輸入端相連,所述的恢復驅(qū)動電路的輸出端與本安電源輸出保護電路的使能端相連。
2.根據(jù)權(quán)利要求1所述的一種本安電源輸出保護的自動恢復電路,其特征在于:所述的輸出保護檢測電路包括與非門U1,所述的與非門Ul的輸入端分別與本安電源輸出一級保護電路的使能端及二級保護電路的使能端相連,輸出端和延遲電路的輸入端相連。
3.根據(jù)權(quán)利要求2所述的一種本安電源輸出保護的自動恢復電路,其特征在于:所述的延遲電路包括比較器U2、電阻R和電容C ;所述的比較器U2的正相輸入端經(jīng)電容C接地,負相輸入端接基準電壓;所述的電阻R—端與所述的與非門Ul的輸出端相連,另一端經(jīng)電容C接地。
4.根據(jù)權(quán)利要求3所述的一種本安電源輸出保護的自動恢復電路,其特征在于:所述的恢復驅(qū)動電路包括三極管Ql、三極管Q2、電阻Rel、電阻Rel、電容Cel和電容Ce2 ;所述的三極管Ql的基極與比較器U2的輸出端相連,集電極與電源VCC相連,發(fā)射極通過電阻Rel和電容Cel接地,所述的電容Cel —端接地,另一端與一級保護電路的使能端相連;所述的三極管Q2的基極與比較器U2的輸出端相連,集電極與電源VCC相連,發(fā)射極通過電阻Re2和電容Ce2接地,所述的電容Cel —端接地,另一端與一級保護電路的使能端相連。
【文檔編號】H02H3/06GK203707731SQ201320813759
【公開日】2014年7月9日 申請日期:2013年12月12日 優(yōu)先權(quán)日:2013年12月12日
【發(fā)明者】魏臻, 陸陽, 李享, 鮑紅杰, 胡敏, 程運安, 李京彬, 陳雄 申請人:合肥工大高科信息科技股份有限公司