一種可精確延時(shí)的輸出延時(shí)電路的制作方法
【專利摘要】本實(shí)用新型介紹了一種可精確延時(shí)的輸出延時(shí)電路,包括電源、DC-DC轉(zhuǎn)換模塊N1、第一第二MOS管、定時(shí)器、第一第二穩(wěn)壓管、第一電阻、第二電阻、第三電阻、第一電容、第二電容;(當(dāng)輸入電壓接入時(shí),先關(guān)斷DC-DC轉(zhuǎn)換模塊N1,通過延時(shí)電路延時(shí)一段時(shí)間再打開DC-DC轉(zhuǎn)換模塊N1的控制端,使DC-DC轉(zhuǎn)換模塊N1開始工作,從而實(shí)現(xiàn)輸入電壓。)本實(shí)用新型通過在電源模塊輸入端加輸出延時(shí)電路,可使電源模塊延遲啟動(dòng),等輸入電壓穩(wěn)定后再輸出,大大減少了啟動(dòng)電流;具有體積小、電路使用簡(jiǎn)單、延時(shí)時(shí)間可以精確到毫秒級(jí),可靠性高的特點(diǎn)。
【專利說明】—種可精確延時(shí)的輸出延時(shí)電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及一種涉及直流電源領(lǐng)域技術(shù),特別是一種可精確延時(shí)的輸出延時(shí)電路。
【背景技術(shù)】
[0002]目前世界各國(guó)所生產(chǎn)的眾多DC/DC直流電源穩(wěn)壓變換器,對(duì)輸入電壓變化的適應(yīng)能力越來越強(qiáng),從最初只能做到2:1,比如從9到18V,從18V到36V,從36V到72 V等,到現(xiàn)在已經(jīng)可以做到4:1甚至8:1。隨著DC-DC轉(zhuǎn)換模塊輸入范圍的越來越寬,對(duì)電源輸入帶載能力的要求也越來越高,因?yàn)檩斎朐吹妮敵鲭妷涸趩?dòng)瞬間一般都是從OV開始上升到正常電壓,比如一個(gè)9到36V輸入范圍的DC-DC轉(zhuǎn)換模塊在輸入電壓上升到9 V的情況下就會(huì)開始工作,此時(shí)輸入電流值會(huì)很大遠(yuǎn)遠(yuǎn)超過正常輸入時(shí)的電流值,當(dāng)輸入源電流能力不夠,就會(huì)造成輸入源無法正常工作,解決這種問題的方式一般都是通過增大輸入源的功率,提高帶載能力,但這種方式將無疑增大輸入源的成本和體積,造成不必要的浪費(fèi)。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型所要解決的技術(shù)問題是提供一種可精確延時(shí)的輸出延時(shí)電路,在輸入源啟動(dòng)的瞬間,先暫時(shí)關(guān)斷電源DC-DC轉(zhuǎn)換模塊一段時(shí)間,等輸入源輸出穩(wěn)定以后再打開電源DC-DC轉(zhuǎn)換模塊開始工作,通過這種方式來解決電源DC-DC轉(zhuǎn)換模塊輸入瞬間會(huì)產(chǎn)生大電流的問題。
[0004]為了實(shí)現(xiàn)解決上述技術(shù)問題的目的,本實(shí)用新型采用了如下技術(shù)方案:
[0005]本實(shí)用新型提供的一種可精確延時(shí)的輸出延時(shí)電路,包括電源、DC-DC轉(zhuǎn)換模塊、第一MOS管、第二MOS管,555定時(shí)器、第一穩(wěn)壓管、第二穩(wěn)壓管,第一電阻、第二電阻、第三電阻,第一電容、第二電容;
[0006]所述DC-DC轉(zhuǎn)換模塊的正極連接至電阻第一電阻和第三電阻的一端、輸入源的正極,DC-DC轉(zhuǎn)換模塊的負(fù)極連接至穩(wěn)壓管第一穩(wěn)壓管和第二穩(wěn)壓管的正極、555定時(shí)器的I腳、第一電容的一端、第二電阻的一端、第一 MOS管的源極、第二 MOS管的源極、輸入源的負(fù)極,DC-DC轉(zhuǎn)換模塊的控制端PC (懸空時(shí)DC-DC轉(zhuǎn)換模塊工作,反之不工作)連接至第二 MOS管的漏極,所述第二 MOS管的柵極連接至第三電阻的另一端、第一穩(wěn)壓管的負(fù)極、第一 MOS管的漏極,所述555定時(shí)器的2腳和6腳短接并連接至第二電容的負(fù)極、第二電阻的另一端,555定時(shí)器的3腳連接至第一 MOS管的柵極,555定時(shí)器的4腳和8腳短接并連接至第二穩(wěn)壓管的負(fù)極、第一電阻的另一端、第二電容的正極、555定時(shí)器的5腳連接至電容第一電容的另一端。
[0007]具體的,本專利的所述的DC-DC轉(zhuǎn)換模塊是一個(gè)完成直流輸入直流電壓到輸出直流電壓轉(zhuǎn)換的模塊.[0008]進(jìn)一步具體的,本專利的DC-DC轉(zhuǎn)換模塊的管腳定義為:+IN為輸入正極,-1N為輸入負(fù)極,PC為控制端,+OUT為輸出正極,-OUT為輸出負(fù)極。[0009]具體的,本專利的可精確延時(shí)的輸出延時(shí)電路,所述的555集成定時(shí)器,為intersil公司生產(chǎn)的555集成定時(shí)器。
[0010]進(jìn)一步具體的,本專利的第一 MOS管的型號(hào)為VN2222LL、第二 MOS管為VN2222LL,555定時(shí)器的型號(hào)為ICM7555IPAZ、第一穩(wěn)壓管的型號(hào)為BWB6、第二穩(wěn)壓管的型號(hào)為BWB9,第一電阻的型號(hào)為0.25W-4.99KΩ、第二電阻的型號(hào)為0.25W-470KΩ、第三電阻的型號(hào)為0.25W-10KQ,第一電容的型號(hào)為63V-0.01 μ F、第二電容的型號(hào)為50ν_10μ F。
[0011]通過采用上述技術(shù)方案,本實(shí)用新型具有以下的有益效果:
[0012]通過在電源DC-DC轉(zhuǎn)換模塊輸入端加輸出延時(shí)電路,可使電源DC-DC轉(zhuǎn)換模塊延遲啟動(dòng),等輸入電壓穩(wěn)定后再輸出,這將大大減少電源輸入啟動(dòng)瞬間所需要的啟動(dòng)電流,從而減少輸入源需要的功率,達(dá)到優(yōu)化輸入源成本和體積的作用。
[0013]本實(shí)用新型亦可適用于對(duì)電源輸出上電順序有要求的電源并且特別適用于對(duì)上電順序的時(shí)間要求特別精確的場(chǎng)合,對(duì)要求后上電的輸出的DC-DC轉(zhuǎn)換模塊施加該輸出延時(shí)電路即可滿足要求。
[0014]本實(shí)用新型具有體積小、電路使用簡(jiǎn)單、延時(shí)時(shí)間可以精確到毫秒級(jí),可靠性高的特點(diǎn),適用范圍廣,適用于各種電源DC-DC轉(zhuǎn)換模塊輸出延時(shí)的要求,具有很廣闊的應(yīng)用前
旦
【專利附圖】
【附圖說明】
[0015]圖1是本專利的可精確延時(shí)的輸出延時(shí)電路圖。
[0016]圖2是本專利所述的555集成定時(shí)器的管腳定義圖。
[0017]圖中,U1-電源,Vl-第一 MOS管,V2-第二 MOS管,V4-第一穩(wěn)壓管、V5-第二穩(wěn)壓管,Rl-第一電阻、R2-第二電阻、R3-第三電阻,Cl-第一電容、C2-第二電容。
【具體實(shí)施方式】
[0018]下面結(jié)合附圖對(duì)本專利進(jìn)一步解釋說明。但本專利的保護(hù)范圍不限于具體的實(shí)施方式。
[0019]實(shí)施例1
[0020]【具體實(shí)施方式】參見圖1,可精確延時(shí)的輸出延時(shí)電路的器件規(guī)格為:第一 MOS管Vl 的型號(hào)為 VN2222LL、第二 MOS 管 V2 為 VN2222LL,555 定時(shí)器 V3 的型號(hào)為 ICM7555IPAZ、第一穩(wěn)壓管V4的型號(hào)為BWB6V2、第二穩(wěn)壓管V5的型號(hào)為BWB9V1,第一電阻Rl的型號(hào)為
0.25W-4.99ΚΩ、第二電阻R2的型號(hào)為0.25W-470K Ω、第三電阻R3的型號(hào)為0.25ff-10KQ ,第一電容Cl的型號(hào)為63V-0.01 μ F、第二電容C2的型號(hào)為50V-10 μ F。
[0021]工作原理:當(dāng)輸入電壓Ui接入,Ui電壓上升到一定值時(shí),導(dǎo)通第二 MOS管V2使DC-DC轉(zhuǎn)換模塊PC端拉低,確保開始DC-DC轉(zhuǎn)換模塊NI不工作,同時(shí)Ui觸發(fā)555定時(shí)器V3,通過電容延時(shí)一段時(shí)間后,555定時(shí)器V3的3腳輸出高電平,,將會(huì)導(dǎo)通第一MOS管VI,從而拉低第二 MOS管V2的G極,使第二 MOS管V2變?yōu)榻刂範(fàn)顟B(tài),DC-DC轉(zhuǎn)換模塊PC端為高,此時(shí)DC-DC轉(zhuǎn)換模塊NI工作。
[0022]此電路參數(shù)是基于:輸入電壓為為DC18V-36V,延遲時(shí)間為5s以上選取的。
[0023]延遲時(shí)間可通過以下公式進(jìn)行計(jì)算:[0024]Τ=1.IX 第二電阻 R2X 第二電容 C2=l.1 X 470KX 10 μ F=5.17s
[0025]555定時(shí)器ICM7555IPAZ供電電壓為4.5V-16V,給555定時(shí)器V3供電的第二穩(wěn)壓管V5的穩(wěn)壓值需在這個(gè)區(qū)間內(nèi),流經(jīng)第一電阻Rl的電流需大于2mA以上。
[0026]當(dāng)輸入電壓為其余值時(shí),需要對(duì)第一電阻Rl和第二穩(wěn)壓管V5進(jìn)行調(diào)整,具體參數(shù)
見下表。
【權(quán)利要求】
1.一種可精確延時(shí)的輸出延時(shí)電路,其特征是:括電源(Ui)、DC-DC轉(zhuǎn)換模塊(NI)、第一 MOS管(VI)、第二 MOS管(V2),555定時(shí)器(V3)、第一穩(wěn)壓管(V4)、第二穩(wěn)壓管(V5),第一電阻(R1)、第二電阻(R2)、第三電阻(R3),第一電容(Cl)、第二電容(C2); 所述DC-DC轉(zhuǎn)換模塊(NI)的正極連接至電阻第一電阻(Rl)和第三電阻(R3)的一端、輸入源(Ui)的正極,DC-DC轉(zhuǎn)換模塊(NI)的負(fù)極連接至穩(wěn)壓管第一穩(wěn)壓管(V4)和第二穩(wěn)壓管(V5)的正極、555定時(shí)器(V3)的I腳、第一電容(Cl)的一端、第二電阻(R2)的一端、第一MOS管(Vl)的源極、第二 MOS管(V2)的源極、電源(Ui)的負(fù)極,DC-DC轉(zhuǎn)換模塊(NI)的控制端PC (懸空時(shí)DC-DC轉(zhuǎn)換模塊工作,反之不工作)連接至第二 MOS管(V2)的漏極,所述第二 MOS管(V2)的柵極連接至第三電阻(R3)的另一端、第一穩(wěn)壓管(V4)的負(fù)極、第一 MOS管(Vl)的漏極,所述555定時(shí)器(V3)的2腳和6腳短接并連接至第二電容(C2)的負(fù)極、第二電阻(R2)的另一端,555定時(shí)器(V3)的3腳連接至第一 MOS管(Vl)的柵極,555定時(shí)器(V3)的4腳和8腳短接并連接至第二穩(wěn)壓管(V5)的負(fù)極、第一電阻(Rl)的另一端、第二電容(C2)的正極、555定時(shí)器(V3)的5腳連接至電容第一電容(Cl)的另一端。
2.根據(jù)權(quán)利要求1所述可精確延時(shí)的輸出延時(shí)電路,其特征是:所述的DC-DC轉(zhuǎn)換模塊(NI)是一個(gè)完成輸入電壓到輸出電壓轉(zhuǎn)換的DC-DC轉(zhuǎn)換模塊。
3.根據(jù)權(quán)利要求1所述可精確延時(shí)的輸出延時(shí)電路,其特征是:所述的555集成定時(shí)器為intersil公司生產(chǎn)的555集成定時(shí)器。
4.根據(jù)權(quán)利要求1所述可精確延時(shí)的輸出延時(shí)電路,其特征是:所述的第一MOS管(Vl)的型號(hào)為VN2222LL、第二 MOS管(V2)為VN2222LL,555定時(shí)器(V3)的型號(hào)為ICM7555IPAZ、第一穩(wěn)壓管(V4)的型號(hào)為BWB6(V2)、第二穩(wěn)壓管(V5)的型號(hào)為BWB9(V1),第一電阻(Rl)的型號(hào)為0.25W-4.99ΚΩ、第二電阻(R2)的型號(hào)為0.25W-470KΩ、第三電阻(R3)的型號(hào)為0.25W-10KQ,第一電容(Cl)的型號(hào)為63V-0.01 μ F、第二電容(C2)的型號(hào)為 50ν-10μ F。
5.根據(jù)權(quán)利要求1所述可精確延時(shí)的輸出延時(shí)電路,其特征是:所述的DC-DC轉(zhuǎn)換模塊(NI)的管腳定義為:+ΙΝ為輸入正極,-1N為輸入負(fù)極,PC為控制端,+OUT為輸出正極,-OUT為輸出負(fù)極。
【文檔編號(hào)】H02M1/36GK203562944SQ201320621374
【公開日】2014年4月23日 申請(qǐng)日期:2013年10月10日 優(yōu)先權(quán)日:2013年10月10日
【發(fā)明者】錢忠源, 侯飛, 謝記華, 宋志剛 申請(qǐng)人:洛陽(yáng)隆盛科技有限責(zé)任公司