專利名稱:一種防自激電壓輸出電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種防自激電壓輸出電路。
背景技術(shù):
開(kāi)關(guān)電源或者D類(lèi)功放輸出為數(shù)字信號(hào),輸出級(jí)為rail-to - rail結(jié)構(gòu),并且應(yīng)用時(shí)輸出級(jí)直接和電感或者喇叭(喇叭中有很大寄生電感)相連。由于輸出級(jí)電壓的快速跳變,在電感的作用下會(huì)產(chǎn)生很大的自激電壓,特別是在有大電流輸出的時(shí)候,自激電壓尤為明顯,這個(gè)自激電壓產(chǎn)生EMI干擾,并且容易損壞芯片。輸出級(jí)的rail-to-rail結(jié)構(gòu)是大功率的P型場(chǎng)效應(yīng)管(PMOS)和N型場(chǎng)效應(yīng)管(NMOS)作為開(kāi)關(guān)推挽輸出結(jié)構(gòu),為防止大功率開(kāi)關(guān)管交替開(kāi)關(guān)時(shí)產(chǎn)生巨大的脈沖電流(Glitch),所以在控制兩個(gè)開(kāi)關(guān)管時(shí)先將其中一個(gè)關(guān)掉再將另一個(gè)打開(kāi),即·break-before-make,這個(gè)過(guò)程中存在一個(gè)死區(qū)(dead zone),即有段短暫時(shí)間PMOS和NMOS同時(shí)處于關(guān)斷狀態(tài),在這期間與輸出級(jí)相連的電感失去了延續(xù)電流的通路,由于電感的電流慣性作用,使得輸出接點(diǎn)產(chǎn)生高于電源或者低于地的電壓,這就是自激電壓。要抑制自激電壓的產(chǎn)生就要盡量消除死區(qū)時(shí)間,也就是去掉break-before-make控制,但若沒(méi)有break-before-make控制就會(huì)產(chǎn)生從電源到地的glitch電流,這將影響電源電壓的穩(wěn)定,甚至?xí)p壞電源。本實(shí)用新型旨在消除這兩點(diǎn)之間的矛盾,既要防止巨大的glitch電流的產(chǎn)生又要抑制自激電壓。新型內(nèi)容由于現(xiàn)有技術(shù)的上述問(wèn)題,本實(shí)用新型提出一種防自激電壓輸出電路,其可以有效的解決現(xiàn)有技術(shù)的上述問(wèn)題,實(shí)現(xiàn)防止巨大的glitch電流的產(chǎn)生又抑制自激電壓。本實(shí)用新型通過(guò)以下技術(shù)方案解決上述問(wèn)題—種防自激電壓輸出電路,其中,第一輸出級(jí)功率開(kāi)關(guān)管一端與第二輸出級(jí)功率開(kāi)關(guān)管相連,且兩者間連接有一電壓輸出端,該第一輸出級(jí)功率開(kāi)關(guān)管另一端與驅(qū)動(dòng)上拉管和第一鉗位管相連,第二輸出級(jí)功率開(kāi)關(guān)管與驅(qū)動(dòng)下拉管相連,該驅(qū)動(dòng)上拉管與驅(qū)動(dòng)下拉管通過(guò)一第一鉗位管相連,第二鉗位管并聯(lián)于第一鉗位管上,且該第一鉗位管和第二鉗位管各連接一電壓,該驅(qū)動(dòng)上拉管及驅(qū)動(dòng)下拉管分別連接第一開(kāi)關(guān)控制信號(hào)、第二開(kāi)關(guān)控制信號(hào),由反饋管和反饋控制開(kāi)關(guān)串聯(lián)成的第一反饋體、第二反饋體分別并聯(lián)于第一輸出級(jí)功率開(kāi)關(guān)管、第二輸出級(jí)功率開(kāi)關(guān)管的兩端,且反饋控制開(kāi)關(guān)上各分別相應(yīng)的設(shè)有第三開(kāi)關(guān)控制信號(hào)、第四開(kāi)關(guān)控制信號(hào),第二輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)下拉管及第一反饋體的反饋管接地,第一輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)上拉管和第二反饋體的反饋管連接一電壓輸入端。作為本實(shí)用新型的進(jìn)一步特征,第一輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)上拉管、第二鉗位管、第二反饋體的反饋管、第二反饋體的反饋控制開(kāi)關(guān)依次為第一、第二、第三、第四、第五P型場(chǎng)效應(yīng)管;第二輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)下拉管、第一鉗位管、第一反饋體的反饋管、第一反饋體的反饋控制開(kāi)關(guān)依次為第一、第二、第三、第四、第五N型場(chǎng)效應(yīng)管。作為本實(shí)用新型的進(jìn)一步特征,第一 P型場(chǎng)效應(yīng)管的源極連接一電壓輸入端,其柵極連接第二 P型場(chǎng)效應(yīng)管的漏極和第三N型場(chǎng)效應(yīng)管的漏極,其漏極連接一電壓輸出端及第一 N型場(chǎng)效應(yīng)管的漏極;第二 N型場(chǎng)效應(yīng)管的漏極連接第一 N型場(chǎng)效應(yīng)管的柵極和第三N型場(chǎng)效應(yīng)管的源極,其源極接地且其柵極連接第二開(kāi)關(guān)控制信號(hào);第二 P型場(chǎng)效應(yīng)管的柵極連接第一開(kāi)關(guān)控制信號(hào),其源極連接一電壓輸入端,其漏極與第三N型場(chǎng)效應(yīng)管的漏極相連;第三P型場(chǎng)效應(yīng)管的源極和漏極分別連接第一 P型場(chǎng)效應(yīng)管的柵極和第一 N型場(chǎng)效應(yīng)管的柵極,其柵極和第三N型場(chǎng)效應(yīng)管的柵極分別連接一電壓輸入端; 第五N型場(chǎng)效應(yīng)管的漏極與第一 P型場(chǎng)效應(yīng)管的柵極相連,其柵極連接一第三開(kāi)關(guān)控制信號(hào),其源極連接第四N型場(chǎng)效應(yīng)管的漏極,該第四N型場(chǎng)效應(yīng)管的柵極與第一 P型場(chǎng)效應(yīng)管的漏極和電壓輸出端相連,其源極接地;第四P型場(chǎng)效應(yīng)管的源極連接一電壓輸入端,其柵極連接電壓輸出端和第一 N型場(chǎng)效應(yīng)管的漏極,其漏極連接第五P型場(chǎng)效應(yīng)管的源極,且該第五P型場(chǎng)效應(yīng)管的柵極連接第四開(kāi)關(guān)控制信號(hào),其漏極與第一 N型場(chǎng)效應(yīng)管的柵極相連。作為本實(shí)用新型的進(jìn)一步特征,第三P型場(chǎng)效應(yīng)管柵極連接的電壓輸入端的電壓用以下公式表示Vp= Vdd-2X (Vthp+ Vsatp),其中Vdd為電源電壓,Vthp為第三P型場(chǎng)效應(yīng)管的閾值電壓,Vsatp為第三P型場(chǎng)效應(yīng)管的過(guò)驅(qū)動(dòng)電壓。作為本實(shí)用新型的進(jìn)一步特征,第三N型場(chǎng)效應(yīng)管柵極連接的電壓輸入端的電壓用以下公式表示Vn=2X (Vthn+ Vsatn),其中Vthn為第三N型場(chǎng)效應(yīng)管的閾值電壓,Vsatn為第三N型場(chǎng)效應(yīng)管的過(guò)驅(qū)動(dòng)電壓。作為本實(shí)用新型的進(jìn)一步特征,第一開(kāi)關(guān)控制信號(hào)、第二開(kāi)關(guān)控制信號(hào)、第三開(kāi)關(guān)控制信號(hào)、第四開(kāi)關(guān)控制信號(hào)按照第三控制信號(hào)、第一控制信號(hào)、第四控制信號(hào)、第二控制信號(hào)的順序進(jìn)行。由于使用了上述技術(shù)手段,本實(shí)用新型的優(yōu)點(diǎn)如下本實(shí)用新型精確的控制P型場(chǎng)效應(yīng)管和N型場(chǎng)效應(yīng)管的控制電壓時(shí)序,使得P型場(chǎng)效應(yīng)管的關(guān)斷和N型場(chǎng)效應(yīng)管打開(kāi),或者P型場(chǎng)效應(yīng)管的打開(kāi)和N型場(chǎng)效應(yīng)管關(guān)斷有著極端時(shí)間的交疊,這樣既消除了死區(qū)時(shí)間同時(shí)避免了大的脈沖電流。
圖I為本實(shí)用新型的結(jié)構(gòu)示意圖;圖2為本實(shí)用新型的輸出級(jí)和驅(qū)動(dòng)級(jí)電路圖;圖3為本實(shí)用新型的時(shí)序控制電路圖;圖4為本實(shí)用新型的開(kāi)關(guān)控制信號(hào)時(shí)序圖;圖5為本實(shí)用新型的輸出級(jí)和驅(qū)動(dòng)級(jí)各節(jié)點(diǎn)信號(hào)波形。圖中1,第一輸出及功率開(kāi)關(guān)管;2,第二輸出級(jí)功率開(kāi)關(guān)管;3,驅(qū)動(dòng)上拉管;4,驅(qū)動(dòng)下拉管;5,第一鉗位管;6,第二鉗位管;7,第一反饋體;8,第二反饋體;9,反饋控制開(kāi)關(guān);10,反饋管;11,電壓輸出端;12,第一開(kāi)關(guān)控制信號(hào);13,第二開(kāi)關(guān)控制信號(hào);14,第三控制開(kāi)關(guān)信號(hào);15,第四開(kāi)關(guān)控制信號(hào)具體實(shí)施方式
下面結(jié)合具體實(shí)施方式
,詳細(xì)描述本實(shí)用新型。結(jié)合圖I所示,為本實(shí)用新型的結(jié)構(gòu)示意圖,其中,第一輸出級(jí)功率開(kāi)關(guān)管I與第二輸出級(jí)功率開(kāi)關(guān)管2相連,且兩者間連接有一電壓輸出端11,該第一輸出級(jí)功率開(kāi)關(guān)管I與驅(qū)動(dòng)上拉管3相連,第二輸出級(jí)功率開(kāi)關(guān)管2與驅(qū)動(dòng)下拉管4相連,該驅(qū)動(dòng)上拉管3與驅(qū)動(dòng)下拉管4通過(guò)一第一鉗位管5相連,第二鉗位管6并聯(lián)于第一鉗位管5上,且該第一鉗位管5和第二鉗位管6分別連接一電壓Vn、Vp,該驅(qū)動(dòng)上拉管3及驅(qū)動(dòng)下拉管4分別連接一第一開(kāi)關(guān)控制信號(hào)12、第二開(kāi)關(guān)控制信號(hào)13,由反饋管10和反饋控制開(kāi)關(guān)9串聯(lián)成的第一反饋體7、第二反饋體8分別并聯(lián)于第一輸出級(jí)功率開(kāi)關(guān)管I、第二輸出級(jí)功率開(kāi)關(guān)管2的兩端,且反饋控制開(kāi)關(guān)9上各分別相應(yīng)的設(shè)有第三開(kāi)關(guān)控制信號(hào)14、第四開(kāi)關(guān)控制信號(hào)15,第二輸出級(jí)功率開(kāi)關(guān)管2、驅(qū)動(dòng)級(jí)下拉管4及第一反饋體7的反饋管10接地,第一輸出級(jí)功率開(kāi)關(guān)管I、驅(qū)動(dòng)級(jí)上拉管3和第二反饋體8的反饋管10連接一電壓輸入端。
·[0030]其中,第一輸出級(jí)功率開(kāi)關(guān)管I、驅(qū)動(dòng)級(jí)上拉管3、第二鉗位管6、第二反饋體的反饋管10、第二反饋體的反饋控制開(kāi)關(guān)9依次為第一、第二、第三、第四、第五P型場(chǎng)效應(yīng)管(PMOSI、PM0S2、PM0S3、PM0S4、PM0S5 );第二輸出級(jí)功率開(kāi)關(guān)管2、驅(qū)動(dòng)級(jí)下拉管4、第一鉗位管5、第一反饋體的反饋管10、第一反饋體的反饋控制開(kāi)關(guān)9依次為第一、第二、第三、第四、第五 N 型場(chǎng)效應(yīng)管(NM0S1、NM0S2、NM0S3、NM0S4、NM0S5)。結(jié)合圖2和圖3所述,其具體的連接關(guān)系為,PMOSl的源極連接一電壓輸入端,其柵極連接PM0S2的漏極和NM0S3的源極,其漏極連接一電壓輸出端11及PMOSl的源極;NM0S2的漏極連接NMOSl的柵極和NM0S3的源極,其源極接地且其柵極連接第二開(kāi)關(guān)控制信號(hào)(Φ2) 13 ; PM0S2的柵極連接第一開(kāi)關(guān)控制信號(hào)(Φ I) 12,其源極連接一電壓輸入端,漏極與NM0S3的漏極相連;PM0S3的源極和漏極分別連接PMOSl的柵極和NMOSl的柵極,其柵極和NM0S3的柵極分別連接一電壓輸入端;NM0S5的漏極與PMOSl的柵極相連,其柵極連接一第三開(kāi)關(guān)控制信號(hào)(Φ 3) 14,其源極連接NM0S4的漏極,該NM0S4的柵極與PMOSl的漏極和電壓輸出端相連,其源極接地;PM0S4的源極連接一電壓輸入端,其柵極連接電壓輸出端11和NMOSl的漏極,其漏極連接PM0S5的源極,且該P(yáng)M0S5的柵極連接第四開(kāi)關(guān)控制信號(hào)(Φ4) 15,其漏極與NMOSl的柵極相連。其中,PM0S3柵極連接的電壓輸入端的電壓Vp=電源電壓Vdd-2 (PM0S3閾值電壓Vthp+ PM0S3過(guò)驅(qū)動(dòng)電壓);NM0S3柵極連接的電壓輸入端的電壓Vn=2 (NM0S3閾值電壓Vthn+ NM0S3過(guò)驅(qū)動(dòng)電壓)。圖2中Vgp和Vgn分別為PMOSl和NMOSl的柵端電壓;in為輸入信號(hào)。工作原理為假設(shè)輸入的信號(hào)in初始值為low,根據(jù)圖3中電路的邏輯關(guān)系可知,Φ1、Φ2、Φ3、Φ4也為low,于是PM0S2為導(dǎo)通狀態(tài),NM0S2為關(guān)斷狀態(tài),Vgp和Vgn最終將約等于電源電壓Vdd,PMOSl關(guān)斷而NMOSl導(dǎo)通,電壓輸出端11 (out)輸出電壓為low。當(dāng)輸入信號(hào)in從low上升為high時(shí),如圖4所示,四個(gè)開(kāi)關(guān)控制信號(hào)按照第三控制信號(hào)Φ 3、第一控制信號(hào)Φ I、第四控制信號(hào)Φ4、第二控制信號(hào)Φ2的順序進(jìn)行,依次變?yōu)閔igh,NM0S5先導(dǎo)通,然后PM0S2關(guān)斷,接著PM0S5也關(guān)斷,最后NM0S2導(dǎo)通,于是Vgn從Vdd逐漸往下降,這個(gè)過(guò)程具體為一開(kāi)始,Vgp ^ Vgn ^ Vdd,由于Vn=2 (Vthn+Vsatn)〈Vgn,所以NM0S3處于關(guān)斷狀態(tài);而 Vp=Vdd-2 (Vthp+Vsatp),PM0S3 柵源電壓差為 | Vgs (Mp3) | =Vdd_Vp=2 (Vthp+Vsatp) >Vthp,PM0S3管處于導(dǎo)通狀態(tài),于是Vgp和Vgn—起往下降。當(dāng)Vgp降到低于Vp+Vthp時(shí),I Vgs (Mp3) I〈Vthp,這時(shí) PMOS 3 管關(guān)斷,Vgp 保持不變,Vgp=Vdd-(Vthp+2Vsatp),此時(shí)PMOS I由關(guān)斷狀態(tài)進(jìn)入弱導(dǎo)通狀態(tài),流過(guò)PMOS I的電流為Ip=gm(Mpl)*(2Vsatp),但此時(shí)的Mnl管還處于強(qiáng)導(dǎo)通狀態(tài),Ip〈In,所以電壓輸出端11 (out)輸出電壓仍為low。當(dāng)Vgn下降到低于Vn-Vthn時(shí),NMOS 3開(kāi)始導(dǎo)通,這時(shí)Vgn=Vn_Vthn=Vthn+2Vsatn,于是NMOS I管由強(qiáng)導(dǎo)通進(jìn)入弱導(dǎo)通,In=gm(Mnl)*(2Vsatn),與此同時(shí),PMOS I管柵端開(kāi)始通過(guò)NMOS 3管放點(diǎn),Vgp又重新開(kāi)始下降,Mpl管由弱導(dǎo)通狀態(tài)逐漸轉(zhuǎn)為強(qiáng)導(dǎo)通,而NMOS I管則由弱導(dǎo)通逐漸轉(zhuǎn)為關(guān)斷狀態(tài),Ip>In,電壓輸出端11 (out)輸出電壓變?yōu)閔igh,同時(shí),反饋管NMOS 4導(dǎo)通,NMOS 4和NMOS 5形成通路將Vgp快速拉低至0,最后使得PMOS I完全導(dǎo)通狀態(tài),至此一個(gè)完整的跳變完成,這個(gè)過(guò)程中沒(méi)有出現(xiàn)死區(qū)時(shí)間,從電源到地最大的glitch電流為2gm(Mpl)*Vsatp和2gm(Mnl)*Vsatn中的較大者。同樣,輸出從high變?yōu)閘ow的過(guò)程與上述原理相同,完整過(guò)程如圖5所示。應(yīng)理解,這些實(shí)施方式僅用于說(shuō)明本實(shí)用新型而不用于限制本實(shí)用新型的范圍。 此外應(yīng)理解,在閱讀了本實(shí)用新型講授的內(nèi)容之后,本領(lǐng)域技術(shù)人員可以對(duì)本實(shí)用新型作各種改動(dòng)或修改,這些等價(jià)形式同樣落于本申請(qǐng)所附權(quán)利要求書(shū)所限定的范圍。
權(quán)利要求1.一種防自激電壓輸出電路,其特征在于其中 第一輸出級(jí)功率開(kāi)關(guān)管一端與第二輸出級(jí)功率開(kāi)關(guān)管相連,且兩者間連接有一電壓輸出端,該第一輸出級(jí)功率開(kāi)關(guān)管另一端與驅(qū)動(dòng)上拉管和第一鉗位管相連,所述第二輸出級(jí)功率開(kāi)關(guān)管與驅(qū)動(dòng)下拉管相連,該驅(qū)動(dòng)上拉管與驅(qū)動(dòng)下拉管通過(guò)一第一鉗位管相連,第二鉗位管并聯(lián)于所述第一鉗位管上,且該第一鉗位管和第二鉗位管各連接一電壓,所述驅(qū)動(dòng)上拉管及驅(qū)動(dòng)下拉管分別連接一第一開(kāi)關(guān)控制信號(hào)、第二開(kāi)關(guān)控制信號(hào),由反饋管和反饋控制開(kāi)關(guān)串聯(lián)成的第一反饋體、第二反饋體分別并聯(lián)于所述第一輸出級(jí)功率開(kāi)關(guān)管、第二輸出級(jí)功率開(kāi)關(guān)管的兩端,且反饋控制開(kāi)關(guān)上各分別相應(yīng)的設(shè)有第三開(kāi)關(guān)控制信號(hào)、第四開(kāi)關(guān)控制信號(hào),所述第二輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)下拉管及第一反饋體的反饋管接地,所述第一輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)上拉管和第二反饋體的反饋管連接一電壓輸入端。
2.根據(jù)權(quán)利要求I所述的防自激電壓輸出電路,其特征在于所述第一輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)上拉管、第二鉗位管、第二反饋體的反饋管、第二反饋體的反饋控制開(kāi)關(guān)依次為第一、第二、第三、第四、第五P型場(chǎng)效應(yīng)管;所述第二輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)下拉管、第一鉗位管、第一反饋體的反饋管、第一反饋體的反饋控制開(kāi)關(guān)依次為第一、第二、第三、第四、第五N型場(chǎng)效應(yīng)管。
3.根據(jù)權(quán)利要求2所述的防自激電壓輸出電路,其特征在于 所述第一 P型場(chǎng)效應(yīng)管的源極連接一電壓輸入端,其柵極連接所述第二 P型場(chǎng)效應(yīng)管的漏極和所述第三N型場(chǎng)效應(yīng)管的漏極,其漏極連接一電壓輸出端及第一 N型場(chǎng)效應(yīng)管的漏極; 所述第二 N型場(chǎng)效應(yīng)管的漏極連接所述第一 N型場(chǎng)效應(yīng)管的柵極和所述第三N型場(chǎng)效應(yīng)管的源極,其源極接地且其柵極連接第二開(kāi)關(guān)控制信號(hào); 所述第二 P型場(chǎng)效應(yīng)管的柵極連接第一開(kāi)關(guān)控制信號(hào),其源極連接一電壓輸入端,其漏極與所述第三N型場(chǎng)效應(yīng)管的漏極相連; 所述第三P型場(chǎng)效應(yīng)管的源極和漏極分別連接所述第一 P型場(chǎng)效應(yīng)管的柵極和所述第一 N型場(chǎng)效應(yīng)管的柵極,其柵極和所述第三N型場(chǎng)效應(yīng)管的柵極分別連接一電壓輸入端; 所述第五N型場(chǎng)效應(yīng)管的漏極與所述第一 P型場(chǎng)效應(yīng)管的柵極相連,其柵極連接一第三開(kāi)關(guān)控制信號(hào),其源極連接所述第四N型場(chǎng)效應(yīng)管的漏極,該第四N型場(chǎng)效應(yīng)管的柵極與所述第一 P型場(chǎng)效應(yīng)管的漏極和電壓輸出端相連,其源極接地; 所述第四P型場(chǎng)效應(yīng)管的源極連接一電壓輸入端,其柵極連接所述電壓輸出端和所述第一 N型場(chǎng)效應(yīng)管的漏極,其漏極連接所述第五P型場(chǎng)效應(yīng)管的源極,且該第五P型場(chǎng)效應(yīng)管的柵極連接第四開(kāi)關(guān)控制信號(hào),其漏極與所述第一 N型場(chǎng)效應(yīng)管的柵極相連。
4.根據(jù)權(quán)利要求3所述的防自激電壓輸出電路,其特征在于所述第三P型場(chǎng)效應(yīng)管柵極連接的電壓輸入端的電壓用以下公式表示Vp= Vdd-2X (Vthp+ Vsatp),其中Vdd為電源電壓,Vthp為所述第三P型場(chǎng)效應(yīng)管的閾值電壓,Vsatp為所述第三P型場(chǎng)效應(yīng)管的過(guò)驅(qū)動(dòng)電壓。
5.根據(jù)權(quán)利要求4所述的防自激電壓輸出電路,其特征在于所述第三N型場(chǎng)效應(yīng)管柵極連接的電壓輸入端的電壓用以下公式表示Vn=2X (Vthn+ Vsatn),其中Vthn為所述第三N型場(chǎng)效應(yīng)管的閾值電壓,Vsatn為所述第三N型場(chǎng)效應(yīng)管的過(guò)驅(qū)動(dòng)電壓。
6.根據(jù)權(quán)利要求5所述的防自激電壓輸出電路,其特征在于所述第一開(kāi)關(guān)控制信號(hào)、第二開(kāi)關(guān)控制信號(hào)、第三開(kāi)關(guān)控制信號(hào)、第四開(kāi)關(guān)控制信號(hào)按照第三控制信號(hào)、第一控制信 號(hào)、第四控制信號(hào)、第二控制信號(hào)的順序進(jìn)行。
專利摘要本實(shí)用新型公開(kāi)一種防自激電壓輸出電路,第一、第二輸出級(jí)功率開(kāi)關(guān)管相連,第一輸出級(jí)功率開(kāi)關(guān)管另一端與驅(qū)動(dòng)上拉管相連,第二輸出級(jí)功率開(kāi)關(guān)管與驅(qū)動(dòng)下拉管相連,驅(qū)動(dòng)上拉管與驅(qū)動(dòng)下拉管通過(guò)第一鉗位管相連,第二鉗位管并聯(lián)于第一鉗位管上,第一鉗位管和第二鉗位管各連接一電壓,驅(qū)動(dòng)上拉管及驅(qū)動(dòng)下拉管分別連接第一、第二開(kāi)關(guān)控制信號(hào),由反饋管和反饋控制開(kāi)關(guān)串聯(lián)成的第一、第二反饋體分別并聯(lián)于第一、第二輸出級(jí)功率開(kāi)關(guān)管的兩端,且反饋控制開(kāi)關(guān)上分別相應(yīng)的設(shè)有第三開(kāi)關(guān)控制信號(hào)、第四開(kāi)關(guān)控制信號(hào),第二輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)下拉管及第一反饋體的反饋管接地,第一輸出級(jí)功率開(kāi)關(guān)管、驅(qū)動(dòng)級(jí)上拉管和第二反饋體的反饋管連接一電壓輸入端。
文檔編號(hào)H02M1/32GK202696459SQ20122037188
公開(kāi)日2013年1月23日 申請(qǐng)日期2012年7月30日 優(yōu)先權(quán)日2012年7月30日
發(fā)明者鞠建宏, 張遠(yuǎn)斌 申請(qǐng)人:帝奧微電子有限公司