開關(guān)電源芯片待機(jī)模式控制電路的制作方法
【專利摘要】本發(fā)明公開了一種開關(guān)電源芯片待機(jī)模式控制電路,包括:第一比較器,用于比較開關(guān)電源輸出的電壓反饋信號與第一基準(zhǔn)電壓的大小,根據(jù)比較結(jié)果輸出高電平或者低電平;第二比較器,用于比較開關(guān)電源的誤差放大器輸出信號與第二基準(zhǔn)電壓的大小,根據(jù)比較結(jié)果輸出高電平或者低電平;或非門,對所述第一比較器和第二比較器的輸出進(jìn)行或非運(yùn)算;SR觸發(fā)器,其R端輸入第一使能信號,S端輸入所述或非門的運(yùn)算結(jié)果信號,在第一使能信號和所述或非門的運(yùn)算結(jié)果信號控制下得到第二使能信號。本發(fā)明能夠降低待機(jī)模式時(shí)開關(guān)電源芯片的功耗,提高轉(zhuǎn)換效率,增加電池使用時(shí)間。
【專利說明】開關(guān)電源芯片待機(jī)模式控制電路【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及開關(guān)電源領(lǐng)域,特別是涉及一種開關(guān)電源芯片待機(jī)模式控制電路。
【背景技術(shù)】
[0002]開關(guān)電源芯片具有高效率、寬電壓范圍等優(yōu)點(diǎn),在便攜式電子設(shè)備和綠色照明領(lǐng)域得到了廣泛應(yīng)用。圖1 (降壓式)是開關(guān)電源的拓?fù)浣Y(jié)構(gòu),通過PMOS開關(guān)管和NMOS開關(guān)管的交替導(dǎo)通關(guān)斷,使得電感L和電容C充放電,從而將能量從輸入端傳送到輸出端。開關(guān)電源通過PWM (脈沖寬度調(diào)制)調(diào)制信號得到開關(guān)控制信號,從而控制PMOS開關(guān)管和NMOS開關(guān)管。由于開關(guān)電源芯片絕大部分的時(shí)間處于待機(jī)模式,待機(jī)模式時(shí)的功耗對電池的使用時(shí)間影響很大。
[0003]目前常用的待機(jī)模式控制電路是在待機(jī)模式時(shí)將開關(guān)頻率降低,從而降低開關(guān)損耗。但是,這種方式下芯片的所有模塊依然在運(yùn)行,電路模塊自身消耗了不小的功耗。
【發(fā)明內(nèi)容】
[0004]本發(fā)明要解決的技術(shù)問題是提供一種開關(guān)電源芯片待機(jī)模式控制電路,能夠降低待機(jī)模式下的功耗。
[0005]為解決上述技術(shù)問題,本發(fā)明的開關(guān)電源芯片待機(jī)模式控制電路,包括:
[0006]第一比較器,用于比較開關(guān)電源輸出的電壓反饋信號與第一基準(zhǔn)電壓的大小,根據(jù)比較結(jié)果輸出高電平或者低電平;
[0007]第二比較器,用于比較開關(guān)電源的誤差放大器輸出信號與第二基準(zhǔn)電壓的大小,根據(jù)比較結(jié)果輸出高電平或者低電平;
[0008]或非門,對所述第一比較器和第二比較器的輸出進(jìn)行或非運(yùn)算;
[0009]SR觸發(fā)器,其R端輸入第一使能信號,S端輸入所述或非門的運(yùn)算結(jié)果信號,在第一使能信號和所述或非門的運(yùn)算結(jié)果信號控制下得到第二使能信號。
[0010]采用本發(fā)明的開關(guān)電源芯片待機(jī)模式控制電路,通過對電壓反饋信號和誤差放大器輸出信號進(jìn)行運(yùn)算,得到第二使能控制信號,當(dāng)開關(guān)電源芯片處于待機(jī)模式時(shí),第二使能控制信號能將絕大部分的電路模塊關(guān)閉,極大降低了待機(jī)模式時(shí)開關(guān)電源芯片的的功耗,提高轉(zhuǎn)換效率,增加電池使用時(shí)間。
【專利附圖】
【附圖說明】
[0011]下面結(jié)合附圖與【具體實(shí)施方式】對本發(fā)明作進(jìn)一步詳細(xì)的說明:
[0012]圖1是BUCK型開關(guān)電源的拓?fù)浣Y(jié)構(gòu)圖;
[0013]圖2是所述開關(guān)電源芯片待機(jī)模式控制電路一實(shí)施例原理圖。
【具體實(shí)施方式】
[0014]參見圖2所示,在下面的實(shí)施例中,所述開關(guān)電源芯片待機(jī)模式控制電路,包括:[0015]—第一比較器BJQ1,其正相輸入端輸入第一基準(zhǔn)電壓,反相輸入端輸入開關(guān)電源輸出的電壓反饋信號,對開關(guān)電源輸出的電壓反饋信號與第一基準(zhǔn)電壓的大小進(jìn)行比較,根據(jù)比較結(jié)果輸出高電平或者低電平。
[0016]—第二比較器BJQ2,其正相輸入端輸入開關(guān)電源的誤差放大器輸出信號,反相輸入端輸入第二基準(zhǔn)電壓,對所述誤差放大器輸出信號與第二基準(zhǔn)電壓的大小進(jìn)行比較,根據(jù)比較結(jié)果輸出高電平或者低電平。
[0017]—或非門N0R,其一輸入端與所述第一比較器BJQl的輸出端相連接,另一輸入端與所述第二比較器BJQ2的輸出端相連接,對所述第一比較器和第二比較器的輸出電平信號進(jìn)行或非運(yùn)算。
[0018]一 SR觸發(fā)器SRCFQ,其R端輸入第一使能信號,S端與所述或非門NOR的輸出端相連接,輸入所述或非門的運(yùn)算結(jié)果信號,在第一使能信號和所述或非門的運(yùn)算結(jié)果信號控制下得到第二使能信號。
[0019]所述第一比較器BJQl和第二比較器BJQ2輸出同時(shí)為低時(shí),或非門NOR得到運(yùn)算結(jié)果為高電平,觸發(fā)SR觸發(fā)器SRCFQ的S端,使得第二使能控制信號為低電平,從而在待機(jī)模式下將開關(guān)電源芯片的絕大部分模塊關(guān)斷,這種工作方式極大降低了開關(guān)電源芯片在待機(jī)模式下的功耗。
[0020]雖然本發(fā)明利用具體的實(shí)施例進(jìn)行說明,但是對實(shí)施例的說明并不限制本發(fā)明的范圍。本領(lǐng)域內(nèi)的熟練技術(shù)人員通過參考本發(fā)明的說明,在不背離本發(fā)明的精神和范圍的情況下,容易進(jìn)行各種修改或者可以對實(shí)施例進(jìn)行組合,這些同樣屬于本發(fā)明的保護(hù)范圍。
【權(quán)利要求】
1.一種開關(guān)電源芯片待機(jī)模式控制電路,其特征在于,包括: 一第一比較器,其正相輸入端輸入第一基準(zhǔn)電壓,反相輸入端輸入開關(guān)電源輸出的電壓反饋信號,對開關(guān)電源輸出的電壓反饋信號與第一基準(zhǔn)電壓的大小進(jìn)行比較,根據(jù)比較結(jié)果輸出高電平或者低電平; 一第二比較器,其正相輸入端輸入開關(guān)電源的誤差放大器輸出信號,反相輸入端輸入第二基準(zhǔn)電壓,對所述誤差放大器輸出信號與第二基準(zhǔn)電壓的大小進(jìn)行比較,根據(jù)比較結(jié)果輸出高電平或者低電平; 一或非門,其一輸入端與所述第一比較器的輸出端相連接,另一輸入端與所述第二比較器的輸出端相連接,對所述第一比較器和第二比較器的輸出電平信號進(jìn)行或非運(yùn)算; 一 SR觸發(fā)器,其R端輸入第一使能信號,S端與所述或非門的輸出端相連接,輸入所述或非門的運(yùn)算結(jié)果信號,在第一使能信號和所述或非門的運(yùn)算結(jié)果信號控制下得到第二使能信號。
2.如權(quán)利I所述的開關(guān)電源芯片待機(jī)模式控制電路,其特征在于:所述第一比較器和第二比較器輸出同時(shí)為低電平時(shí),或非門的運(yùn)算結(jié)果為高電平,觸發(fā)SR觸發(fā)器的S端,使得第二使能控制信號為低電平,從而在待機(jī)模式下將開關(guān)電源芯片的絕大部分模塊關(guān)斷。
【文檔編號】H02M3/158GK103856052SQ201210520055
【公開日】2014年6月11日 申請日期:2012年12月6日 優(yōu)先權(quán)日:2012年12月6日
【發(fā)明者】葛佳樂 申請人:上海華虹集成電路有限責(zé)任公司