專利名稱:基于時變基準(zhǔn)的原邊反饋反激式恒流電源的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電子技木,特別涉及集成電路技術(shù)。
背景技術(shù):
原邊反饋反激式恒流電源廣泛應(yīng)用于隔離AC/DC電源適配器、充電器和LED驅(qū)動等領(lǐng)域。
圖1為現(xiàn)有的原邊反饋反激式恒流電源。電源由控制器1、M0SFET 2、電流反饋電阻3、變壓器、ニ極管6,輸出電容7和負(fù)載8構(gòu)成??刂破?由比較器11、振蕩器12和RS 觸發(fā)器13構(gòu)成。RS觸發(fā)器13的R端連接比較器11的輸出端,S端連接OSC 12的輸出端。 RS觸發(fā)器13的輸出端連接MOSFET 2的柵極。M0SFET2的源極連接比較器11的正向輸入端,并且通過ー個電流反饋電阻3接地。比較器11的反向輸入端連接參考電壓Vref。變壓器的原邊繞組5連接輸入電壓Vin 9和MOSFET 2的漏扱。變壓器的次級繞組5、ニ極管 6和輸出電容7依次串聯(lián)為1個環(huán)路,且輸出電容7的兩端為輸出端,連接負(fù)載8。作為舉例,負(fù)載為LED。0SC12輸出固定頻率脈沖控制M0SFET2在每個時鐘周期開啟,原邊電流按固定斜率由0開始增加。電流增加的速度由輸入電壓Vin和變壓器原邊繞組4的電感值確定。原邊電流流過電流反饋電阻3產(chǎn)生反饋電壓Vcs。比較器比較Vcs電壓和Vref電壓,當(dāng)Vcs 電壓超過Vref電壓,比較器輸出翻轉(zhuǎn),控制M0SFET2關(guān)閉。由于電路延遲,Vcs電壓達(dá)到 Vref電壓和M0SFET2關(guān)閉之間會有一個延遲時間,在此期間原邊電流繼續(xù)增加。所以原邊電流的峰值Ipp比Vref電壓和電流反饋電阻3的阻值Rcs確定的參考電流大。圖2為現(xiàn)有的原邊反饋反激式恒流電源的典型波形,Vcs電壓超出Vref電壓繼續(xù)上升一個延遲時間,在此期間比較器輸出一直為高。假設(shè)Vcs電壓上升到Vref電壓所需時間為t,則Vcs上升的斜率為
權(quán)利要求
1.基于時變基準(zhǔn)的原邊反饋反激式恒流電源,包括控制器(1)、MOSFET( 、電流反饋電阻(3)、變壓器、ニ極管(6),輸出電容(7),控制器(1)包括比較器(11)、振蕩器(12)和 RS觸發(fā)器(13),其特征在于,還包括ー個和比較器(11)的反向輸入端連接的時變基準(zhǔn)電路;所述時變基準(zhǔn)電路由第一 MOS管(21)、第二 MOS管(22)、電流源Q3)和第四電容04) 構(gòu)成,電流源03)接第一 MOS管01)的源極;第一 MOS管01)的柵極和第二 MOS管02)的柵極都與振蕩器(12)的輸出端相接,第一 MOS管01)的漏極和第二 MOS管02)的漏極都與比較器(11)的反向輸入端連接;比較器(11)的反向輸入端通過第四電容04)接參考電平點,第二MOS管02)的源極接參考電平點。
2.如權(quán)利要求1所述的基于時變基準(zhǔn)的原邊反饋反激式恒流電源,其特征在干,電流源03)的電流和第四電容04)的容值滿足以下關(guān)系
全文摘要
基于時變基準(zhǔn)的原邊反饋反激式恒流電源,涉及電子技術(shù)。本發(fā)明包括控制器、MOSFET、電流反饋電阻、變壓器、二極管,輸出電容,控制器包括比較器、振蕩器和RS觸發(fā)器,還包括一個和比較器11的反向輸入端連接的時變基準(zhǔn)電路。本發(fā)明的有益效果是,不論因為何種原因?qū)е碌腣cs電壓的不同上升斜率,本發(fā)明均能提供真正的恒流輸出。
文檔編號H02M3/335GK102545626SQ20111043499
公開日2012年7月4日 申請日期2011年12月22日 優(yōu)先權(quán)日2011年12月22日
發(fā)明者于廷江, 向本才, 李向華, 李文昌, 高繼, 黃國輝 申請人:成都成電硅??萍脊煞萦邢薰?br>