亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

電源電路、電源控制電路和電源控制方法

文檔序號:7313354閱讀:228來源:國知局
專利名稱:電源電路、電源控制電路和電源控制方法
電源電路、電源控制電路和電源控制方法本發(fā)明涉及電源電路、電源控制電路和電源控制方法:背景技術(shù)在便攜式電子設(shè)備(例如筆記本型個人計算機)中,電池被用作電源。通常,因為隨著電池的放電由電池供應(yīng)的電壓將變低,所以將DC-DC 轉(zhuǎn)換器安裝在電子設(shè)備中用于保持在電子設(shè)備中使用的電壓恒定。此外, 雖然隨著半導(dǎo)體器件速度的提高、集成度的提高以及功耗的降低,半導(dǎo)體 器件中的電源電壓在降低,但是在通過組合多個半導(dǎo)體器件而構(gòu)成的電子 設(shè)備中,每個半導(dǎo)體器件常常需要不同的電源電壓。在這種情況下,在電 子設(shè)備中使用的電壓的并非只有一種類型而是有兩種或更多種類型,因此 與在電子設(shè)備中使用的電壓類型數(shù)目相同數(shù)目的DC-DC轉(zhuǎn)換器被安裝到 電子設(shè)備中。順便提及,當存在在電子設(shè)備中使用的多個電壓并且使用DC-DC轉(zhuǎn) 換器的電源電路被安裝到電子設(shè)備中時,存在在構(gòu)成電子設(shè)備的半導(dǎo)體器 件中出現(xiàn)閂鎖效應(yīng)(latch-up)并且如果未考慮DC-DC轉(zhuǎn)換器之間的起動 順序和停止順序則會導(dǎo)致燃燒的風險。因此,通常在電源電路中設(shè)置向每 個DC-DC轉(zhuǎn)換器發(fā)送/從每個DC-DC轉(zhuǎn)換器接收控制信號的順序控制電 路,用于控制DC-DC轉(zhuǎn)換器之間的起動順序和停止順序。圖1示出電源電路的第一結(jié)構(gòu)示例。電源電路PWA由DC-DC轉(zhuǎn)換器 CNVA1到CNVA3和順序控制電路SC構(gòu)成,所述DC-DC轉(zhuǎn)換器CNVA1 到CNVA3根據(jù)輸入電壓VI生成輸出電壓VOl到V03,所述順序控制電 路SC控制DC-DC轉(zhuǎn)換器CNVA1到CNVA3的起動/停止。例如,輸出電 壓VOl的額定值是5.0V,輸出電壓VO2的額定值是3.0V,并且輸出電壓 V03的額定值是1.8V。DC-DC轉(zhuǎn)換器CNVA1使輸出電壓VOl響應(yīng)于控制信號線PONl的 升跳變(rising transition)(從低電平跳變到高電平)開始上升,并且在輸 出電壓VOl的上升完成的同時將控制信號線PGOOD1設(shè)定為高電平。此 外,DC-DC轉(zhuǎn)換器CNVA1使輸出電壓VOl響應(yīng)于控制信號線PONl的 降跳變(falling tmnsition)(從高電平跳變到低電平)開始下降,并且在 輸出電壓VOl的下降完成的同時將控制信號線PGOODl設(shè)定為低電平。DC-DC轉(zhuǎn)換器CNVA2使輸出電壓V02響應(yīng)于控制信號線PON2的 升跳變開始上升,并且在輸出電壓V02的上升完成的同時將控制信號線 PGOOD2設(shè)定為高電平。此外,DC-DC轉(zhuǎn)換器CNVA2使輸出電壓V02 響應(yīng)于控制信號線PON2的降跳變開始下降,并且在輸出電壓V02的下降 完成的同時將控制信號線PGOOD2設(shè)定為低電平。DC-DC轉(zhuǎn)換器CNVA3使輸出電壓V03響應(yīng)于控制信號線PON3的 升跳變開始上升,并且在輸出電壓V03的上升完成的同時將控制信號線 PGOOD3設(shè)定為高電平。此外,DC-DC轉(zhuǎn)換器CNVA3使輸出電壓V03 響應(yīng)于控制信號線PON3的降跳變開始下降,并且在輸出電壓V03的下降 完成的同時將控制信號線PGOOD3設(shè)定為低電平。順序控制電路SC響應(yīng)于控制信號線PON的升跳變將控制信號線 PONl設(shè)定為高電平。應(yīng)注意,當請求給電源電路PWA通電時將控制信號 線PON設(shè)定為高電平,并且當請求給電源電路PWA斷電時將其設(shè)定為低 電平。順序控制電路SC響應(yīng)于控制信號線PGOOD1的升跳變將控制信號 線PON2設(shè)定為高電平。順序控制電路SC響應(yīng)于控制信號線PGOOD2的 升跳變將控制信號線PON3設(shè)定為高電平。此外,順序控制電路SC響應(yīng)于控制信號線PON的降跳變將控制信號 線PON3設(shè)定為低電平。順序控制電路SC響應(yīng)于控制信號線PGOOD3的 降跳變將控制信號線PON2設(shè)定為低電平。順序控制電路SC響應(yīng)于控制 信號線PGOOD2的降跳變將控制信號線PONl設(shè)定為低電平。圖2示出在圖1的電源電路中輸出電壓的升/降概況。當在時刻tl控 制信號線PON被設(shè)定為高電平時(當請求給電源電路PWA通電時),順 序控制電路SC將控制信號線PONl設(shè)定為高電平。因此,DC-DC轉(zhuǎn)換器CNVA1的輸出電壓VOl開始上升。當在時刻t2處DC-DC轉(zhuǎn)換器CNVA1 的輸出電壓VOl的上升完成時,DC-DC轉(zhuǎn)換器CNVA1將控制信號線 PGOOD1設(shè)定為高電平。與此同時,順序控制電路SC將控制信號線 PON2設(shè)定為高電平。因此,DC-DC轉(zhuǎn)換器CNVA2的輸出電壓V02開始 上升。當在時刻t3處DC-DC轉(zhuǎn)換器CNVA2的輸出電壓V02的升高完成 時,DC-DC轉(zhuǎn)換器CNVA2將控制信號線PGOOD2設(shè)定為高電平。與此 同時,順序控制電路SC將控制信號線PON3設(shè)定為高電平。因此,DC-DC 轉(zhuǎn)換器CNVA3的輸出電壓V03開始上升。然后,在時刻t4, DC-DC 轉(zhuǎn)換器CNVA3的輸出電壓V03的升高完成。在時刻t5,當控制信號線PON被設(shè)定為低電平時(當請求給電源電 路PWA斷電時),順序控制電路SC將控制信號線PON3設(shè)定為低電平。 因此,DC-DC轉(zhuǎn)換器CNVA3的輸出電壓V03開始降低。當在時刻t6處 DC-DC轉(zhuǎn)換器CNVA3的輸出電壓V03的降低完成時,DC-DC轉(zhuǎn)換器 CNVA3將控制信號線PGOOD3設(shè)定為低電平。與此同時,順序控制電路 SC將控制信號線PON2設(shè)定為低電平。因此,DC-DC轉(zhuǎn)換器CNVA2的 輸出電壓V02開始降低。當在時刻t7處DC-DC轉(zhuǎn)換器CNVA2的輸出電 壓V02的降低完成時,DC-DC轉(zhuǎn)換器CNVA2將控制信號線PGOOD2設(shè) 定為低電平。與此同時,順序控制電路SC將控制信號線PON1設(shè)定為低 電平。因此,DC-DC轉(zhuǎn)換器CNVA1的輸出電壓VOl開始降低。然后, 在時刻t8, DC-DC轉(zhuǎn)換器CNVA1的輸出電壓VOl的降低完成。在如上所述的電源電路PWA中,設(shè)置順序控制電路SC用于控制DC-DC 轉(zhuǎn)換器CNVA1到CNVA3之間的起動順序和停止順序,并且必須在順 序控制電路SC和DC-DC轉(zhuǎn)換器CNVA1到CNVA3之間設(shè)置大量的控制 信號線。為了通過去掉順序控制電路來減少控制信號線的數(shù)量,可以想到 經(jīng)由控制信號線級聯(lián)(cascade-connect) DC-DC轉(zhuǎn)換器。圖3示出電源電路的第二結(jié)構(gòu)示例。電源電路PWB由根據(jù)輸入電壓 VI生成輸出電壓VOl到V03的DC-DC轉(zhuǎn)換器CNVB1到CNVB3構(gòu)成。 例如,輸出電壓VOl的額定值是5.0V,輸出電壓V02的額定值是3.0V, 并且輸出電壓V03的額定值是1.8V。DC-DC轉(zhuǎn)換器CNVB1使輸出電壓VOl響應(yīng)于控制信號線PON的升 跳變開始上升,并且在輸出電壓VOl的上升完成的同時將控制信號線 PGOOD1設(shè)定為高電平。此外,DC-DC轉(zhuǎn)換器CNVBl使輸出電壓VOl 響應(yīng)于控制信號線PON的降跳變開始下降,并且在輸出電壓VOl的下降 完成的同時將控制信號線PGOODl設(shè)定為低電平。應(yīng)注意,當請求給電源 電路PWB通電時將控制信號線PON設(shè)定為高電平,并且當請求給電源電 路PWB斷電時將其設(shè)定為低電平。DC-DC轉(zhuǎn)換器CNVB2使輸出電壓V02響應(yīng)于控制信號線PGOOD1 的升跳變開始上升,并且在輸出電壓V02的上升完成的同時將控制信號線 PGOOD2設(shè)定為高電平。此外,DC-DC轉(zhuǎn)換器CNVB2使輸出電壓V02 響應(yīng)于控制信號線PGOOD1的降跳變開始下降,并且在輸出電壓V02的 下降完成的同時將控制信號線PGOOD2設(shè)定為低電平。DC-DC轉(zhuǎn)換器CNVB3使輸出電壓V03響應(yīng)于控制信號線PGOOD2 的升跳變開始上升,并且在輸出電壓V03的上升完成的同時將控制信號線 PGOOD3設(shè)定為高電平。此外,DC-DC轉(zhuǎn)換器CNVB3使輸出電壓V03 響應(yīng)于控制信號線PGOOD2的降跳變開始下降,并且在輸出電壓V03的 下降完成的同時將控制信號線PGOOD3設(shè)定為低電平。圖4示出在圖3的電源電路中輸出電壓的升/降概況。當在時刻tl控 制信號線PON被設(shè)定為高電平時(當請求給電源電路PWB通電時), DC-DC轉(zhuǎn)換器CNVBl的輸出電壓VOl開始升高。當在時刻t2處DC-DC 轉(zhuǎn)換器CNVBl的輸出電壓VOl的升高完成時,DC-DC轉(zhuǎn)換器CNVBl將 控制信號線PGOOD1設(shè)定為高電平。因此,DC-DC轉(zhuǎn)換器CNVB2的輸 出電壓V02開始升高。當在時刻t3處DC-DC轉(zhuǎn)換器CNVB2的輸出電壓 V02的升高完成時,DC-DC轉(zhuǎn)換器CNVB2將控制信號線PGOOD2設(shè)定 為高電平。因此,DC-DC轉(zhuǎn)換器CNVB3的輸出電壓V03開始升高。然 后,在時刻t4, DC-DC轉(zhuǎn)換器CNVB3的輸出電壓V03的升高完成。在時刻t5,當控制信號線PON被設(shè)定為低電平時(當請求給電源電 路PWB斷電時),DC-DC轉(zhuǎn)換器CNVBl的輸出電壓VOl開始降低。當 在時刻t6處DC-DC轉(zhuǎn)換器CNVBl的輸出電壓VOl的降低完成時,DC-DC轉(zhuǎn)換器CNVB1將控制信號線PGOODl設(shè)定為低電平。因此,DC-DC 轉(zhuǎn)換器CNVB2的輸出電壓V02開始降低。當在時刻t7完成了 DC-DC轉(zhuǎn) 換器CNVB2的輸出電壓V02的降低時,DC-DC轉(zhuǎn)換器CNVB2將控制信 號線PGOOD2設(shè)定為低電平。因此,DC-DC轉(zhuǎn)換器CNVB2的輸出電壓 V03丌始降低。然后,在時刻t8,完成DC-OC轉(zhuǎn)換器CNVI33的輸出電 壓V03的降低。如上所述,在通過經(jīng)由控制信號線將DC-DC轉(zhuǎn)換器CNVBl到 CNVB3簡單級聯(lián)而構(gòu)成的電源電路PWB中,DC-DC轉(zhuǎn)換器CNVBl到 CNVB3之間的起動順序和停止順序變?yōu)橄嗤捻樞?。對DC-DC轉(zhuǎn)換器之 間的起動順序和停止順序的控制致力于防止在使用DC-DC轉(zhuǎn)換器的輸出 電壓的半導(dǎo)體器件中的閂鎖效應(yīng)或類似效應(yīng),因此需要DC-DC轉(zhuǎn)換器之 間的起動順序和停止順序像電源電路PWA (圖2)中那樣是互逆的。因 此,通過電源電路PWB實現(xiàn)的對DC-DC轉(zhuǎn)換器CNVBl到CNVB3之間 的起動順序和停止順序的控制是沒有意義的。圖5示出電源電路的第三結(jié)構(gòu)示例。電源電路PWC由根據(jù)輸入電壓 VI生成輸出電壓VOl到V03的DC-DC轉(zhuǎn)換器CNVC1到CNVC3構(gòu)成。 例如,輸出電壓VOl的額定值是5.0V,輸出電壓V02的額定值是3.0V, 并且輸出電壓V03的額定值是1.8V。DC-DC轉(zhuǎn)換器CNVC1使輸出電壓VOl響應(yīng)于控制信號線PON的升 跳變開始上升,并且在輸出電壓VOl的上升完成的同時將控制信號線 PGOODl設(shè)定為高電平。應(yīng)注意,僅在當請求給電源電路PWC通電時的 預(yù)定時間將控制信號線PON設(shè)定為高電平。此外,DC-DC轉(zhuǎn)換器CNVCl 使輸出電壓VOl響應(yīng)于控制信號線PGOOD2的降跳變開始下降,并且在 輸出電壓VOl的下降完成的同時將控制信號線PGOODl設(shè)定為低電平。DC-DC轉(zhuǎn)換器CNVC2使輸出電壓V02響應(yīng)于控制信號線PGOODl 的升跳變開始上升,并且在輸出電壓V02的上升完成的同時將控制信號線 PGOOD2設(shè)定為高電平。此外,DC-DC轉(zhuǎn)換器CNVC2使輸出電壓V02 響應(yīng)于控制信號線PGOOD3的降跳變開始下降,并且在輸出電壓V02的 下降完成的同時將控制信號線PGOOD2設(shè)定為低電平。DC-DC轉(zhuǎn)換器CNVC3使輸出電壓V03響應(yīng)于控制信號線PGOOD2 的升跳變開始上升,并且在輸出電壓V03的上升完成的同時將控制信號線 PGOOD3設(shè)定為高電平。此外,DC-DC轉(zhuǎn)換器CNVC3使輸出電壓V03 響應(yīng)于控制信號線POFF的降跳變開始下降,并且在輸出電壓V03的下降6 r"f^A白口4、1々始止|1/士_&" n。八rVTA, W 6水/CH cb VT/r^:、W^" 乂T7lM^:主^r厶入電源電路pwc斷電時的預(yù)定時間內(nèi)將控制信號線poff設(shè)定為低電平。在如上所述的電源電路PWC中,通過在DC-DC轉(zhuǎn)換器CNVC1到 CNVC3之間分別級聯(lián)用于控制起動順序的控制信號線和用于控制停止順 序的控制信號線,dc-dc轉(zhuǎn)換器cnvb1到cnvb3之間的起動順序和停 止順序可以是互逆的,類似于電源電路PWA (圖2)。然而,由于必須設(shè) 置與用于控制起動順序的控制信號線相獨立的用于控制停止順序的控制信 號線,所以沒有實現(xiàn)減少控制信號線的數(shù)量的目的。如上所述,為了實現(xiàn) 多個DC-DC轉(zhuǎn)換器之間的期望起動順序和期望停止順序,必須設(shè)置大規(guī) 模的、復(fù)雜的控制電路和大量的控制信號線。應(yīng)注意,作為與本發(fā)明相關(guān)的現(xiàn)有技術(shù),例如有日本未經(jīng)審查的專利 申請公開No.平04-289725和日本未經(jīng)審查的專利申請公開No. 2002-369378。發(fā)明內(nèi)容本發(fā)明的目的之一是用簡單結(jié)構(gòu)實現(xiàn)多個DC-DC轉(zhuǎn)換器的期望起動 順序和期望停止順序。在本發(fā)明的一個方面中, 一種電源電路包括多個DC-DC轉(zhuǎn)換器。所 述多個DC-DC轉(zhuǎn)換器被經(jīng)由共用的用于起動順序控制和停止順序控制的 多個控制信號線級聯(lián)。所述多個DC-DC轉(zhuǎn)換器中的每個DC-DC轉(zhuǎn)換器包 括順序控制電路。所述順序控制電路在前一級一側(cè)的控制信號線有效(activation)的同時開始起動操作并在起動操作完成的同時使在后一級一 側(cè)的控制信號線有效,并且,在后一級一側(cè)的控制信號線失效(deactivation)的同時開始停止操作并且在停止操作完成的同時使在前一 級一側(cè)的控制信號線失效。此外,所述電源電路還包括去激活電路。所述去激活電路在處于第一級的DC-DC轉(zhuǎn)換器中的前一級一側(cè)的控制信號線失效的同時,使處于最 后一級的DC-DC轉(zhuǎn)換器中的后一級一側(cè)的控制信號線失效。當請求給所 述電源電路通電時使處于第一級的DC-DC轉(zhuǎn)換器中的前一級一側(cè)的控制口 AJi七AA" # 口 、 t,.」啦A /,八ETC: 、A .VTCT山。h M,r r+i nJ /士 H=H山去L'舊勺i^""H ;x乂, 井且d咱^J、殆'"l處PB仏 、fBim削^B卩、J 'I3C并;K59U在這樣的電源電路中,通過在DC-DC轉(zhuǎn)換器之間共用用于控制起動順序的控制信號線和用于控制停止順序的控制信號線,可以通過使用少量的控制信號線來使DC-DC轉(zhuǎn)換器之間的起動順序和停止順序互逆。換言 之,可以用簡單的結(jié)構(gòu)實現(xiàn)DC-DC轉(zhuǎn)換器的期望起動順序和期望停止順 序。在本發(fā)明的一個方面的優(yōu)選實施例中,順序控制電路在從前一級一側(cè) 的控制信號線有效起經(jīng)過預(yù)定的時間之后開始起動操作,并且在從后一級 一側(cè)的控制信號線失效起經(jīng)過預(yù)定的時間之后開始停止操作。因此,在從 第i個DC-DC轉(zhuǎn)換器的起動操作完成起經(jīng)過特定的時間之后開始第i+l次 起動操作,并且在從第i個DC-DC轉(zhuǎn)換器的停止操作完成起經(jīng)過確定的時 間之后開始第i-l次停止操作。因此,與在第i個DC-DC轉(zhuǎn)換器的起動操 作完成之后立即開始第i+l次起動操作,并且在第i個DC-DC轉(zhuǎn)換器的停 止操作完成之后立即開始第i-l次停止操作的情況相比較而言,可以更可 靠地避免在電子設(shè)備中的使用DC-DC轉(zhuǎn)換器的輸出電壓的半導(dǎo)體器件中 出現(xiàn)閂鎖效應(yīng)的風險。


圖1是示出電源電路的第一結(jié)構(gòu)示例的說明性示圖;圖2是示出圖1的電源電路的輸出電壓的升/降概況的說明性圖表;圖3是示出電源電路的第二結(jié)構(gòu)示例的說明性示圖;圖4是示出圖3的電源電路的輸出電壓的升/降概況的說明性圖表;圖5是示出電源電路的第三結(jié)構(gòu)示例的說明性示圖;圖6是示出本發(fā)明的第一實施例的說明性示圖;圖7是示出第一實施例中的順序控制電路的細節(jié)的說明性示圖;圖8是示出圖7的順序控制電路的操作的說明性圖表;圖9是示出本發(fā)明的第二實施例的說明性示圖;以及圖10是示出第二實施例中的輸出電壓的升/降概況的說明性圖表。巨/Wr"^說卡:^"在下文中,將參考附圖描述本發(fā)明的實施例。圖6示出本發(fā)明的第一實施例。第一實施例的電源電路PW由DC-DC 轉(zhuǎn)換器CNV1到CNV3、上拉(pull-up)電阻RT1到RT3和二極管Dl組 成。例如,通過半導(dǎo)體器件來實現(xiàn)電源電路PW并且將其安裝到便攜式電 子設(shè)備中。設(shè)置上拉電阻RTn (n = 1, 2, 3)用于上拉控制信號線CLn,并且所述 上拉電阻RTn連接在輸入電壓VI的供應(yīng)線和控制信號線CLn之間。設(shè)置 二極管Dl用于當發(fā)生控制信號線CLO的降跳變時,強制地將控制信號線 CL3設(shè)定為低電平,并且所述二極管Dl連接在控制信號線CLO和控制信 號線CL3之間。應(yīng)注意,當請求給電源電路PW通電時將控制信號線CLO 設(shè)定為高電平,并且當請求給電源電路PW斷電時將其設(shè)定為低電平。設(shè)置DC-DC轉(zhuǎn)換器CNVn用于根據(jù)輸入電壓VI生成輸出電壓VOn, 并且所述DC-DC轉(zhuǎn)換器CNVn由主開關(guān)晶體管TAn、同步整流晶體管 TBn、扼流線圈Ln、平滑電容器Cn、 DC-DC控制電路CCn和順序控制電 路SCn構(gòu)成。例如,輸出電壓VOl的額定值是5.0V,輸出電壓V02的額 定值是3.0V,并且輸出電壓V03的額定值是1.8V。主開關(guān)晶體管TAn和同步整流晶體管TBn串聯(lián)地連接在輸入電壓VI 的供應(yīng)線和地線之間。主開關(guān)晶體管TAn的控制管腳接收從DC-DC控制 電路CCn供應(yīng)的脈沖信號PAn。同步整流晶體管TBn的控制管腳接收從 DC-DC控制電路CCn供應(yīng)的脈沖信號PBn。扼流線圈Ln的一端連接到在 主開關(guān)晶體管TAn和同步整流晶體管TBn之間的連接節(jié)點。扼流線圈Ln 的另一端連接到輸出電壓VOn的供應(yīng)線。設(shè)置平滑電容器Cn用于平滑輸 出電壓VOn,并且所述平滑電容器Cn連接在輸出電壓VOn的供應(yīng)線和地 線之間。當從順序控制電路SCn供應(yīng)的起動信號STn被設(shè)定為高電平時,DC-DC 控制電路CCn根據(jù)輸出電壓VOn生成用于控制主開關(guān)晶體管TAn和 同步整流晶體管TBn的導(dǎo)通/關(guān)斷的脈沖信號PAn, PBn。應(yīng)注意,由于通 過DC-DC控制電路CCn對主開關(guān)晶體管TAn和同步整流晶體管TBn進行 的控制操作是公知的,所以在此省略對它們的詳細說明。順序控制電路SCn響應(yīng)于控制信號線CLn-l的升跳變將起動信號STn 設(shè)定為高電平,并且在輸出電壓VOn的上升完成的同時停止將控制信號線 CLn驅(qū)動到低電平的驅(qū)動。此外,響應(yīng)于控制信號線CLn的降跳變,順序 控制電路SCn將起動信號STn設(shè)定為低電平,還起動將控制信號線CLn 驅(qū)動到低電平的驅(qū)動,并且僅在輸出電壓VOn的下降完成的同時的預(yù)定時 間內(nèi)執(zhí)行將控制信號線CLn-l驅(qū)動到低電平的驅(qū)動。圖7示出第一實施例中的順序控制電路的細節(jié)。順序控制電路SCn由 觸發(fā)器(flip-flop) FF1到FF3,電壓生成器E1、 E2,電壓比較器CMP1、 CMP2,門電路G1到G4,晶體管T1、 T2,和延遲電路DLY1構(gòu)成。觸發(fā) 器FF1具有連接到控制信號線CLn-l的設(shè)定管腳S和連接到門電路G4的 輸出管腳的復(fù)位管腳R。因此,觸發(fā)器FF1的正相輸出管腳Q的輸出信號 響應(yīng)于控制信號線CLn-l的升跳變被設(shè)定為高電平,并且響應(yīng)于門電路 G4的輸出信號的升跳變被設(shè)定為低電平。此外,觸發(fā)器FF1的反相輸出 管腳/Q的輸出信號響應(yīng)于控制信號線CLn-l的升跳變被設(shè)定為低電平,并 且響應(yīng)于門電路G4的輸出信號的升跳變被設(shè)定為高電平。應(yīng)注意,觸發(fā) 器FF1的正相輸出管腳Q的輸出信號被作為起動信號STn供應(yīng)到DC-DC 控制電路CCn (圖6)。電壓生成器El生成參考電壓VE1。設(shè)置電壓比較器CMP1用于檢測 輸出電壓VOn的上升的完成。電壓比較器CMP1在正相輸入管腳處接收 輸出電壓VOn,并且在反相輸入管腳接收參考電壓VE1。因此,電壓比較 器CMP1的輸出信號在輸出電壓VOn高于參考電壓VE1時被設(shè)定為高電 平,并且在輸出電壓VOn低于參考電壓VE1時被設(shè)定為低電平。應(yīng)注 意,因為輸出電壓VOl到V03的額定值不同,所以在順序控制電路SC1 到SC3中的參考電壓VE1的電壓值相應(yīng)地也不同。電壓生成器E2生成參考電壓VE2。設(shè)置電壓比較器CMP2用于檢測 輸出電壓VOn的下降的完成。電壓比較器CMP2在正相輸入管腳接收參 考電壓VE2,并且在反相輸入管腳接收輸出電壓VOn。因此,電壓比較器 CMP1的輸出信號在輸出電壓VOn低于參考電壓VE2時被設(shè)定為高電 平,y寸且在輸出電壓VOn高于參考電壓VE2時被設(shè)定為低電平。門電路Gl在電壓比較器CMP1的輸出信號被設(shè)定為高電平并且觸發(fā) 器FF1的正相輸出管腳Q的輸出信號被設(shè)定為高電平時將輸出信號設(shè)定為 高電平,并且在其他情況下將輸出信號設(shè)定為低電平。門電路G2在電壓 比較器CMP2的輸出信號被設(shè)定為高電平并且觸發(fā)器FF1的反相輸出管腳 /Q的輸出信號被設(shè)定為高電平時將輸出信號設(shè)定為高電平,并且在其他情 況下將輸出信號設(shè)定為低電平。觸發(fā)器FF2具有連接到門電路Gl的輸出管腳的設(shè)定管腳S和連接到 門電路G2的輸出管腳的復(fù)位管腳R。因此,觸發(fā)器FF2的正相輸出管腳 Q的輸出信號響應(yīng)于門電路Gl的輸出信號的升跳變被設(shè)定為高電平,并 且響應(yīng)于門電路G2的輸出信號的升跳變被設(shè)定為低電平。此外,觸發(fā)器 FF2的反相輸出管腳/Q的輸出信號響應(yīng)于門電路Gl的輸出信號的升跳變 被設(shè)定為低電平,并且響應(yīng)于門電路G2的輸出信號的升跳變被設(shè)定為高 電平。門電路G3在觸發(fā)器FF1的正相輸出管腳Q的輸出信號被設(shè)定為高電 平并且觸發(fā)器FF2的正相輸出管腳Q的輸出信號被設(shè)定為高電平時將輸出 信號設(shè)定為低電平,并且在其他情況下將輸出信號設(shè)定為高電平。晶體管 Tl由n型晶體管構(gòu)成并且連接在控制信號線CLn和地線之間。晶體管Tl 的控制管腳接收門電路G3的輸出信號。門電路G4在門電路G3的輸出信號被設(shè)定為低電平并且控制信號線 CLn被設(shè)定為低電平時將輸出信號設(shè)定為高電平,并且在其他情況下將輸 出信號設(shè)定為低電平。例如通過串聯(lián)地連接奇數(shù)個反相器來構(gòu)成延遲電路 DLY1,并且所述延遲電路DLY1使觸發(fā)器FF3的反相輸出管腳/Q的輸出 信號延遲預(yù)定的時間,然后反相并輸出該信號。觸發(fā)器FF3具有連接到門電路G2的輸出管腳的設(shè)定管腳S和連接到延遲電路DLY1的輸出管腳的復(fù)位管腳R。因此,觸發(fā)器FF3的正相輸出 管腳Q的輸出信號響應(yīng)于門電路G2的輸出信號的升跳變被設(shè)定為高電 平,并且響應(yīng)于延遲電路DLY1的輸出信號的升跳變被設(shè)定為低電平。此 外,觸發(fā)器FF3的反相輸出管腳/Q的輸出信號響應(yīng)于門電路G2的輸出信 號的升跳變被設(shè)定為低電平i并且響應(yīng)于延遲電路DLY1的輸出信號的升 跳變被設(shè)定為高電平。晶體管T2由n型晶體管構(gòu)成并且連接在控制信號 線CLn-l和地線之間。晶體管T2的控制管腳接收觸發(fā)器FF3的正相輸出 管腳Q的輸出信號。在具有這樣的結(jié)構(gòu)的順序控制電路SCn中,觸發(fā)器FF1用作判斷是否 存在對DC-DC轉(zhuǎn)換器CNVn的起動請求/停止請求的電路,并且觸發(fā)器 FF2用作確定DC-DC轉(zhuǎn)換器CNVn的起動操作/停止操作的執(zhí)行狀態(tài)的電 路。當觸發(fā)器FF1的正相輸出管腳Q的輸出信號被設(shè)定為低電平并且觸發(fā) 器FF2的正相輸出管腳Q的輸出信號被設(shè)定為低電平時,DC-DC轉(zhuǎn)換器 CNVn處于完成了停止操作的狀態(tài)。當觸發(fā)器FF1的正相輸出管腳Q的輸 出信號被設(shè)定為高電平并且觸發(fā)器FF2的正相輸出管腳Q的輸出信號被設(shè) 定為低電平時,DC-DC轉(zhuǎn)換器CNVn處于起動操作被執(zhí)行的狀態(tài)。當觸發(fā) 器FF1的正相輸出管腳Q的輸出信號被設(shè)定為高電平并且觸發(fā)器FF2的正 相輸出管腳Q的輸出信號被設(shè)定為高電平時,DC-DC轉(zhuǎn)換器CNVn處于 完成了起動操作的狀態(tài)。當觸發(fā)器FF1的正相輸出管腳Q的輸出信號被設(shè) 定為低電平并且觸發(fā)器FF2的正相輸出管腳Q的輸出信號被設(shè)定為高電平 時,DC-DC轉(zhuǎn)換器CNVn處于停止操作被執(zhí)行的狀態(tài)。圖8示出圖7的順序控制電路的操作。在順序控制電路SCn中,當控 制信號線CLn-l從低電平變?yōu)楦唠娖綍r(圖8 (1)),觸發(fā)器FF1變?yōu)樵O(shè) 定狀態(tài),并且觸發(fā)器FF1的正相輸出管腳Q的輸出信號從低電平變?yōu)楦唠?平(圖8 (2))。由于觸發(fā)器FF1的正相輸出管腳Q的輸出信號被作為 起動信號STn供應(yīng)到DC-DC控制電路CCn,所以DC-DC控制電路CCn 對主開關(guān)晶體管TAn和同步整流晶體管TBn的控制操作被起動。因此, DC-DC轉(zhuǎn)換器CNVn的起動操作被起動,并且輸出電壓VOn開始從0 (零)V上升。15當輸出電壓VOn上升并且變得高于參考電壓VE2時(圖8 (3)), 電壓比較器CMP2的輸出信號從高電平變?yōu)榈碗娖?圖8 (4))。當輸出 電壓VOn進一步升高并且變得高于參考電壓VE1時(圖8 (5)),電壓 比較器CMP1的輸出信號從低電平變?yōu)楦唠娖?圖8 (6))。此時,由于 觸發(fā)器FFi的正相輸出管腳Q的輸出信號被設(shè)定為高電平,所以門電路 Gl的輸出信號從低電平變?yōu)楦唠娖?。因此,觸發(fā)器FF2變?yōu)樵O(shè)定狀態(tài), 并且觸發(fā)器FF2的正相輸出管腳Q的輸出信號從低電平變?yōu)楦唠娖?圖8 (7))。此時,由于觸發(fā)器FF1的正相輸出管腳Q的輸出信號被設(shè)定為 高電平,所以門電路G3的輸出信號從高電平變?yōu)榈碗娖?。因此,晶體管 Tl關(guān)斷并且由DC-DC轉(zhuǎn)換器CNVn (順序控制電路SCn)進行的將控制 信號線CLn驅(qū)動到低電平的驅(qū)動被停止,并且通過上拉電阻RTn的作 用,控制信號線CLn從低電平變?yōu)楦唠娖?圖8 (8))。此外,當控制信號線CLn從高電平變?yōu)榈碗娖綍r(圖8 (9)),因 為門電路G3的輸出信號被設(shè)定為低電平所以門電路G4的輸出信號從低電 平變?yōu)楦唠娖?。因此,觸發(fā)器FF1變?yōu)閺?fù)位狀態(tài),并且觸發(fā)器FF1的正相 輸出管腳Q的輸出信號從高電平變?yōu)榈碗娖?圖8 (10))。由于觸發(fā)器 FF1的正相輸出管腳Q的輸出信號被作為起動信號STn供應(yīng)到DC-DC控 制電路CCn,所以DC-DC控制電路CCn對主開關(guān)晶體管TAn和同步整流 晶體管TBn的控制操作被停止。因此,DC-DC轉(zhuǎn)換器CNVn的停止操作 被起動,并且輸出電壓VOn開始從額定值下降。此外,當觸發(fā)器FF1的 正相輸出管腳Q的輸出信號從高電平變?yōu)榈碗娖綍r,門電路G3的輸出信 號從低電平變?yōu)楦唠娖?。因此,晶體管Tl導(dǎo)通并且由DC-DC轉(zhuǎn)換器 CNVn (順序控制電路SCn)進行的將控制信號線CLn驅(qū)動到低電平的驅(qū) 動被起動。當輸出電壓VOn下降并且變得低于參考電壓VE1時(圖8(11) ),電壓比較器CMP1的輸出信號從高電平變?yōu)榈碗娖?圖8(12) )。當輸出電壓VOn進一步降低并且變得低于參考電壓VE2時 (圖8 (13)),電壓比較器CMP2的輸出信號從低電平變?yōu)楦唠娖?圖8 (14))。此時,由于觸發(fā)器FF1的反相輸出管腳/Q的輸出信號被設(shè)定為高電平,所以門電路G2的輸出信號從低電平變?yōu)楦唠娖?。因此,觸發(fā)器FF2變?yōu)閺?fù)位狀態(tài),并且觸發(fā)器FF2的正相輸出管腳Q的輸出信號從高 電平變?yōu)榈碗娖?圖8 (15))。此外,當門電路G2的輸出信號從低電 平變?yōu)楦唠娖綍r,觸發(fā)器FF3變?yōu)樵O(shè)定狀態(tài),并且觸發(fā)器FF3的正相輸出 管腳Q的輸出信號從低電平變?yōu)楦唠娖?圖8 (16))。因此,晶體管T2 導(dǎo)通并且由DC-DC轉(zhuǎn)換器CNVn (順序控制電路SCn)進行的將控制信號 線CLn-l驅(qū)動到低電平的驅(qū)動被起動,并且控制信號線CLn-l從高電平變 為低電平(圖8 (17))。當在觸發(fā)器FF3的反相輸出管腳/Q的輸出信號 從高電平變?yōu)榈碗娖街蠼?jīng)過了預(yù)定時間(延遲電路DLY1的延遲時間) 時,延遲電路DLY1的輸出信號從低電平變?yōu)楦唠娖健R虼?,觸發(fā)器FF3 變?yōu)閺?fù)位狀態(tài),并且觸發(fā)器FF3的正相輸出管腳Q的輸出信號從高電平變 為低電平(圖8 (18))。因此,晶體管T2關(guān)斷并且由DC-DC轉(zhuǎn)換器 CNVn (順序控制電路SCn)進行的將控制信號線CLn-l驅(qū)動到低電平的 驅(qū)動被停止。在具有如上所述的結(jié)構(gòu)的電源電路PW中,當控制信號線CL0從低電 平變?yōu)楦唠娖綍r(當請求給電源電路PW通電時),DC-DC轉(zhuǎn)換器CNV1 開始起動操作(使輸出電壓VOl升高)。當DC-DC轉(zhuǎn)換器CNV1的起動 操作完成時,DC-DC轉(zhuǎn)換器CNV1停止將控制信號線CLl驅(qū)動到低電平 的驅(qū)動,從而通知DC-DC轉(zhuǎn)換器CNV2起動操作的完成。與此同時,通 過上拉電阻RT1的作用,控制信號線CLl從低電平變?yōu)楦唠娖?。當控制信號線CLl從低電平變?yōu)楦唠娖綍r,DC-DC轉(zhuǎn)換器CNV2開 始起動操作(使輸出電壓V02升高)。當DC-DC轉(zhuǎn)換器CNV2的起動操 作完成時,DC-DC轉(zhuǎn)換器CNV2停止將控制信號線CL2驅(qū)動到低電平的 驅(qū)動,從而通知DC-DC轉(zhuǎn)換器CNV3起動操作的完成。與此同時,通過 上拉電阻RT2的作用,控制信號線CL2從低電平變?yōu)楦唠娖健.斂刂菩盘柧€CL2從低電平變?yōu)楦唠娖綍r,DC-DC轉(zhuǎn)換器CNV3開 始起動操作(使輸出電壓V03升高)。當DC-DC轉(zhuǎn)換器CNV3的起動操 作完成時,DC-DC轉(zhuǎn)換器CNV3停止將控制信號線CL3驅(qū)動到低電平的 驅(qū)動。與此同時,通過上拉電阻RT3的作用,控制信號線CL3從低電平變?yōu)楦唠娖?。因此,當請求給電源電路PW通電時,DC-DC轉(zhuǎn)換器CNV1 到CNV3以升序(DC-DC轉(zhuǎn)換器CNV1、 CNV2、 CNV3的順序)被起 動。同樣,當控制信號線CLO從高電平變?yōu)榈碗娖綍r(當請求給電源電路 PW斷電時),通過二極管Dl的作用,控制信號線CL3從高電平變?yōu)榈?電平。當控制信號線CL3從高電平變?yōu)榈碗娖綍r,DC-DC轉(zhuǎn)換器CNV3 開始停止操作(使輸出電壓V03下降)并且還起動將控制信號線CL3驅(qū) 動到低電平的驅(qū)動。當DC-DC轉(zhuǎn)換器CNV3的停止操作完成時,DC-DC 轉(zhuǎn)換器CNV3僅在預(yù)定的時間內(nèi)執(zhí)行將控制信號線CL2驅(qū)動到低電平的驅(qū) 動,從而通知DC-DC轉(zhuǎn)換器CNV2停止操作的完成。因此,控制信號線 CL2從高電平變?yōu)榈碗娖健.斂刂菩盘柧€CL2從高電平變?yōu)榈碗娖綍r,DC-DC轉(zhuǎn)換器CNV2開 始停止操作(使輸出電壓V02下降)并且還起動將控制信號線CL2驅(qū)動 到低電平的驅(qū)動。當DC-DC轉(zhuǎn)換器CNV2的停止操作完成時,DC-DC轉(zhuǎn) 換器CNV2僅在預(yù)定的時間內(nèi)執(zhí)行將控制信號線CL1驅(qū)動到低電平的驅(qū) 動,從而通知DC-DC轉(zhuǎn)換器CNV1停止操作的完成。因此,控制信號線 CL1從高電平變?yōu)榈碗娖?。當控制信號線CL1從高電平變?yōu)榈碗娖綍r,DC-DC轉(zhuǎn)換器CNV1開 始停止操作(使輸出電壓VOl下降)并且還起動將控制信號線CL1驅(qū)動 到低電平的驅(qū)動。當DC-DC轉(zhuǎn)換器CNV1的停止操作完成時,DC-DC轉(zhuǎn) 換器CNV1僅在預(yù)定的時間內(nèi)執(zhí)行將控制信號線CLO驅(qū)動到低電平的驅(qū) 動。因此,當請求給電源電路PW斷電時,DC-DC轉(zhuǎn)換器CNVl到CNV3 以降序(DC-DC轉(zhuǎn)換器CNV3、 CNV2、 CNVl的順序)被停止。因此,在第一實施例中,通過使用于控制起動順序的控制信號線與用 于控制停止順序的控制信號線在DC-DC轉(zhuǎn)換器CNVl至l」CNV3之間共 用,可以使用少量的控制信號線來使DC-DC轉(zhuǎn)換器CNVl到CNV3之間 的起動順序和停止順序互逆。換言之,可以利用簡單的結(jié)構(gòu)實現(xiàn)DC-DC 轉(zhuǎn)換器CNVl到CNV3的期望起動順序和期望停止順序。圖9示出本發(fā)明的第二實施例。應(yīng)注意為了對第二實施例進行說明,與在第一實施例中使用的那些標號相同的標號被用于與在第一實施例中被 說明的那些元件相同的元件,并且在此省略對它們的詳細描述。除了用順序控制電路SCn'代替了順序控制電路SCn (n= 1,2,3)之外,第二實施例 的電源電路與第一實施例的電源電路PW (圖6)相同。除設(shè)置了延遲電路DLY2Z1夕卜,第~^實方但例的順7字控諾iJ電路SCn,與第 一實施例的順序控制電路SCn (圖7)相同。例如可以通過串聯(lián)地連接偶 數(shù)個反相器來構(gòu)成延遲電路DYL2,并且所述延遲電路DYL2使觸發(fā)器 FF1的正相輸出管腳Q的輸出信號延遲預(yù)定的時間,然后將該信號作為起 動信號STn輸出。應(yīng)注意,根據(jù)需要,在每個順序控制電路SCl'至lj SC3' 中的延遲電路DYL2的延遲時間(構(gòu)成延遲電路DYL2的反相器的數(shù)量) 可以不同。圖10示出在第二實施例中輸出電壓的升/降概況。在第二實施例的電 源電路中,在每個順序控制電路SCl'至lj SC3'中設(shè)置延遲電路DYL2。因 此在時刻tl輸出電壓VOl開始升高,并且當在時刻t2輸出電壓VOl的升 高完成時,在時刻t2,輸出電壓V02開始升高,在時刻t2'處已經(jīng)從時刻t2 起經(jīng)過了特定的時間(與延遲電路DLY2的延遲時間相對應(yīng))。然后,當 在時刻t3輸出電壓V02的升高完成時,在時刻t3'輸出電壓V03開始升 高,在時刻t3,處已經(jīng)從時刻t3起經(jīng)過了特定的時間,并且在時刻t4輸出 電壓V03的升高完成。類似地,在時刻t5輸出電壓V03開始降低,并且當在時刻t6輸出電 壓V03的降低完成時,在時刻t6,輸出電壓V02開始降低,在時刻t6'處 已經(jīng)從時刻t6起經(jīng)過了特定的時間(與延遲電路DLY2的延遲時間相對 應(yīng))。然后,當在時刻t7輸出電壓V02的降低完成時,在時刻t7'輸出電 壓VOl開始降低,在時刻t7,處已經(jīng)從時刻t7起經(jīng)過了特定的時間,并且 在時刻t8輸出電壓VOl的降低完成。因此,與第一實施例中的情況,即在輸出電壓VOl (V02)的升高完 成之后輸出電壓V02 (V03)立即開始升高并且在輸出電壓V03 (V02) 的降低完成之后輸出電壓V02 (VOl)立即開始降低的情況相比較而言, 可以更可靠地避免在電子設(shè)備中的使用輸出電壓VOl到V03的半導(dǎo)體器件中出現(xiàn)閂鎖效應(yīng)并導(dǎo)致燃燒的風險。應(yīng)注意,雖然在第一和第二實施例中對由三個DC-DC轉(zhuǎn)換器構(gòu)成的 電源電路的示例進行了說明,但是本發(fā)明并不局限于這些實施例。毫無疑問電源電路可以由兩個、四個或者更多個DC-DC轉(zhuǎn)換器構(gòu)成。同樣,雖然在第一和第二實驗例中對用半導(dǎo)體器件實驗電源電路的示例進行了說明,但是本發(fā)明并不局限于這些實施例.例如,可以用模塊(印刷電路板等)來實現(xiàn)電源電路.
權(quán)利要求
1.一種包括多個DC-DC轉(zhuǎn)換器的電源電路,其中所述多個DC-DC轉(zhuǎn)換器經(jīng)由多個控制信號線被級聯(lián),所述多個控制信號線被共用于起動順序控制和停止順序控制;并且所述多個DC-DC轉(zhuǎn)換器中的每個DC-DC轉(zhuǎn)換器包括順序控制電路,該順序控制電路在前一級一側(cè)的控制信號線有效的同時開始起動操作并在所述起動操作完成的同時使后一級一側(cè)的控制信號線有效,并且,在所述后一級一側(cè)的控制信號線失效的同時開始停止操作并在所述停止操作完成的同時使所述前一級一側(cè)的控制信號線失效。
2. 如權(quán)利要求1所述的電源電路,還包括去激活電路,該去激活電路在處于第一級的DC-DC轉(zhuǎn)換器中的在前 一級一側(cè)的控制信號線失效的同時,使處于最后一級的DC-DC轉(zhuǎn)換器中 的后一級一側(cè)的控制信號線失效,其中當請求給所述電源電路通電時使處于所述第一級的DC-DC轉(zhuǎn)換器中 的所述前一級一側(cè)的控制信號線有效,并且當請求給所述電源電路斷電時 使其失效。
3. 如權(quán)利要求1所述的電源電路,其中所述順序控制電路在從所述前一級一側(cè)的所述控制信號線有效起經(jīng)過 預(yù)定的時間之后開始起動操作,并且在從所述后一級一側(cè)的控制信號線失 效起經(jīng)過預(yù)定的時間之后開始停止操作。
4. 如權(quán)利要求1所述的電源電路,其中所述電源電路是使用半導(dǎo)體器件構(gòu)成的。
5. —種被應(yīng)用于包括多個DC-DC轉(zhuǎn)換器的電源電路的電源控制電 路,所述多個DC-DC轉(zhuǎn)換器經(jīng)由多個控制信號線被級聯(lián),所述多個控制 信號線被共用于起動順序控制和停止順序控制,所述電源控制電路包括順序控制電路,該順序控制電路針對所述多個DC-DC轉(zhuǎn)換器中的每 個DC-DC轉(zhuǎn)換器,在前一級一側(cè)的控制信號線有效的同時開始起動操作 并在所述起動操作完成的同時使后一級一側(cè)的控制信號線有效,并且,在所述后一級一側(cè)的控制信號線失效的同時開始停止操作并在所述停止操作 完成的同時使所述前一級一側(cè)的控制信號線失效。
6. 如權(quán)利要求5所述的電源控制電路,還包括去激活電路,該去激活電路在處于第一級的DC-DC轉(zhuǎn)換器中的前一 級一側(cè)的控制信號線失效的同時;使處于最后一級的DC-DC轉(zhuǎn)換器中的 后一級一側(cè)的控制信號線失效,其中當請求給所述電源電路通電時使處于所述第一級的DC-DC轉(zhuǎn)換器中 的所述前一級一側(cè)的控制信號線有效,并且當請求給所述電源電路斷電時 使其失效。
7. 如權(quán)利要求5所述的電源控制電路,其中所述順序控制電路在從所述前一級一側(cè)的所述控制信號線有效起經(jīng)過 預(yù)定的時間之后開始起動操作,并且在從所述后一級一側(cè)的控制信號線失 效起經(jīng)過預(yù)定的時間之后開始停止操作。
8. —種被應(yīng)用于包括多個DC-DC轉(zhuǎn)換器的電源電路的電源控制方 法,包括經(jīng)由被共用于起動順序控制和停止順序控制的多個控制信號線級聯(lián)所 述多個DC-DC轉(zhuǎn)換器;并且針對所述多個DC-DC轉(zhuǎn)換器中的每個DC-DC轉(zhuǎn)換器,在前一級一側(cè) 的控制信號線有效的同時開始起動操作并在所述起動操作完成的同時使后 一級一側(cè)的控制信號線有效,并且,在所述后一級一側(cè)的控制信號線失效 的同時開始停止操作并且在所述停止操作完成的同時使所述前一級一側(cè)的 控制信號線失效。
9. 如權(quán)利要求8所述的電源控制方法,其中當請求給所述電源電路通電時使處于第一級的DC-DC轉(zhuǎn)換器中的前 一級一側(cè)的所述控制信號線有效,并且當請求給所述電源電路斷電時使其 失效;并且在處于所述第一級的DC-DC轉(zhuǎn)換器中的所述前一級一側(cè)的控制信號 線失效的同時,使處于最后一級的DC-DC轉(zhuǎn)換器中的后一級一側(cè)的控制 信號線失效。
10.如權(quán)利要求8所述的電源控制方法,其中針對所述多個DC-DC轉(zhuǎn)換器中的每個DC-DC轉(zhuǎn)換器,在從所述前一 級一側(cè)的所述控制信號線有效起經(jīng)過預(yù)定的時間之后開始起動操作,并且 在從所述后一級一側(cè)的控制信號線失效起經(jīng)過預(yù)定的時間之后開始停止操
全文摘要
本發(fā)明提供一種包括多個DC-DC轉(zhuǎn)換器的電源電路。經(jīng)由共用于起動順序控制和停止順序控制的多個控制信號線級聯(lián)所述多個DC-DC轉(zhuǎn)換器。所述多個DC-DC轉(zhuǎn)換器的每個包括順序控制電路,該順序控制電路在前一級一側(cè)的控制信號線有效的同時開始起動操作并在起動操作完成的同時使在后一級一側(cè)的控制信號線有效,并且,在后一級一側(cè)的控制信號線失效的同時開始停止操作并且在停止操作完成的同時使在前一級一側(cè)的控制信號線失效。
文檔編號H02M3/00GK101247075SQ20081000590
公開日2008年8月20日 申請日期2008年2月13日 優(yōu)先權(quán)日2007年2月16日
發(fā)明者鵜戶真也 申請人:富士通株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1