專利名稱:殘留電流檢測(cè)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種用在如殘余電流設(shè)備(RCD)中的殘余電流檢測(cè)電路。
背景技術(shù):
與RCD相關(guān)的最常見(jiàn)的問(wèn)題就是損害跳閘(nuisance tripping),在大多數(shù)情況下,這是由于缺乏超過(guò)預(yù)定電平的持續(xù)殘余電流的RCD跳閘引起的。如在這里使用的,術(shù)語(yǔ)“持續(xù)殘余電流”是指持續(xù)流動(dòng)直到通過(guò)移去電源而被中斷的任意殘余電流。反之,“非持續(xù)殘余電流”是指在初始沖擊或脈沖之后自動(dòng)停止流動(dòng)的任意殘余電流。非持續(xù)殘余電流可響應(yīng)于雷擊而流向大地,電抗性負(fù)載(reactive load)的開(kāi)關(guān)或瞬時(shí)電流流向大地并非是由于絕緣擊穿(insulation breakdown)造成的,因而也不是持續(xù)的。雖然如此,在許多情況下,這種電流將被RCD檢測(cè)作為具有足夠大小和持續(xù)時(shí)間的殘余電流而導(dǎo)致RCD跳閘。
出于安全和優(yōu)化保護(hù)的原因,許多RCD具有一種逆時(shí)間/電流特性(inverse time/current characteristic),該特性使得RCD對(duì)較高振幅的殘余電流更快地跳閘。然而,這種特性可以將RCD設(shè)置成響應(yīng)于較高振幅而短持續(xù)時(shí)間的殘余電流的流動(dòng)而自動(dòng)跳閘。在雷擊的情況下,流向大地的合成電流(resultant current)可以具有安培級(jí)的大小,并且盡管這些電流可能僅流動(dòng)幾微秒的時(shí)間,但是RCD仍可能不可避免地跳閘。損害跳閘問(wèn)題最近已和在熒光燈中使用電子啟輝器(electronic starter)的使用混雜起來(lái),其中,具有幾毫秒持續(xù)時(shí)間的幾百安培的觸發(fā)電流可以導(dǎo)致相對(duì)較大的電容電流在類似的周期流向大地。常規(guī)的RCD對(duì)這種電流抗擾能力較低,因此有更大可能性導(dǎo)致?lián)p害跳閘。
RCD設(shè)計(jì)者已經(jīng)嘗試了各種方式以使得他們的產(chǎn)品對(duì)此類問(wèn)題具有抗擾能力,諸如加入機(jī)械埋焊(mechanical slugging)和時(shí)間延遲電路。然而,因?yàn)閷?duì)于不同大小的故障電流要求在特定時(shí)限之內(nèi)跳閘,故限制了可以加入RCD中的埋焊和時(shí)間延遲的量。一般,符合RCD產(chǎn)品標(biāo)準(zhǔn)IEC61008的普通類型的30毫安的RCD,對(duì)于30毫安的殘余電流必須在300毫秒內(nèi)跳閘,而對(duì)于150毫安或更高的殘余電流必須在40毫秒內(nèi)跳閘。這種對(duì)較高振幅的殘余電流的響應(yīng)類型提供了逆時(shí)間/電流特性。過(guò)多的埋焊或時(shí)間延遲將使RCD不可能達(dá)到40毫秒的要求,因此此類改進(jìn)的效果是有限的。
另外,使用電子電路以獲得時(shí)間延遲常常導(dǎo)致在電抗元件(reactivecomponent)中的電荷的存儲(chǔ),這可能對(duì)由電子電路所檢測(cè)到的信號(hào)的持續(xù)時(shí)間的伸展(stretching)有影響。結(jié)果,因?yàn)闅堄嚯娏鞯拇笳穹?,所以在電抗元件中的最終產(chǎn)生的累積存儲(chǔ)效應(yīng),將導(dǎo)致RCD檢測(cè)到比殘余電流流動(dòng)的實(shí)際時(shí)間長(zhǎng)得多的時(shí)間的殘余電流流動(dòng)。
發(fā)明內(nèi)容
本發(fā)明的一個(gè)目的是提供一種用在如RCD中的改進(jìn)的殘余電流檢測(cè)電路,在所述RCD中,上述問(wèn)題被克服或得到實(shí)質(zhì)性地緩解。
因此,本發(fā)明提供一種殘余電流檢測(cè)電流,包括用于檢測(cè)指示殘余電流的非平衡電流并且提供輸出的裝置,所述輸出的幅度對(duì)應(yīng)于所述殘余電流的大小,所述輸出被同時(shí)施加于兩個(gè)通道,其中,第一通道提供第一信號(hào),而第二通道提供相對(duì)于第一信號(hào)被延時(shí)的第二信號(hào),每個(gè)通道的輸出被施加于電路級(jí)(circuit stage),所述電路級(jí)僅當(dāng)在其輸入端的第一和第二信號(hào)一致時(shí)產(chǎn)生輸出。
該發(fā)明的優(yōu)選實(shí)施例提供一種殘余電流檢測(cè)電路,包括用于檢測(cè)指示殘余電流的非平衡電流并且提供輸出的裝置,所述輸出的幅度對(duì)應(yīng)于殘余電流的大小,所述輸出被同時(shí)施加于兩個(gè)通道,其中,第一通道包括用于在所述輸出的幅度超過(guò)第一電平時(shí)提供第一信號(hào)的裝置;并且其中第二通道包括電容器,其獲得對(duì)應(yīng)于所述輸出的幅度的電荷;以及用于響應(yīng)于超過(guò)第二電平的所述電容器上的電壓而提供第二信號(hào)的裝置,所述電路還包括用于僅當(dāng)所述第一和第二信號(hào)相一致時(shí)才提供輸出的裝置。
第一和第二電平可以相同或不同。而且,根據(jù)上下文,可以由設(shè)備的任何可識(shí)別的狀態(tài)來(lái)提供信號(hào);例如,電壓電平中的變化,或者在先前存在電壓的情況下而沒(méi)有電壓。
下面將通過(guò)參照附圖以舉例的方式來(lái)描述本發(fā)明的實(shí)施例,其中圖1是在RCD中使用的現(xiàn)有技術(shù)的殘余電流檢測(cè)電路的電路圖;圖2至圖6是根據(jù)本發(fā)明的殘余電流檢測(cè)電路的實(shí)施例。
具體實(shí)施例方式
通常,通過(guò)使用圍繞在電源導(dǎo)線(mains conductor)周圍的電流變壓器(CT)來(lái)檢測(cè)通地泄漏(殘余)電流。由CT檢測(cè)到的殘余電流可以是全波、或者脈動(dòng)DC形式的部分波(partial wave),其中當(dāng)由整流器或半導(dǎo)體開(kāi)關(guān)元件等控制電源時(shí),所述脈動(dòng)DC在AC電源的正半周期或負(fù)半周期期間流動(dòng)較短時(shí)間。脈動(dòng)DC電流可能和全波電流一樣危險(xiǎn),并且雖然它們可能只在交替的半周期期間流動(dòng)短時(shí)間,但是,對(duì)于RCD電路,檢測(cè)這樣的殘余電流是很重要的。全波殘余電流可以被認(rèn)為是連續(xù)不斷的,而由于在脈沖之間的相對(duì)較長(zhǎng)的非傳導(dǎo)時(shí)間,脈動(dòng)DC殘余電流可以被認(rèn)為是周期循環(huán)的。
圖1是示出由DC或者整流的AC電壓供電的基本殘余電流檢測(cè)電路。在常規(guī)方式中,AC電源存在,并且而連接至負(fù)載的中性導(dǎo)體通過(guò)電流變壓器CT,由CT檢測(cè)在這些導(dǎo)體中的、指示接地故障電流的任何殘余電流以產(chǎn)生和殘余電流的大小成比例的輸出電壓。二極管D1和D2把CT輸出電壓箝制在正、負(fù)的界限以內(nèi),以防止電子電路被過(guò)大的電壓偏移毀壞,并且電阻R1和電容C1從CT輸出電壓中濾波出高頻部分。在限幅和濾波之后,CT輸出電壓被施加于放大器A1,該放大器A1的增益由電阻R2和R3設(shè)置。A1的輸出被反饋給全波整流器FWR,以把AC電壓轉(zhuǎn)換成單極性電壓。因而,對(duì)于任何殘余電流,F(xiàn)WR的輸出都是兩倍于電源頻率,例如在50Hz電源的情況時(shí)為100Hz的頻率的一系列的正極性電壓脈沖,而且具有對(duì)應(yīng)于殘余電流的大小的幅度。
經(jīng)由二極管D3和電阻R4反饋FWR輸出以對(duì)電容C2充電。電阻R5是旁漏電阻(bleed resistor),用于防止C2無(wú)限期地保持電荷。選擇這些元件的值,以便C2經(jīng)由D3和R4以比經(jīng)由R5放電快的速度充電,對(duì)給定的FWR輸出電壓,充電和放電的速度分別由R4和R5的值決定。因此,C2有效地平滑了該FWR輸出,從而C2上的電壓是FWR輸出在實(shí)質(zhì)上由時(shí)間常數(shù)C2/R5所確定的時(shí)間上的平均值。C2上的電壓被反饋到輸出級(jí)(未示出)來(lái)操作跳閘裝置。為了設(shè)定跳閘電平或閾值,在輸出級(jí)之前,可以在比較器Comp中比較C2上的電壓和閾值電平Ref,以便僅當(dāng)C2上的電壓超過(guò)Ref時(shí),才向輸出級(jí)提供輸出。該基本電路具有檢測(cè)和響應(yīng)AC和脈動(dòng)DC殘余電流的能力。
圖1的基本電路的關(guān)鍵問(wèn)題在于電容C2響應(yīng)于任何來(lái)自CT的輸出而獲得和存儲(chǔ)電荷,其中所述輸出包括由噪聲或電流沖擊引起的短持續(xù)時(shí)間的脈沖等。這種脈沖,雖然短暫并且不屬于通地泄漏電流,但是可能常常具有相當(dāng)大的幅度,結(jié)果,C2上的電荷將導(dǎo)致輸出級(jí)被觸發(fā),從而引發(fā)損害跳閘。
圖2示出一個(gè)改進(jìn)電路,所述電路降低了與短持續(xù)時(shí)間的電流脈沖相關(guān)的損害跳閘的風(fēng)險(xiǎn)。
FWR輸出電壓被同時(shí)提供給兩個(gè)通道。在第一通道中,F(xiàn)WR輸出電壓被直接反饋給與門(mén)的第一輸入端。在第二通道中,與前面相同,F(xiàn)WR輸出電壓也被反饋給電容C2,但C2的輸出現(xiàn)在被反饋給與門(mén)的第二輸入端。與門(mén)的每一輸入端具有預(yù)定的閾值,對(duì)于每一輸入端,閾值可以相同或不同,以便只有在該端子上的電壓超過(guò)各自閾值時(shí),才產(chǎn)生到與門(mén)的輸入信號(hào)。這樣,只有兩個(gè)輸入電壓相一致并且具有超過(guò)各自與門(mén)輸入閾值的電平,與門(mén)才會(huì)產(chǎn)生輸出。C2用于經(jīng)由R4獲得電荷的時(shí)間將引入與在第一輸入端上所施加的電壓相比的、在與門(mén)的第二輸入端上所施加的電壓中的延遲。假設(shè)產(chǎn)生FWR輸出的殘余電流是周期循環(huán)的或維持到由C2引入的延遲之后,并且超過(guò)某一電平,與門(mén)將檢測(cè)分別來(lái)自FWR和C2的兩個(gè)相一致的信號(hào),從而產(chǎn)生輸出并使RCD跳閘。如果產(chǎn)生FWR輸出的殘余電流不是周期循環(huán)的或維持到由C2引入的延遲之后,那么當(dāng)來(lái)自C2的信號(hào)到達(dá)時(shí),到與門(mén)的第一輸入信號(hào)將不存在。結(jié)果,將不存在來(lái)自與門(mén)的輸出,并且RCD也不會(huì)響應(yīng)于短持續(xù)時(shí)間的脈沖而跳閘。如果FWR輸出不是周期循環(huán)的或持續(xù)不斷的,則C2將在有限的時(shí)間內(nèi)經(jīng)由R5放電。
通過(guò)得到FWR輸出并用它來(lái)產(chǎn)生兩個(gè)單獨(dú)的信號(hào),RCD被賦予對(duì)由短持續(xù)時(shí)間或者非連續(xù)殘余電流所引起的損害跳閘的高程度的抗干擾能力。
圖2中的電路還可以如圖3所示的那樣被進(jìn)一步改進(jìn)。在這個(gè)電路中,作為第一信號(hào)的FWR輸出現(xiàn)在被反饋給第一比較器Comp1的+ve端,其中所述比較器Comp1的-ve端連接至參考電壓Ref1。FWR輸出同樣像前面一樣被反饋給C2,來(lái)產(chǎn)生由C2上的電壓引起的第二信號(hào),但是該信號(hào)現(xiàn)在被反饋給第二比較器Comp2的-ve端,其中所述比較器Comp2的+ve端連接至參考電壓Ref2。在靜態(tài)下,Comp2的輸出為高,從而保持開(kāi)關(guān)晶體管Q1被導(dǎo)通,并且通過(guò)將電路的輸出保持在地電平來(lái)維持在該電路的輸出上的截止箝位(disabling clamp)。當(dāng)C2上的電壓超過(guò)Ref2時(shí),Comp2輸出變低,并斷開(kāi)Q1,從而消除來(lái)自輸出的截止箝位。當(dāng)FWR輸出超過(guò)Ref1電平時(shí),Comp1輸出變高,并且每當(dāng)Q1被斷開(kāi)時(shí),來(lái)自Comp1的任何高輸出都會(huì)經(jīng)由R6反饋給輸出級(jí)。
Comp1有效地把FWR輸出轉(zhuǎn)換成相同振幅的矩形脈沖。Ref1可以被設(shè)置成任何方便的電壓,只要能保證僅超過(guò)某一閾值的殘余電流所引起的FWR信號(hào)被Comp1轉(zhuǎn)換成矩形波。這保證了背景噪聲對(duì)RCD性能的影響最小。Comp1將有效地響應(yīng)于任何超過(guò)某一閾值的殘余電流的出現(xiàn),而不考慮它的實(shí)際振幅,然而,Comp2將響應(yīng)于殘余電流,所述殘余電流導(dǎo)致在C2上的、超過(guò)由Ref1確定的某一平均DC電平的充電。
可以通過(guò)適當(dāng)?shù)剡x擇R2和R3的值來(lái)改變放大器的增益、或選擇Ref2、或這些變量的組合,以設(shè)置RCD的期望跳閘閾值。
對(duì)于RCD,有時(shí)候希望具有確定的無(wú)響應(yīng)時(shí)間,在該確定的非響應(yīng)時(shí)間期間,RCD將不響應(yīng)殘余電流,而不管殘余電流的大小。這是一個(gè)期望特性,該特性可以對(duì)雷擊或者熒光燈的電子啟輝器具有很高的抗干擾性,所述雷擊或熒光燈的電子啟輝器能引起在安培級(jí)而不是RCD通常用于沖擊保護(hù)的毫安級(jí)的殘余電流。圖4示出提供該能力的、圖3的改進(jìn)電路。
在圖4中,F(xiàn)WR輸出和前面一樣被施加于Comp1和C2。然而,在該情形下,Comp2連接至電流源S1,當(dāng)電流源S1被Comp2的輸出啟動(dòng)(enabled)之后,將對(duì)電容C3充電。C3上的電壓被施加于第三比較器Comp3的-ve端,其中Comp3的+ve端連接至參考電壓Ref3。當(dāng)C2上的電壓超過(guò)Ref2電平時(shí),Comp2輸出變高,使電容C3從電流源S1以預(yù)定的速度充電。當(dāng)C3上的電壓超過(guò)Ref3,Comp3輸出變低,并且像以前一樣消除輸出上的截止箝位,如果在Comp1的輸出端上的第一信號(hào)存在,則使RCD跳閘。C3充電所用的時(shí)間和殘余電流的大小無(wú)關(guān)。如果在C3上的電壓超過(guò)Ref3之前,C2上的充電降到Ref2之下,則Comp2輸出將變低,并且C3將通過(guò)D4放電,從而避免RCD跳閘。因此,圖4的電路具有防止RCD對(duì)有限時(shí)間內(nèi)的殘余電流做出響應(yīng)的能力。所述電路依次為RCD提供確定的非響應(yīng)時(shí)間,同時(shí)確保在該時(shí)間之后對(duì)仍然流動(dòng)的持續(xù)的或周期循環(huán)的殘余電流進(jìn)行響應(yīng)。
如前面所述,RCD跳閘的殘余電流的電平被認(rèn)為是該設(shè)備的跳閘閾值。在超過(guò)RCD跳閘閾值的持續(xù)不斷的電流的情況下,像前述的那樣,不論這個(gè)電流是剛剛到達(dá)還是遠(yuǎn)遠(yuǎn)超過(guò)該閾值,該電路都會(huì)有相似的響應(yīng)時(shí)間。在許多情況下,用戶希望RCD具有逆時(shí)間/電流特性。圖5所示的電路通過(guò)引入更多的比較器Comp4和第二電流源S2來(lái)提供這種能力,C2上的電壓被施加于比較器Comp4的+ve端,而參考電壓Ref4被施加于Comp4的-ve端。
參考電壓Ref4比Ref2高。當(dāng)來(lái)自C2的電壓超過(guò)Ref2時(shí),Comp2允許C3從電流源S1以預(yù)定速度獲得電荷。如果跨越C2的電壓高于Ref4,則Comp4輸出將觸發(fā)第二電流源S2和使得C3以更快的速度獲得其電荷,結(jié)果,RCD將更快地響應(yīng)較高電平的殘余電流。可以通過(guò)例如使用附加的電流源,或通過(guò)使用來(lái)自多個(gè)電流源的不同的充電電流,或通過(guò)改變Ref4電壓、或使用上述的多個(gè)方法之一作為控制方式來(lái)優(yōu)化逆時(shí)間/電流響應(yīng)。適當(dāng)?shù)剡x擇元件的值可以在各種殘余電流電平上提供合適的響應(yīng)時(shí)間,同時(shí)維持電路對(duì)損害跳閘的基本的高抗干擾性。
圖6提供了這樣的控制裝置的一個(gè)例子。在圖6中,附加電路已被包含以提供對(duì)從電流源S1和S2流出的電流的電平的調(diào)整和控制??刂剖峭ㄟ^(guò)偏流電阻器Rbias來(lái)實(shí)現(xiàn)的,偏流電阻器的值可以設(shè)定電流源的精確電平。Rbias的值的變化可以增大或者減小從S1和S2流到C3的電流量,從而控制其充電速度和電路對(duì)不同大小的殘余電流的響應(yīng)時(shí)間。
損害跳閘的問(wèn)題也可能由傳導(dǎo)的或傳播的頻率成分引起,其中所述頻率成分從基電源頻率的諧波到千兆赫范圍的無(wú)線頻率??梢詫⑦m當(dāng)?shù)囊种萍夹g(shù)應(yīng)用到基本電路以增強(qiáng)對(duì)損害跳閘的抵抗能力,從而響應(yīng)于這樣的干擾而不從在此描述的基本電路轉(zhuǎn)移。
本發(fā)明不僅限于此處描述的實(shí)施例,在不脫離本發(fā)明的范圍情況下,可以對(duì)這些實(shí)施例進(jìn)行修改和變化。
權(quán)利要求
1.一種殘余電流檢測(cè)電路,包括用于檢測(cè)指示殘余電流的非平衡電流并且提供輸出的裝置,其中所述輸出的幅度對(duì)應(yīng)于所述殘余電流的大小,所述輸出被同時(shí)施加于兩個(gè)通道,其中第一通道提供第一信號(hào),而第二通道提供第二信號(hào),所述第二信號(hào)相對(duì)于所述第一信號(hào)被延時(shí),每一通道的輸出被施加于電路級(jí),所述電路級(jí)僅當(dāng)在其輸入端上的第一和第二信號(hào)一致時(shí)才產(chǎn)生輸出。
2.一種殘余電流檢測(cè)電路,包括用于檢測(cè)指示殘余電流的非平衡電流并且提供輸出的裝置,其中所述輸出的幅度對(duì)應(yīng)于所述殘余電流的大小,所述輸出被同時(shí)施加于兩個(gè)通道,其中第一通道包括用于在所述輸出的幅度超過(guò)第一電平時(shí)提供第一信號(hào)的裝置,并且其中第二通道包括電容器,用于獲得對(duì)應(yīng)于所述輸出的幅度的電荷;用于響應(yīng)于超過(guò)第二電平的在所述電容器上的電壓而提供第二信號(hào)的裝置,所述電路還包括用于僅當(dāng)所述第一信號(hào)和所述第二信號(hào)相一致時(shí)提供輸出信號(hào)的裝置。
3.如權(quán)利要求2所述的殘余電流檢測(cè)電路,其中,所述檢測(cè)和提供裝置的輸出是電壓;其中,所述第一通道將輸出電壓連接到一個(gè)與門(mén)的第一輸入端;所述第一輸入端具有定義所述第一電平的第一閾值,借此當(dāng)所述輸出電壓超過(guò)所述第一閾值時(shí)在所述與門(mén)上產(chǎn)生所述第一信號(hào),并且其中,所述第二通道將所述電容器電壓連接至所述與門(mén)的第二輸入端,所述第二輸入端具有定義第二電平的第二閾值,借此,當(dāng)所述電容器電壓超過(guò)所述第二閾值時(shí),產(chǎn)生所述第二信號(hào),一旦所述第一和第二信號(hào)相一致,則產(chǎn)生所述輸出信號(hào)。
4.如權(quán)利要求2所述的殘余電流檢測(cè)電路,其中,所述檢測(cè)和提供裝置的輸出是電壓,其中,所述第一通道包括第一比較器,用于將所述輸出電壓與第一參考電壓相比較,并且當(dāng)所述輸出電壓超過(guò)所述第一參考電壓時(shí),提供所述第一信號(hào)作為輸出;并且其中,所述第二通道包括第二比較器,用于將所述電容器電壓與第二參考電壓相比較,并且當(dāng)所述電容器電壓超過(guò)所述第二參考電壓時(shí),提供輸出信號(hào),所述第二信號(hào)既可以由所述第二比較器輸出信號(hào)構(gòu)成,也可以由所述第二比較器輸出信號(hào)得到。
5.如權(quán)利要求4所述的殘余電流檢測(cè)電路,其中,所述第二通道還包括電流源,用于當(dāng)出現(xiàn)第二比較器輸出信號(hào)時(shí),對(duì)第二電容器充電;和第三比較器,用于將所述第二電容器電壓與第三參考電壓相比較,并且當(dāng)所述第二電容器電壓超過(guò)所述第三參考電壓時(shí),產(chǎn)生輸出信號(hào)。
6.如權(quán)利要求5所述的殘余電流檢測(cè)電路,其中,所述第二通道包括第四比較器,用于將所述電容器電壓與高于所述第二參考電壓的第四參考電壓相比較,并且當(dāng)所述電容器電壓超過(guò)所述第四參考電壓時(shí),提供輸出信號(hào),其中,所述第二通道還包括第二電流源,用于當(dāng)?shù)谒谋容^器輸出信號(hào)出現(xiàn)時(shí),幫助所述第一電流源對(duì)所述第二電容器充電。
7.如權(quán)利要求5或6所述的殘余電流檢測(cè)電路,還包括用于調(diào)整由所述電流源所提供的電流的大小的裝置。
8.如權(quán)利要求5至7中的任一項(xiàng)所述的殘余電流檢測(cè)電路,其中,所述第三比較器輸出電壓構(gòu)成所述第二信號(hào)。
9.如權(quán)利要求4至8中的任一項(xiàng)所述的殘余電流檢測(cè)電路,其中用于僅當(dāng)所述第一信號(hào)與所述第二信號(hào)相一致時(shí)提供輸出信號(hào)的裝置包括切換設(shè)備,用于除第二信號(hào)出現(xiàn)期間之外,向所述第一比較器的輸出施加截止箝位。
全文摘要
一種殘余電流檢測(cè)電路,包括電流變壓器CT,用于檢測(cè)指示殘余電流的非平衡電流;以及全波整流器FWR,用于提供輸出,所述輸出的幅度對(duì)應(yīng)于殘余電流的大小。所述FWR輸出被同時(shí)施加于兩個(gè)通道。第一通道包括第一比較器COMP1,用于提供第一信號(hào),所述第一信號(hào)在所述輸出的幅度超過(guò)第一電平期間持續(xù)存在。第二通道包括電容C2,所述電容獲得對(duì)應(yīng)于所述輸出電平的電荷;以及第二比較器COMP2,用于響應(yīng)于超過(guò)第二電平的電容器電壓而提供第二信號(hào)。僅當(dāng)所述第一信號(hào)與所述第二信號(hào)相一致時(shí),從所述電路提供輸出。
文檔編號(hào)H02H3/32GK1663090SQ03814850
公開(kāi)日2005年8月31日 申請(qǐng)日期2003年3月25日 優(yōu)先權(quán)日2002年6月24日
發(fā)明者帕特里克·沃德 申請(qǐng)人:沙基拉有限公司