專利名稱:靜電放電保護(hù)電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種靜電放電(Electrostatic Discharge,以下簡(jiǎn)稱ESD)保護(hù)電路,特別是有關(guān)于應(yīng)用在多電源(Multi-Power)與混合式電壓(Mixed-Voltage)的集成電路中的一種靜電放電保護(hù)電路。
背景技術(shù):
近年來(lái)半導(dǎo)體組件被廣泛的應(yīng)用于工業(yè)、商業(yè)、住家、通訊、交通與電力等領(lǐng)域。在未來(lái)的數(shù)十年內(nèi),電子組件將朝向高電壓、大電流功率、及低切換模塊等方向發(fā)展,并且朝向集成電路化。然而,在此領(lǐng)域一直為人所遺忘的靜電放電破壞問(wèn)題卻依然存在,而且集成電路(Integrated Circuit)非常容易受靜電而損傷,尤其隨著工藝技術(shù)的進(jìn)步,一些用來(lái)增加電路運(yùn)作速度的技術(shù),如信道變短、柵極氧化層變薄、金屬硅化物(如Polycide,silicide)的使用,和用來(lái)減輕熱載流子效應(yīng)(Hot-carrier effect)的技術(shù),反而使得集成電路的靜電放電耐受能力大幅下降。
分離式電源(Separate Power)普遍存在于集成電路中,是為了避免線路之間的噪聲(Noise)干擾,但是分離式電源會(huì)導(dǎo)致靜電放電的保護(hù)變得薄弱。請(qǐng)參考第1圖,其所繪示為已有分離式電源的靜電放電保護(hù)電路示意圖。其中包括兩組分離式電源第一輸出電源60、第一輸入電源70和第二輸出電源80、第二輸入電源90。當(dāng)在連接端10上施加往第一輸入電源70的ESD脈沖時(shí),ESD脈沖的電流可能會(huì)沿第一路徑20,經(jīng)過(guò)靜電放電保護(hù)裝置50放電。而第一路徑20就是ESD電流的預(yù)設(shè)放電路徑。但是在第一路徑20上有線路電阻100,對(duì)集成電路而言,當(dāng)ESD電流流經(jīng)第一路徑20,根據(jù)電路學(xué)的公式電壓等于電流乘電阻,如果線路電阻100很大時(shí),在線路上會(huì)產(chǎn)生很大的電位,導(dǎo)致連接端10和第一輸入電源70之間的電壓有很大的差距,如果電壓的差距太大,ESD的電流可能經(jīng)由第二路徑30放電,使得內(nèi)部電路網(wǎng)絡(luò)40承受過(guò)壓而損壞。
請(qǐng)參考第2圖,其所繪示為已有分離式電源的另一靜電放電保護(hù)電路示意圖。如果有第一靜電放電保護(hù)組件110連接第一輸出電源60和第一輸入電源70,則ESD的電流就可能經(jīng)第三路徑130放電,同樣地,因?yàn)榈诙o電放電保護(hù)組件120連接第二輸出電源80和第二輸入電源90,ESD的電流也可能經(jīng)第四路徑140放電。透過(guò)這樣的設(shè)計(jì),可以保護(hù)內(nèi)部電路網(wǎng)絡(luò)40免于過(guò)壓,所以靜電放電保護(hù)組件在分離式電源中是十分重要。
在已有技術(shù)中,通常利用背對(duì)背連接式二極管(Back-to-backDiode)或二極管連接式的裝置(Diode-connected Device)來(lái)作為靜電放電保護(hù)組件,如第3圖,其所繪示為已有靜電放電保護(hù)組件的內(nèi)部電路示意圖,其中第一電源201和第二電源203以二極管205連接。而第4圖則為另一種已有靜電放電保護(hù)組件的內(nèi)部電路示意圖,其中第一電源212和第二電源214以金氧半導(dǎo)體216連接。
在靜電放電保護(hù)組件的設(shè)計(jì)上,背對(duì)背連接式或二極管連接式的二極管的采用數(shù)量是決定于所需的噪聲隔離度(Noise Immunity)和電源間的電壓差距,因?yàn)橐嵘肼暩綦x度,就得采用更多的二極管;而如果電源間的電壓差距太大,也就需要更多的二極管來(lái)保護(hù)電路。但是在不同的電源供應(yīng)間使用大量的二極管來(lái)防止噪聲干擾,會(huì)使得靜電放電的保護(hù)效率降低。此外,因?yàn)殡娫撮g的相依特性,使得利用背對(duì)背連接式二極管或二極管連接式的裝置來(lái)作為靜電放電保護(hù)組件時(shí),當(dāng)二極管的數(shù)量愈多,在靜電放電保護(hù)組件上產(chǎn)生的電壓降(Voltage Drop)就會(huì)愈大,又會(huì)形成另外的設(shè)計(jì)問(wèn)題。
目前,大多數(shù)集成電路需要多種不同的電源,以供應(yīng)不同的內(nèi)部電路和獨(dú)立的運(yùn)作?;趧?dòng)態(tài)變換操作(Dynamically ChangingOperational)的需要,每一個(gè)內(nèi)部電路都是由獨(dú)立的電源開(kāi)關(guān)控制。例如,請(qǐng)參考第2圖,在節(jié)省能源模式(Power saving Mode)時(shí),第一輸入電源70獨(dú)立地沒(méi)有動(dòng)作,而被激發(fā)的第一輸出電源60所產(chǎn)生的電源,就會(huì)經(jīng)過(guò)如第3圖或第4圖的已有靜電放電保護(hù)組件,流到未被激發(fā)的第一輸入電源70,所以第一輸入電源70會(huì)未如預(yù)期地被激發(fā)。根據(jù)以上例子,因?yàn)殡娏鲝谋患ぐl(fā)的電源流到未被激發(fā)的電源,使節(jié)省能源模式無(wú)效,導(dǎo)致浪費(fèi)電源,更甚者可能因電路短路而使內(nèi)部電路損毀。
發(fā)明內(nèi)容
鑒于上述的發(fā)明背景中,在多電源及混合不同電壓的電路中,使用已有靜電放電保護(hù)裝置,容易出現(xiàn)各電源間相互影響的情況,導(dǎo)致各電源的獨(dú)立操作與開(kāi)關(guān)失效,進(jìn)而使得電路中的電源控制未如預(yù)期而浪費(fèi)能源。又若為了增加電源的噪聲免疫力,而在已有靜電放電保護(hù)裝置中加入大量的二極管或金氧半導(dǎo)體,則會(huì)降低電源的靜電放電保護(hù)能力。另外,如在電路中使用已有靜電放電保護(hù)裝置,則必需精確考慮二極管的特性及計(jì)算出使用二極管的數(shù)量,令電路設(shè)計(jì)的困難度和復(fù)雜性增加。
本發(fā)明的目的,為本發(fā)明提供一種靜電放電保護(hù)電路,能有效在各電源間形成隔離,解決使用已有靜電放電保護(hù)電路時(shí),各電源因互相影響而未能獨(dú)立操作,進(jìn)而影響電路效率的問(wèn)題。
根據(jù)以上所述的目的,本發(fā)明提供了一種靜電放電保護(hù)電路。本發(fā)明的靜電放電保護(hù)電路,利用電源選擇裝置、控制電路和晶體管來(lái)組成靜電放電保護(hù)組件連接獨(dú)立電源,以及利用靜電放電總線將各靜電放電保護(hù)組件連接,作為每個(gè)獨(dú)立電源靜電放電的路徑。因?yàn)槔渺o電放電保護(hù)組件和靜電放電總線,隔離各獨(dú)立電源,所以應(yīng)用此一方法在多電源與混合式電壓的電路中,能夠有效保護(hù)電路免受靜電放電的損害。
本發(fā)明提供了一種靜電放電保護(hù)電路,用以區(qū)分靜電放電電壓和電源的正常操作電壓,并使得電源不受外界影響而獨(dú)立操作,靜電放電保護(hù)電路至少包括靜電放電保護(hù)組件,其中進(jìn)一步包括晶體管;控制電路,連接至晶體管的一柵極;以及電壓選擇裝置,且電壓選擇裝置的一端連接至控制電路,用以輸出電壓信號(hào)至控制電路。靜電放電總線,連接至靜電放電保護(hù)組件的電壓選擇裝置和晶體管,以及其中靜電放電保護(hù)組件的電壓選擇裝置分別連接至電源和靜電放電總線,且靜電放電保護(hù)組件的晶體管的一源極和一漏極其中之一連接至電源,另一個(gè)則連接至靜電放電總線。
一種靜電放電保護(hù)電路,用以區(qū)分一靜電放電電壓和多個(gè)電源的一正常操作電壓,并使得這些電源互相隔離,不受彼此影響而獨(dú)立操作,該靜電放電保護(hù)電路至少包括多個(gè)靜電放電保護(hù)組件,其中至少包括多個(gè)晶體管;多個(gè)控制電路,連接至這些晶體管的一柵極;以及多個(gè)電壓選擇裝置,且這些電壓選擇裝置的一端連接至這些控制電路,用以輸出一電壓信號(hào)至這些控制電路;一靜電放電總線,連接至這些靜電放電保護(hù)組件的這些電壓選擇裝置和這些晶體管;以及其中這些靜電放電保護(hù)組件的這些電壓選擇裝置分別連接至這些電源和該靜電放電總線,且這些靜電放電保護(hù)組件的這些晶體管的多個(gè)源極和多個(gè)漏極其中之一連接至這些電源,另一個(gè)則連接至該靜電放電總線。
本發(fā)明提供了一種靜電放電保護(hù)電路,其中上述的靜電放電保護(hù)組件中的該晶體管為N型金氧半導(dǎo)體晶體管。
根據(jù)上述采用本發(fā)明所提供的一種靜電放電保護(hù)電路,并不限定電源的數(shù)目,所以應(yīng)用范圍廣泛。
本發(fā)明的一優(yōu)點(diǎn),是在擁有多電源及混合不同電壓的電路中,應(yīng)用本發(fā)明所提供的靜電放電保護(hù)電路,無(wú)論是靜電放電時(shí)或個(gè)別電源操作時(shí),都不會(huì)如已有般發(fā)生各電源互相影響的情況,達(dá)到多電源獨(dú)立切換的目的。
本發(fā)明的另一優(yōu)點(diǎn),是在擁有多電源及混合不同電壓的電路中,應(yīng)用本發(fā)明所提供的靜電放電保護(hù)電路,在電路設(shè)計(jì)上只需考量N型金氧半導(dǎo)體的特性,以搭配整體電路設(shè)計(jì)達(dá)到要求的水準(zhǔn)。
本發(fā)明的較佳實(shí)施例將于往后的說(shuō)明文字中輔以下列圖形做更詳細(xì)的闡述,其中第1圖為已有分離式電源的靜電放電保護(hù)電路的等效電路示意圖。
第2圖為已有分離式電源的靜電放電保護(hù)電路的等效電路示意圖。
第3圖為已有靜電放電保護(hù)組件的內(nèi)部電路示意圖。
第4圖為另一種已有靜電放電保護(hù)組件的內(nèi)部電路示意圖。
第5圖為根據(jù)本發(fā)明的靜電放電保護(hù)電路的較佳實(shí)施例的電路示意圖。
第6圖為電壓選擇裝置的簡(jiǎn)單電路圖。
圖號(hào)說(shuō)明
10 連接端 20 第一路徑30 第二路徑 40 內(nèi)部電路網(wǎng)絡(luò)50 靜電放電保護(hù)裝置 60 第一輸出電源70 第一輸入電源 80 第二輸出電源90 第二輸入電源 100 線路電阻110 第一靜電放電保護(hù)組件 120 第二靜電放電保護(hù)組件130 第三路徑 140 第四路徑201 第一電源 203 第二電源205 二極管 212 第一電源214 第二電源 216 金氧半導(dǎo)體240 第一電壓 250 第二電壓260 輸出端 270 第一晶體管280 第二晶體管 290 電壓選擇裝置301 靜電放電總線 303 第一電源305 第一電壓選擇裝置 307 第一N型金氧半導(dǎo)體309 第一電容 311 第一電阻313 第一節(jié)點(diǎn) 315 第一靜電放電保護(hù)組件323 第二電源 325 第二電壓選擇裝置327 第二N型金氧半導(dǎo)體 329 第二電容331 第二電阻 333 第二節(jié)點(diǎn)335 第二靜電放電保護(hù)組件 343 第三電源345 第三電壓選擇裝置 347 第三N型金氧半導(dǎo)體349 第三電容 351 第三電阻353 第三節(jié)點(diǎn) 355 第三靜電放電保護(hù)組件400 第一接地端 401 第二接地端403 第三接地端具體實(shí)施方式
請(qǐng)參考第5圖,其所繪示為根據(jù)本發(fā)明的靜電放電保護(hù)電路的較佳實(shí)施例的電路示意圖。靜電放電總線(ESD Bus)301作為芯片(Chip)中,各個(gè)分離式電源供應(yīng)的靜電放電保護(hù)組件的共同連接而圍繞整顆芯片,且并未有施加任何的額外電壓。第一靜電放電保護(hù)組件315中的第一電壓選擇裝置(First Voltage Selector)305會(huì)比較第一電源303的電壓和靜電放電總線301的電壓,選出一比較高的電壓作為第一電壓選擇裝置305的輸出。換言之,如果第一電源303的電壓比靜電放電總線301的電壓高,第一電源303的電壓就是第一電壓選擇裝置305的輸出。同理,第二靜電放電保護(hù)組件335中的第二電壓選擇裝置(Second Voltage Selector)325和第三靜電放電保護(hù)組件355中的第三電壓選擇裝置(Third Voltage Selector)345的動(dòng)作原理也跟第一電壓選擇裝置305相同。
另外,請(qǐng)參考第6圖,其所繪示為電壓選擇裝置的簡(jiǎn)單電路圖。當(dāng)?shù)谝浑妷?40比第二電壓250高時(shí),第一晶體管270激活而第二晶體管280保持不動(dòng)作,所以電壓選擇裝置290的輸出端260就輸出第一電壓240。同理,當(dāng)?shù)诙妷?50比第一電壓240高時(shí),第二晶體管280激活而第一晶體管270保持不動(dòng)作,所以輸出端260就輸出第二電壓250。
請(qǐng)?jiān)賲⒖嫉?圖,由第一靜電放電保護(hù)組件315中的第一電阻311和第一電容309所組成的控制電路是用以區(qū)分正常的激活條件和靜電放電情況。同理,第二電阻331和第二電容329所組成的控制電路,與第三電阻351和第三電容349所組成的控制電路,也是用以區(qū)分正常的激活條件和靜電放電情況。在靜電放電情況時(shí),靜電放電脈沖的上升時(shí)間是以毫微秒(nanosecond)作為單位,而正常的激活是以ms作為單位。為了區(qū)分這兩者,控制電路中的電阻電容時(shí)間常數(shù)(RC TimeConstant)設(shè)計(jì)成以μs為單位(如0.1μs至10μs)。
而第一N型金氧半導(dǎo)體(First NMOS)307、第二N型金氧半導(dǎo)體(Second NMOS)327和第三N型金氧半導(dǎo)體(Third NMOS)347則分別作為第一電源303、第二電源323和第三電源343跟靜電放電總線301之間的連接。在正常激活情形下,N型金氧半導(dǎo)體保持不動(dòng)作,而在靜電放電情況時(shí),N型金氧半導(dǎo)體會(huì)激活以提供靜電放電電流一路徑作放電之用。
有關(guān)根據(jù)本發(fā)明的靜電放電保護(hù)電路的較佳實(shí)施例的動(dòng)作過(guò)程,可依據(jù)情況分為正常的激活情況和靜電放電情況兩種。
在正常的激活情況時(shí),對(duì)第一電壓選擇裝置305、第二電壓選擇裝置325和第三電壓選擇裝置345而言,第一節(jié)點(diǎn)(First Node)313的電壓、第二節(jié)點(diǎn)(Second Node)333的電壓和第三節(jié)點(diǎn)(Third Node)353的電壓皆為零,因?yàn)榧せ顣r(shí)的上升時(shí)間(Rise Time)(單位為ms)遠(yuǎn)大于控制電路中的時(shí)間常數(shù)(單位為μs),因此在正常的激活情況時(shí),第一N型金氧半導(dǎo)體307、第二N型金氧半導(dǎo)體327和第三N型金氧半導(dǎo)體347均保持未激活,使得第一電源303、第二電源323和第三電源343分別跟靜電放電總線301隔離,亦即第一電源303、第二電源323和第三電源343互相保持隔離狀態(tài)。
在靜電放電情況時(shí),可歸納成兩種狀態(tài),分別舉例說(shuō)明如下。
第一種狀態(tài)為,作為電源供應(yīng)的第一電源303被施壓傾向第二電源323時(shí),ESD電流會(huì)使第一電源303充電,此時(shí)第一電源303的電壓比靜電放電總線301的電壓高,則透過(guò)第一電壓選擇裝置305輸出電壓到第一節(jié)點(diǎn)313。因?yàn)镋SD脈沖的快速上升時(shí)間(以ns為單位),所以在靜電放電發(fā)生時(shí)第一節(jié)點(diǎn)313不能放電到第一接地端400,使得第一節(jié)點(diǎn)313有一高電壓,導(dǎo)致在第一N型金氧半導(dǎo)體307的柵極有一高電壓,令第一N型金氧半導(dǎo)體307激活和靜電放電總線301被充電。此時(shí)靜電放電總線301的電壓比第二電源323的電壓高,所以第二電壓選擇裝置325輸出高電壓到第二節(jié)點(diǎn)333,導(dǎo)致在第二N型金氧半導(dǎo)體327的柵極有一高電壓,令第二N型金氧半導(dǎo)體327激活,于是ESD電流會(huì)透過(guò)第二N型金氧半導(dǎo)體327流到第二接地端401,完成靜電放電保護(hù)電路的功能。同樣的動(dòng)作原理也會(huì)出現(xiàn)在若作為電源供應(yīng)的第一電源303被施壓傾向第三電源343時(shí),ESD電流會(huì)透過(guò)第三N型金氧半導(dǎo)體347流到第三接地端403,完成靜電放電保護(hù)電路的功能。
第二種狀態(tài)為,作為電源供應(yīng)的第二電源323被施壓傾向第一電源303時(shí),ESD電流會(huì)使第二電源323充電,此時(shí)第二電源323的電壓比靜電放電總線301的電壓高,則透過(guò)第二電壓選擇裝置325輸出電壓到第二節(jié)點(diǎn)333。因?yàn)镋SD脈沖的快速上升時(shí)間(以ns為單位),所以在ESD發(fā)生時(shí)第二節(jié)點(diǎn)333不能放電到第二接地端401,使得第二節(jié)點(diǎn)333有一高電壓,導(dǎo)致在第二N型金氧半導(dǎo)體327的柵極有一高電壓,令第二N型金氧半導(dǎo)體327激活和靜電放電總線301被充電。此時(shí)靜電放電總線301的電壓比第一電源303高,所以第一電壓選擇裝置305輸出高電壓到第一節(jié)點(diǎn)313,導(dǎo)致在第一N型金氧半導(dǎo)體307的柵極有一高電壓,令第一N型金氧半導(dǎo)體307激活,于是ESD電流會(huì)透過(guò)第一N型金氧半導(dǎo)體307流到第一接地端400,完成靜電放電保護(hù)電路的功能。同樣的動(dòng)作原理也會(huì)出現(xiàn)在若作為電源供應(yīng)的第三電源343被施壓傾向第一電源303時(shí),ESD電流會(huì)透過(guò)第一N型金氧半導(dǎo)體307流到第一接地端400,完成靜電放電保護(hù)電路的功能。其中在第5圖的第一電源303和第三電源343之間、第二電源323和第三電源343之間的動(dòng)作原理皆相同。
根據(jù)上述采用本發(fā)明所提供的一種靜電放電保護(hù)電路的一實(shí)施例的動(dòng)作原理,可得知應(yīng)用本發(fā)明所提供的靜電放電保護(hù)電路,并不限定電源的數(shù)目,所以應(yīng)用范圍廣泛。
本發(fā)明的一優(yōu)點(diǎn),是在擁有多電源及混合不同電壓的電路中,應(yīng)用本發(fā)明所提供的靜電放電保護(hù)電路,因?yàn)樵诿恳粋€(gè)電源都有各自的電壓選擇裝置,搭配N型金氧半導(dǎo)體和控制電路以連接外界的靜電放電總線,再和其它的電源連接,所以各電源之間被各自的靜電放電保護(hù)組件和靜電放電總線隔離,無(wú)論是靜電放電時(shí)或個(gè)別電源操作時(shí),都不會(huì)如已有般發(fā)生各電源互相影響的情況,達(dá)到多電源獨(dú)立切換的目的。
本發(fā)明的另一優(yōu)點(diǎn),是在擁有多電源及混合不同電壓的電路中,應(yīng)用本發(fā)明所提供的靜電放電保護(hù)電路,在電路設(shè)計(jì)上只需考量N型金氧半導(dǎo)體的特性,以搭配整體電路設(shè)計(jì)達(dá)到要求的水準(zhǔn)。
如熟悉此技術(shù)的人員所了解的,以上所述僅為本發(fā)明的較佳實(shí)施例而已,并非用以限定本發(fā)明的申請(qǐng)專利范圍;凡其它未脫離本發(fā)明所揭示的精神下所完成的等效改變或修飾,均應(yīng)包含在本發(fā)明權(quán)利要求圍內(nèi)。
權(quán)利要求
1.一種靜電放電保護(hù)電路,用以區(qū)分一靜電放電電壓和一電源的一正常操作電壓,并使得該電源不受外界影響而獨(dú)立操作,其特征在于該靜電放電保護(hù)電路至少包括一靜電放電保護(hù)組件,至少包括一晶體管;一控制電路,連接至該晶體管的一柵極;以及一電壓選擇裝置,且該電壓選擇裝置的一端連接至該控制電路,用以輸出一電壓信號(hào)至該控制電路;一靜電放電總線,連接至該靜電放電保護(hù)組件的該電壓選擇裝置和該晶體管;以及其中該靜電放電保護(hù)組件的該電壓選擇裝置分別連接至該電源和該靜電放電總線,且該靜電放電保護(hù)組件的該晶體管的一源極和一漏極其中之一連接至該電源,另一個(gè)則連接至該靜電放電總線。
2.如權(quán)利要求1所述的靜電放電保護(hù)電路,其特征在于上述的靜電放電保護(hù)組件中的該控制電路,由一電阻電容電路及一接地來(lái)實(shí)行。
3.如權(quán)利要求1所述的靜電放電保護(hù)電路,其特征在于上述的靜電放電保護(hù)組件中的該晶體管為N型金氧半導(dǎo)體晶體管。
4.一種靜電放電保護(hù)電路,用以區(qū)分一靜電放電電壓和多個(gè)電源的一正常操作電壓,并使得這些電源互相隔離,不受彼此影響而獨(dú)立操作,其特征在于該靜電放電保護(hù)電路至少包括多個(gè)靜電放電保護(hù)組件,至少包括多個(gè)晶體管;多個(gè)控制電路,連接至這些晶體管的一柵極;以及多個(gè)電壓選擇裝置,且這些電壓選擇裝置的一端連接至這些控制電路,用以輸出一電壓信號(hào)至這些控制電路;一靜電放電總線,連接至這些靜電放電保護(hù)組件的這些電壓選擇裝置和這些晶體管;以及其中這些靜電放電保護(hù)組件的這些電壓選擇裝置分別連接至這些電源和該靜電放電總線,且這些靜電放電保護(hù)組件的這些晶體管的多個(gè)源極和多個(gè)漏極其中之一連接至這些電源,另一個(gè)則連接至該靜電放電總線。
5.如權(quán)利要求4所述的靜電放電保護(hù)電路,其特征在于上述的靜電放電保護(hù)組件中的這些控制電路,由一電阻電容電路及一接地來(lái)實(shí)行。
6.如權(quán)利要求4所述的靜電放電保護(hù)電路,其特征在于上述的靜電放電保護(hù)組件中的這些晶體管為N型金氧半導(dǎo)體晶體管。
全文摘要
一種靜電放電(Electrostatic Discharge;ESD)保護(hù)電路,本發(fā)明是有關(guān)于應(yīng)用在多電源(Multi-Power)、混合式(Mixed-Voltage)電壓的電路的靜電放電保護(hù)電路。本發(fā)明的靜電放電保護(hù)電路,利用電源選擇裝置(Voltage Selector)、控制電路和晶體管(Transistor)來(lái)組成靜電放電保護(hù)組件連接獨(dú)立電源,以及利用靜電放電總線(Common ESD Bus)將各靜電放電保護(hù)組件連接,以將各電源在正常操作時(shí)互相隔離,達(dá)到各電源能獨(dú)立操作,而在靜電放電時(shí)保護(hù)電路免受靜電放電損害的目的。
文檔編號(hào)H02H9/00GK1399386SQ0112371
公開(kāi)日2003年2月26日 申請(qǐng)日期2001年7月27日 優(yōu)先權(quán)日2001年7月27日
發(fā)明者劉孟煌, 賴純祥, 蘇醒, 盧道政 申請(qǐng)人:旺宏電子股份有限公司