專利名稱:一種存儲(chǔ)器陣列結(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及計(jì)算機(jī)技術(shù)領(lǐng)域,特別涉及一種儲(chǔ)存器陣列結(jié)構(gòu)。
背景技術(shù):
請(qǐng)參閱圖1所示,隨著工藝尺寸的縮小,為減小單元尺寸的面積,采用開路位線結(jié)構(gòu)。I,3,5,7,9是存儲(chǔ)陣列,由一根或多根字線Wl和位線(BL_0、BL_e)組成,2,4,6,7是靈敏放大器陣列,由一個(gè)或多個(gè)靈敏放大器組成。當(dāng)對(duì)存儲(chǔ)陣列3進(jìn)行操作時(shí),3中的字線WL被激活,其它的字線處于未激活狀態(tài),與該字線相連的存儲(chǔ)單元的信息通過與存儲(chǔ)單元相連的位線,如圖1中偶數(shù)位線BL_e和奇數(shù)位線BL_o,傳遞到2,4中的靈敏放大器,通過該靈敏放大器可以對(duì)存儲(chǔ)單元進(jìn)行讀寫操作。輸入到2,4的位線有兩種,一種來自于要進(jìn)行操作的存儲(chǔ)陣列,用于傳遞存儲(chǔ)單元中的信息,即讀出位線,另一種來自于未被激活的存儲(chǔ)陣列,作為靈敏放大器的比較基準(zhǔn),即基準(zhǔn)位線,因此需要2和4兩個(gè)靈敏放大器陣列來處理一根字線上的存儲(chǔ)單元的數(shù)據(jù)。而且對(duì)于任何一個(gè)存儲(chǔ)陣列的讀寫操作都需要另兩塊相鄰的存儲(chǔ)陣列提供基準(zhǔn)位線。由于采用開路位線結(jié)構(gòu),需要在存儲(chǔ)陣列中加入多余的存儲(chǔ)模塊以提供基準(zhǔn)位線,該多余的存儲(chǔ)模塊被稱為邊界模塊。
發(fā)明內(nèi)容本發(fā)明的目的在于提供一種存儲(chǔ)器陣列結(jié)構(gòu),該結(jié)構(gòu)可以使用部分背景技術(shù)結(jié)構(gòu)中所不能使用的存儲(chǔ)單元,這些存儲(chǔ)單元可以用于提供額外的隨機(jī)存儲(chǔ)器或只讀存儲(chǔ)器,這些存儲(chǔ)器可以用來存儲(chǔ)各種芯片中所需的配置信息和自修復(fù)所需的信息或者測試芯片時(shí)所需息等。 為了實(shí)現(xiàn)上述目的,本發(fā)明采用如下技術(shù)方案:一種存儲(chǔ)器陣列結(jié)構(gòu),包括若干存儲(chǔ)陣列和若干設(shè)置于相鄰兩個(gè)存儲(chǔ)陣列之間的中間靈敏放大器陣列;相鄰兩個(gè)存儲(chǔ)陣列之間設(shè)置一個(gè)中間靈敏放大器陣列;所述若干存儲(chǔ)陣列包括兩個(gè)邊界存儲(chǔ)陣列,所述兩個(gè)邊界存儲(chǔ)陣列各連接有一個(gè)邊界靈敏放大器陣列;所述邊界靈敏放大器陣列中的每一靈敏放大器連接對(duì)應(yīng)邊界儲(chǔ)存陣列中的兩個(gè)位線。本發(fā)明進(jìn)一步的改進(jìn)在于:所述邊界靈敏放大器陣列中的每一靈敏放大器連接邊界儲(chǔ)存陣列中中間靈敏放大器陣列未連接的位線。本發(fā)明進(jìn)一步的改進(jìn)在于:所述邊界靈敏放大器陣列中的每一靈敏放大器連接邊界儲(chǔ)存陣列中間隔設(shè)置的兩個(gè)奇數(shù)位線或偶數(shù)位線。本發(fā)明進(jìn)一步的改進(jìn)在于:所述若干存儲(chǔ)陣列中每一個(gè)儲(chǔ)存陣列的位線長度相同。本發(fā)明進(jìn)一步的改進(jìn)在于:中間靈敏放大器陣列中每一個(gè)靈敏放大器的兩個(gè)輸入端分別連接相鄰的兩個(gè)存儲(chǔ)陣列。相對(duì)于現(xiàn)有技術(shù),本發(fā)明具有以下優(yōu)點(diǎn):本發(fā)明通過在邊界存儲(chǔ)陣列旁設(shè)置邊界靈敏放大器陣列,通過邊界靈敏放大器陣列連接邊界存儲(chǔ)陣列中冗余存儲(chǔ)單元的位線,可以有效的使用一半的冗余存儲(chǔ)單元,提高了存儲(chǔ)單元的使用率;該等單元可以用于提供額外的隨機(jī)存儲(chǔ)器或只讀存儲(chǔ)器,這些存儲(chǔ)器可以用來存儲(chǔ)各種芯片中所需的配置信息和自修復(fù)所需的信息或者測試芯片時(shí)所需信息等。
圖1為現(xiàn)有存儲(chǔ)器陣列的結(jié)構(gòu)示意圖;圖2為本發(fā)明一種存儲(chǔ)器陣列結(jié)構(gòu)的示意圖。
具體實(shí)施方式請(qǐng)參閱圖2所示,本發(fā)明一種儲(chǔ)存器陣列結(jié)構(gòu),在兩個(gè)邊界模塊100,即第一邊界存儲(chǔ)陣列I和第二邊界存儲(chǔ)陣列9旁邊分別加入特殊的邊界靈敏放大器陣列A和A’。這兩個(gè)特殊的邊界靈敏放大器陣列A和A’與中間靈敏放大器陣列2,4,6,8有所不同。中間靈敏放大器陣列2,4,6,8所需的輸入即圖1中的偶數(shù)位線BL_e和奇數(shù)位線BL_o分別來自與其相鄰的兩個(gè)存儲(chǔ)陣列,而邊界靈敏放大器陣列A和A’所需的輸入都是來自與其相鄰的邊界模塊,邊界靈敏放大器陣列A中每個(gè)靈敏放大器的兩個(gè)輸入均來自邊界存儲(chǔ)陣列0,邊界靈敏放大器陣列A中每個(gè)靈敏放大器連接邊界儲(chǔ)存陣列I中相鄰的兩個(gè)奇數(shù)位線BLs_0 ;邊界靈敏放大器陣列A’中每個(gè)靈敏放大器的兩個(gè)輸入均來自邊界存儲(chǔ)陣列8,邊界靈敏放大器陣列A’中每個(gè)靈敏放大器連接邊界儲(chǔ)存陣列8中相鄰的兩個(gè)偶數(shù)位線BLs_e。邊界模塊(邊界存儲(chǔ)陣列O、邊界存儲(chǔ)陣列8)中的存儲(chǔ)單元可以分成兩部分,一部分是在先前結(jié)構(gòu)中可以被正常讀寫的存儲(chǔ)單元,正常存儲(chǔ)單元;另一部分是在先前結(jié)構(gòu)中不可以被正常讀寫的存儲(chǔ)單元,冗余存儲(chǔ)單元。當(dāng)加入邊界靈敏放大器陣列A和A’后,冗余存儲(chǔ)單元可以通過這兩個(gè)特殊的放大器模塊讀出,但是由于邊界靈敏放大器陣列A和A’中每個(gè)靈敏放大器的兩個(gè)輸入位線所連接的存儲(chǔ)單元共用一根字線,而且這兩根位線是同一個(gè)放大器的兩個(gè)輸入,而這兩 個(gè)輸入中,一個(gè)為讀出位線,另一個(gè)為基準(zhǔn)位線,因此這兩個(gè)位線所連接的存儲(chǔ)單元只能讀出與讀出位線相連的單元中的數(shù)據(jù)。即冗余存儲(chǔ)單元中只有一半可以被讀寫。在讀寫正常存儲(chǔ)單元時(shí),特殊的靈敏放大器被關(guān)閉,只有讀寫冗余存儲(chǔ)單元時(shí),特殊的靈敏放大器才開始工作,因此不會(huì)對(duì)正常存儲(chǔ)單元的讀寫產(chǎn)生影響。
權(quán)利要求
1.一種存儲(chǔ)器陣列結(jié)構(gòu),其特征在于,包括若干存儲(chǔ)陣列和若干設(shè)置于相鄰兩個(gè)存儲(chǔ)陣列之間的中間靈敏放大器陣列;相鄰兩個(gè)存儲(chǔ)陣列之間設(shè)置一個(gè)中間靈敏放大器陣列;所述若干存儲(chǔ)陣列包括兩個(gè)邊界存儲(chǔ)陣列,所述兩個(gè)邊界存儲(chǔ)陣列各連接有一個(gè)邊界靈敏放大器陣列;所述邊界靈敏放大器陣列中的每一靈敏放大器連接對(duì)應(yīng)邊界儲(chǔ)存陣列中的兩個(gè)位線。
2.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)器陣列結(jié)構(gòu),其特征在于,所述邊界靈敏放大器陣列中的每一靈敏放大器連接邊界儲(chǔ)存陣列中中間靈敏放大器陣列未連接的位線。
3.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)器陣列結(jié)構(gòu),其特征在于,所述邊界靈敏放大器陣列中的每一靈敏放大器連接邊界儲(chǔ)存陣列中間隔設(shè)置的兩個(gè)奇數(shù)位線或偶數(shù)位線。
4.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)器陣列結(jié)構(gòu),其特征在于,所述若干存儲(chǔ)陣列中每一個(gè)儲(chǔ)存陣列的位線長度相同。
5.根據(jù)權(quán)利要求1所述的一種存儲(chǔ)器陣列結(jié)構(gòu),其特征在于,中間靈敏放大器陣列中每一個(gè)靈敏放大器的兩個(gè)輸入端分別連接相鄰的兩個(gè)存儲(chǔ)陣列。
全文摘要
本發(fā)明提供一種存儲(chǔ)器陣列結(jié)構(gòu),包括若干存儲(chǔ)陣列和若干設(shè)置于相鄰兩個(gè)存儲(chǔ)陣列之間的中間靈敏放大器陣列;相鄰兩個(gè)存儲(chǔ)陣列之間設(shè)置一個(gè)中間靈敏放大器陣列;所述若干存儲(chǔ)陣列包括兩個(gè)邊界存儲(chǔ)陣列,所述兩個(gè)邊界存儲(chǔ)陣列各連接有一個(gè)邊界靈敏放大器陣列;所述邊界靈敏放大器陣列中的每一靈敏放大器連接對(duì)應(yīng)邊界儲(chǔ)存陣列中的兩個(gè)位線。本發(fā)明通過在邊界存儲(chǔ)陣列旁設(shè)置邊界靈敏放大器陣列,連接邊界存儲(chǔ)陣列中冗余存儲(chǔ)單元的位線,可以有效的使用一半的冗余存儲(chǔ)單元,提高了存儲(chǔ)單元的使用率;該等單元可以用于提供額外的隨機(jī)存儲(chǔ)器或只讀存儲(chǔ)器,這些存儲(chǔ)器可以用來存儲(chǔ)各種芯片中所需的配置信息和自修復(fù)所需的信息或者測試芯片時(shí)所需信息等。
文檔編號(hào)G11C7/06GK103177751SQ20131009811
公開日2013年6月26日 申請(qǐng)日期2013年3月25日 優(yōu)先權(quán)日2013年3月25日
發(fā)明者郝福亨, 亞歷山大, 俞冰 申請(qǐng)人:西安華芯半導(dǎo)體有限公司