亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

具有低時基抖動的媒體播放器的制作方法

文檔序號:6765521閱讀:408來源:國知局
專利名稱:具有低時基抖動的媒體播放器的制作方法
技術(shù)領(lǐng)域
本實用新型涉及媒體播放領(lǐng)域,更具體 地說,涉及一種具有低時基抖動的媒體播 放器。
背景技術(shù)
一般的播放器由于數(shù)字音頻輸出存在過多的時基誤差(jitter)導(dǎo)致音質(zhì)的劣 化,所以一個高品質(zhì)的播放器的首要是減少和消除DSP等經(jīng)過解碼輸出的時基誤差。通常, 音頻解碼芯片時鐘由其內(nèi)部數(shù)字鎖相環(huán)(PLL)提供,而數(shù)字PLL的誤差很大一般在100到 200PPM以上,這樣的誤差對于普及型的播放器而言是可以接受的,但是,對于較為高端的播 放器,由于其對輸出的信號的要求較高,如果在使用上述的方案,由于其數(shù)字輸出信號上存 在較大的時基誤差,其輸出信號音質(zhì)劣化較多,就不能達(dá)到其要求。因此,使現(xiàn)有音頻解碼 芯片能輸出具有較低時基誤差數(shù)字信號就很有必要。

實用新型內(nèi)容本實用新型要解決的技術(shù)問題在于,針對現(xiàn)有技術(shù)的上述時基抖動較高的缺陷, 提供一種低時基抖動的媒體播放器。本實用新型解決其技術(shù)問題所采用的技術(shù)方案是構(gòu)造一種具有低時基抖動的媒 體播放器,包括用于對媒體數(shù)據(jù)進(jìn)行解碼的中央控制器、與所述中央控制器連接用于存放 所述媒體數(shù)據(jù)的存儲模塊以及將所述中央控制器解碼后的媒體數(shù)據(jù)通過數(shù)模轉(zhuǎn)換為模擬 信號的數(shù)模轉(zhuǎn)換模塊,還包括與所述中央控制器連接,用于為所述中央控制器提供時鐘信 號的外接時鐘模塊。在本實用新型所述的具有低時基抖動的媒體播放器中,所述外接時鐘模塊包括作 為振蕩源的第一有源晶體振蕩器和將第一有源晶體振蕩器產(chǎn)生的時鐘處理后變換為所述 中央控制器所需要的時鐘的第一頻率變換模塊。在本實用新型所述的具有低時基抖動的媒體播放器中,所述第一頻率變換單元包 括可編程邏輯器件形成的分頻器或倍頻器或頻率轉(zhuǎn)換單元。在本實用新型所述的具有低時基抖動的媒體播放器中,所述外接時鐘模塊輸出譯 碼器串行時鐘和譯碼器左右聲道數(shù)據(jù)鎖存時鐘到所述中央控制器。在本實用新型所述的具有低時基抖動的媒體播放器中,所述外接時鐘模塊還包括 作為振蕩源的第二有源晶體振蕩器以及將所述第二有源晶體振蕩器所產(chǎn)生的時鐘處理后 轉(zhuǎn)換為所述數(shù)模轉(zhuǎn)換模塊所需要的時鐘信號的第二頻率變換單元。在本實用新型所述的具有低時基抖動的媒體播放器中,所述第二頻率變換單元包 括可編程邏輯器件形成的分頻器或倍頻器或頻率轉(zhuǎn)換單元。在本實用新型所述的具有低時基抖動的媒體播放器中,所述外接時鐘模塊輸出數(shù) 模轉(zhuǎn)換主時鐘、數(shù)模轉(zhuǎn)換串行時鐘和數(shù)模轉(zhuǎn)換左右聲道數(shù)據(jù)鎖存時鐘到所述數(shù)模轉(zhuǎn)換模 塊。[0011]在本實用新型所述的具有低時基抖動的媒體播放器中,所述第一頻率變換單元和 第二頻率變換單元共用一個可編程邏輯器件,所述可編程邏輯器件還包括連接所述中央控 制器和所述數(shù)模轉(zhuǎn)換模塊的媒體數(shù)據(jù)通道。實施本實用新型的具有低時基抖動的媒體播放器,具有以下有益效果由于采用了外接的時鐘模塊,且該時鐘模塊本身采用具有較低振蕩誤差的有源晶體器和使用可編程 邏輯器件進(jìn)行時鐘處理,因此,該外接時鐘模塊提供的時鐘信號的誤差小,其時基抖動較 低。

圖1是本實用新型具有低時基抖動的媒體播放器實施例的結(jié)構(gòu)示意圖;圖2是所述實施例中外接時鐘模塊的結(jié)構(gòu)示意圖;圖3是所述實施例外接時鐘模塊中時鐘部分功能模塊示意圖。
具體實施方式
下面將結(jié)合附圖對本實用新型實施例作進(jìn)一步說明。如圖1所示,在本實用新型具有低時基抖動的媒體播放器實施例中,該媒體播放 器包括中央控制器1、外接時鐘模塊2以及數(shù)模轉(zhuǎn)換模塊3,其中,中央控制器1將傳送到其 中的媒體數(shù)據(jù)解碼,并將解碼后的數(shù)據(jù)通過外接時鐘模塊傳2送到數(shù)模轉(zhuǎn)換模塊3,同時, 外接時鐘模塊2產(chǎn)生多個時鐘信號,并分別將其傳送到上述中央控制器1以及數(shù)模轉(zhuǎn)換模 塊3上。上述中央控制器1的核心是一個對媒體數(shù)據(jù)進(jìn)行解碼的解碼器以及一些控制裝置、 接口等等。此外,上述中央控制器1還與用于存儲媒體數(shù)據(jù)的存儲裝置(圖中未示出)、按 鍵(用于控制中央控制器1的操作,圖中未示出)以及LCD屏(用于顯示上述媒體數(shù)據(jù)信 息及操作信息,圖中未示出)等部件連接,以便實現(xiàn)媒體播放器的功能。由于這些部件與本 實施例所揭示的內(nèi)容關(guān)系不大,在本實施例中這些部件與現(xiàn)有技術(shù)中也沒有太大的區(qū)別, 在此不再贅述。圖2示出了本實施例中外接時鐘模塊2的大致結(jié)構(gòu),在圖2中,時鐘模塊2包括可 編程邏輯器件21和與該可編程邏輯器件21連接的第一有源晶體振蕩器23和第二有源晶 體振蕩器25,其中,可編程邏輯器件21又被劃分為數(shù)據(jù)通道22、第一頻率轉(zhuǎn)換單元24和第 二頻率轉(zhuǎn)換單元26。其中,上述第一有源晶體振蕩器23產(chǎn)生振蕩信號后,傳送到第一頻率 轉(zhuǎn)換單元24,第一頻率轉(zhuǎn)換單元24將該振蕩信號進(jìn)行處理,得到上述解碼器1所需要的各 種時鐘信號,并將這些時鐘信號傳送到解碼器1,供其使用。上述處理包括將第一有源晶體 振蕩器23產(chǎn)生的振蕩信號進(jìn)行分頻、倍頻或頻率變換。在上述第一頻率轉(zhuǎn)換單元24中可以 根據(jù)需要設(shè)置分頻器、倍頻器或頻率變換單元。上述第二有源晶體振蕩器25產(chǎn)生振蕩信號 后,傳送到第二頻率轉(zhuǎn)換單元26,第二頻率轉(zhuǎn)換單元26將該振蕩信號進(jìn)行處理,得到上述 數(shù)模轉(zhuǎn)換模塊3所需要的各種時鐘信號,并將這些時鐘信號傳送到數(shù)模轉(zhuǎn)換模塊3,供其使 用。上述處理包括將第二有源晶體振蕩器25產(chǎn)生的振蕩信號進(jìn)行分頻、倍頻或頻率變換。 在上述第二頻率轉(zhuǎn)換單元26中可以根據(jù)需要設(shè)置分頻器、倍頻器或頻率變換單元。此外, 上述數(shù)據(jù)通道22用于在上述中央控制器1中的解碼器和數(shù)模轉(zhuǎn)換模塊3之間傳輸數(shù)據(jù),該 數(shù)據(jù)由中央控制器1中的解碼器對媒體數(shù)據(jù)解碼而得,被送往數(shù)模轉(zhuǎn)換模塊3進(jìn)行數(shù)模變換,得到模擬信號并輸出。圖3是本實施例外接時鐘模塊中時鐘部分功能模塊示意圖,在圖3中,時鐘分頻 器件(CPLD)和SRC MODUAL(采樣率轉(zhuǎn)換芯片)組成,其中SRC MODUAL為可選件。其中, TCXOU TCX02分別為圖2中的第一晶體振蕩器23和第二晶體振蕩器25,在圖3中,圖2中 分別表示的第一頻率變換單元24和第二頻率變換單元26表示為一個CLOCK M0UDAL,其中, 上述晶振精度越高則JITTER越低,而時鐘分頻器件采用CPLD和FPGA皆可,他們在本模塊 中只作為可編程的分頻器件。CPLD的延遲比FPGA更小,占用資源少,所以選擇CPLD更優(yōu)。由于一般的多媒體播放器可以適應(yīng)不同采樣率的音頻文件,所以本時鐘模塊能適 應(yīng)8KHZ-192Khz的采樣率的數(shù)字音頻的輸入,同時提供了 SPDI F的輸出。 在圖3中,分頻器件和有源晶振產(chǎn)生音頻DAC的基準(zhǔn)時鐘,I2S輸出的BitClock由 晶振的時鐘進(jìn)行同步,I2S接收和輸出設(shè)置了 FIFO,隔離輸入的jitter同時可轉(zhuǎn)換數(shù)字音 頻接口的格式,可設(shè)置輸出的位數(shù)等。由于I2S的輸出時鐘完全與晶振時鐘源同步,SPDIF 的傳輸時鐘直接為有源晶振分頻獲得,避免了一般集成電路所通過PLL來產(chǎn)生TX時鐘導(dǎo)致 的jitter劣化問題??芍С?92kHZ/24bit輸出。此外,在本實施例中,采樣率的支持范圍可達(dá)8KHZ_192Khz,兼容各種采樣率 記錄文件的播放。在本實施例中,通過SRC模塊配合,可選擇使用SRC功能,把普通的 44. lKhz/16bit文件轉(zhuǎn)換為最大192kHZ/24bit輸出,可設(shè)置輸出不同的采樣率。可把經(jīng)過 SRC轉(zhuǎn)換的數(shù)字音頻通過SPDIF輸出。在本實施例中,使用兩個IPPM誤差的TCXO和一顆CPLD構(gòu)成時鐘模塊,SRC芯片 為可選件,提供超低誤差時鐘,達(dá)到有效消除抖動的效果。以上所述實施例僅表達(dá)了本實用新型的幾種實施方式,其描述較為具體和詳細(xì), 但并不能因此而理解為對本實用新型專利范圍的限制。應(yīng)當(dāng)指出的是,對于本領(lǐng)域的普通 技術(shù)人員來說,在不脫離本實用新型構(gòu)思的前提下,還可以做出若干變形和改進(jìn),這些都屬 于本實用新型的保護(hù)范圍。因此,本實用新型專利的保護(hù)范圍應(yīng)以所附權(quán)利要求為準(zhǔn)。
權(quán)利要求一種具有低時基抖動的媒體播放器,包括用于對媒體數(shù)據(jù)進(jìn)行解碼的中央控制器、與所述中央控制器連接用于存放所述媒體數(shù)據(jù)的存儲模塊以及將所述中央控制器解碼后的媒體數(shù)據(jù)通過數(shù)模轉(zhuǎn)換為模擬信號的數(shù)模轉(zhuǎn)換模塊,其特征在于,還包括與所述中央控制器連接,用于為所述中央控制器提供時鐘信號的外接時鐘模塊。
2.根據(jù)權(quán)利要求1所述的具有低時基抖動的媒體播放器,其特征在于,所述外接時鐘 模塊包括作為振蕩源的第一有源晶體振蕩器和將第一有源晶體振蕩器產(chǎn)生的時鐘處理后 變換為所述中央控制器所需要的時鐘的第一頻率變換模塊。
3.根據(jù)權(quán)利要求2所述的具有低時基抖動的媒體播放器,其特征在于,所述第一頻率 變換單元包括可編程邏輯器件形成的分頻器或倍頻器或頻率轉(zhuǎn)換單元。
4.根據(jù)權(quán)利要求3所述的具有低時基抖動的媒體播放器,其特征在于,所述外接時鐘 模塊輸出譯碼器串行時鐘和譯碼器左右聲道數(shù)據(jù)鎖存時鐘到所述中央控制器。
5.根據(jù)權(quán)利要求4所述的具有低時基抖動的媒體播放器,其特征在于,所述外接時鐘 模塊還包括作為振蕩源的第二有源晶體振蕩器以及將所述第二有源晶體振蕩器所產(chǎn)生的 時鐘處理后轉(zhuǎn)換為所述數(shù)模轉(zhuǎn)換模塊所需要的時鐘信號的第二頻率變換單元。
6.根據(jù)權(quán)利要求5所述的具有低時基抖動的媒體播放器,其特征在于,所述第二頻率 變換單元包括可編程邏輯器件形成的分頻器或倍頻器或頻率轉(zhuǎn)換單元。
7.根據(jù)權(quán)利要求6所述的具有低時基抖動的媒體播放器,其特征在于,所述外接時鐘 模塊輸出數(shù)模轉(zhuǎn)換主時鐘、數(shù)模轉(zhuǎn)換串行時鐘和數(shù)模轉(zhuǎn)換左右聲道數(shù)據(jù)鎖存時鐘到所述數(shù) 模轉(zhuǎn)換模塊。
8.根據(jù)權(quán)利要求7所述的具有低時基抖動的媒體播放器,其特征在于,所述第一頻率 變換單元和第二頻率變換單元共用一個可編程邏輯器件,所述可編程邏輯器件還包括連接 所述中央控制器和所述數(shù)模轉(zhuǎn)換模塊的媒體數(shù)據(jù)通道。
專利摘要本實用新型涉及一種具有低時基抖動的媒體播放器,包括用于對媒體數(shù)據(jù)進(jìn)行解碼的中央控制器、與所述中央控制器連接用于存放所述媒體數(shù)據(jù)的存儲模塊以及將所述中央控制器解碼后的媒體數(shù)據(jù)通過數(shù)模轉(zhuǎn)換為模擬信號的數(shù)模轉(zhuǎn)換模塊,還包括與所述中央控制器連接,用于為所述中央控制器提供時鐘信號的外接時鐘模塊。實施本實用新型的具有低時基抖動的媒體播放器,具有以下有益效果由于采用了外接的時鐘模塊,且該時鐘模塊本身采用具有較低振蕩誤差的有源晶體器和使用可編程邏輯器件進(jìn)行時鐘處理,因此,該外接時鐘模塊提供的時鐘信號的誤差小,其時基抖動較低。
文檔編號G11C7/16GK201570282SQ20092026123
公開日2010年9月1日 申請日期2009年12月8日 優(yōu)先權(quán)日2009年12月8日
發(fā)明者萬山 申請人:深圳市七彩虹科技發(fā)展有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1