亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

通用非同步接收傳送器芯片與收發(fā)器芯片的芯片組結(jié)構(gòu)的制作方法

文檔序號:6410131閱讀:286來源:國知局
專利名稱:通用非同步接收傳送器芯片與收發(fā)器芯片的芯片組結(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域
本發(fā)明有關(guān)于一種集成電路芯片組(Chip Set)的結(jié)構(gòu),特別是有關(guān)于一種將多路轉(zhuǎn)換器/多路分配器(Multiplexer/Demultipl-exer)應(yīng)用在通用非同步接收傳送器(Universal Asynchronous Re-ceiver/Transmitter;UART)芯片與收發(fā)器(Transceiver)芯片中,以降低彼此間數(shù)據(jù)傳輸所需的接口信號數(shù)的芯片組結(jié)構(gòu)。
當(dāng)通用非同步接收傳送器應(yīng)用在RS-232接口規(guī)格的傳輸中時,常需有一符合RS-232接口規(guī)格的收發(fā)器配合使用。也就是說,該收發(fā)器必須能將電壓自5V轉(zhuǎn)為12V及自12V轉(zhuǎn)為5V。一般而言,與RS-232接口相接的部分至少要有8條接口信號線,才能具有較完整的RS-232傳輸功能。以個人電腦(Personal Computer)為例,請參照

圖1,圖1所繪示的是一種應(yīng)用在個人電腦中的熟知超級輸入/輸出芯片(SuperI/O Chip)與熟知收發(fā)器間的信號傳送電路方塊示意圖。集成電路10是一般所熟知的超級輸入/輸出芯片,其中至少包括有兩組通用非同步接收傳送器,即第一通用非同步接收傳送器11與第二通用非同步接收傳送器12。集成電路13是配合使用的收發(fā)器芯片,其中至少包括有兩組收發(fā)器,即第一收發(fā)器14與第二收發(fā)器15。
第一通用非同步接收傳送器11通過第一信號線群18a接至第一收發(fā)器14,第二通用非同步接收傳送器12通過第二信號線群18b接至第二收發(fā)器15。第一收發(fā)器14通過第三信號線群18c接至第一RS-232接口16,第二收發(fā)器15通過第四信號線群18d接至第二RS-232接口17。每一信號線群18a-18d均包括一串行數(shù)據(jù)輸入(SerialData Input;SIN)信號線、一串行數(shù)據(jù)輸出(Serial Data Output;SOUT)信號線、一請求發(fā)送輸出(Request To Send Output;RTS)信號線、一數(shù)據(jù)終端就緒輸出(Data Terminal Ready Output;DIR)信號線、一清除發(fā)送輸入(Clear To Send Input;CTS)信號線、一數(shù)據(jù)設(shè)定就緒(Data Set Ready;DSR)信號線、一振鈴指示(RingIndicator;RI)信號線、一接收器線信號檢測(Receiver LineSignal Detect;RLSD)信號線。如果是如圖1所示的配置,集成電路10在左、集成電路13在中、而第一RS-232接口16與第二RS-232接口17在右,則傳輸方向由右至左的是串行數(shù)據(jù)輸入信號線、清除發(fā)送輸入信號線、數(shù)據(jù)設(shè)定就緒信號線、振鈴指示信號線與接收器線信號檢測信號線,傳輸方向由左至右的是數(shù)據(jù)終端就緒輸出信號線、串行數(shù)據(jù)輸出信號線、請求發(fā)送輸出信號線。
熟知的作法是一個通用非同步接收傳送器須以一組信號線與對應(yīng)的收發(fā)器相接,也就是說該通用非同步接收傳送器與該收發(fā)器間就必須有8條信號線互連。因此,由圖1可知,當(dāng)用到兩組通用非同步接收傳送器與收發(fā)器時,集成電路10與集成電路13間就須有16條信號線互連。由此類推,每增加一組通用非同步接收傳送器與收發(fā)器便增加8條信號線。當(dāng)實際應(yīng)用上需要多組通用非同步接收傳送器與收發(fā)器時,通用非同步接收傳送器芯片與收發(fā)器芯片就各需要許多接腳來封裝(Package),結(jié)果造成1、封裝成本因接腳數(shù)多而增加。
2、提高了組裝(Assembly)的復(fù)雜度。
3、芯片面積增加許多,生產(chǎn)成本因之增加。
因此,本發(fā)明的主要目的就是提供一種通用非同步接收傳送器芯片與收發(fā)器芯片的芯片組結(jié)構(gòu),其將多路轉(zhuǎn)換器/多路分配器應(yīng)用在通用非同步接收傳送器芯片與收發(fā)器芯片中,以降低彼此間數(shù)據(jù)傳輸所需的接口信號數(shù),而改進(jìn)前述缺點。
根據(jù)本發(fā)明的主要目的,提出一種通用非同步接收傳送器芯片與收發(fā)器芯片的芯片組結(jié)構(gòu),其中,該芯片組接在一外部系統(tǒng)與一RS-232接口之間,該結(jié)構(gòu)包括多個通用非同步接收傳送器;多個收發(fā)器,接至RS-232接口,分別對應(yīng)至這些通用非同步接收傳送器;一控制單元,產(chǎn)生一第一控制信號與一第二控制信號,用以決定某一通用非同步接收傳送器與對應(yīng)的某一收發(fā)器進(jìn)行傳輸;一第一多路轉(zhuǎn)換器及多路分配器單元,接至這些通用非同步接收傳送器與控制單元,用以接收第一控制信號,使選擇到的某一通用非同步接收傳送器與對應(yīng)的收發(fā)器相接;一第二多路轉(zhuǎn)換器及多路分配器單元,接至這些收發(fā)器、控制單元與第一多路轉(zhuǎn)換器及多路分配器單元,用以接收第二控制信號使選擇到的某一通用非同步接收傳送器與對應(yīng)的收發(fā)器相接。
為讓本發(fā)明的上述和其他目的、特征、和優(yōu)點能更明顯易懂,本文特舉一較佳實施例,并配合附圖,作詳細(xì)說明如下附圖簡要說明圖1是一種應(yīng)用在個人電腦中的熟知超級輸入/輸出芯片與熟知收發(fā)器間的信號傳送電路方塊示意圖;以及圖2是應(yīng)用本發(fā)明的一較佳實施例的電路方塊示意圖。
請參照圖2,示出了依照本發(fā)明的一較佳實施例的一種電路方塊示意圖。由于本發(fā)明主要是針對通用非同步接收傳送器與收發(fā)器間的信號傳輸?shù)母牧?,因此附圖及描述也只針對與本發(fā)明相關(guān)的部分。且為了方便說明起見,本較佳實施例以兩組通用非同步接收傳送器與收發(fā)器為例,但并非用以限定本發(fā)明僅可用于兩組通用非同步接收傳送器與收發(fā)器中。
集成電路20至少包括一第一通用非同步接收傳送器11(與圖1中的第一通用非同步接收傳送器11一樣)、一第二通用非同步接收傳送器12(與圖1中的第二通用非同步接收傳送器12一樣)、一控制單元21與一第一多路轉(zhuǎn)換器及多路分配器單元22,而集成電路23至少包括一第二多路轉(zhuǎn)換器及多路分配器單元24、第一收發(fā)器14(與圖1中的第一收發(fā)器14一樣)與第二收發(fā)器15(與圖1中的第二收發(fā)器15一樣)。第一通用非同步接收傳送器11與第二通用非同步接收傳送器12分別通過如圖1的第一信號線群18a及第二信號線群18b與第一多路轉(zhuǎn)換器及多路分配器單元22相接,第一多路轉(zhuǎn)換器及多路分配器單元22再通過第三信號線群18c接至第二多路轉(zhuǎn)換器及多路分配器單元24??刂茊卧?1的輸出分別通過控制信號線26、27接至第一多路轉(zhuǎn)換器及多路分配器單元22與第二多路轉(zhuǎn)換器及多路分配器單元24。第二多路轉(zhuǎn)換器及多路分配器單元24通過第四信號線群18d接至第一收發(fā)器14,通過第五信號線群18e接至第二收發(fā)器15。在本較佳實施例中的第三信號線群18c、第四信號線群18d與第五信號線群18e均如第一信號線群18a或第二信號線群18b一樣,且第一、第二通用非同步接收傳送器分別與第一、第二收發(fā)器對應(yīng)。
當(dāng)控制單元21決定某一組通用非同步接收傳送器與收發(fā)器進(jìn)行傳輸時,例如是第一通用非同步接收傳送器11與第一收發(fā)器14,控制單元21會同時產(chǎn)生兩個控制信號,一個通過控制信號線26輸入第一多路轉(zhuǎn)換器及多路分配器單元22,另一個通過控制信號線27輸入第二多路轉(zhuǎn)換器及多路分配器單元24。此時,第一多路轉(zhuǎn)換器及多路分配器單元22與第二多路轉(zhuǎn)換器及多路分配器單元24會將決定傳輸?shù)牡谝煌ㄓ梅峭浇邮諅魉推?1與第一收發(fā)器14的接口信號,通過第三信號線群18c進(jìn)行對應(yīng)傳輸。也就是說,第一通用非同步接收傳送器11欲輸入第一收發(fā)器14的接口信號,會自第一信號線群18a經(jīng)由第三信號線群18c與第四信號線群18d傳送至第一收發(fā)器14。而第一收發(fā)器14欲輸入第一通用非同步接收傳送器11的接口信號,會自第四信號線群18d經(jīng)由第三信號線群18c與第一信號線群18a傳送至第一通用非同步接收傳送器11。
在本較佳實施例中,第一多路轉(zhuǎn)換器及多路分配器單元22與第二多路轉(zhuǎn)換器及多路分配器單元24內(nèi)具有鎖存(Latch)功能,可用以鎖存住接收到的信號。目前通用非同步接收傳送器最快的傳輸速率約是115.2kbit/sec(比特/秒),因此,控制單元21可以以遠(yuǎn)高于115.2kHz的速率,例如1.8432MHz,進(jìn)行傳輸切換,輪流使不同組的通用非同步接收傳送器與收發(fā)器進(jìn)行傳輸。如此一來,就可達(dá)到與熟知技術(shù)一樣的效能,同時節(jié)省了芯片的接腳數(shù)。
由較佳實施例得知,應(yīng)用本發(fā)明的芯片組雖然增加了一條控制信號線(圖2中的控制信號線27),卻減少了8條信號線,使整個芯片組的接腳數(shù)比熟知的少。一條控制信號線可選擇兩組的通用非同步接收傳送器與收發(fā)器,兩條控制信號線就可選擇四組的通用非同步接收傳送器與收發(fā)器,依此類推。因此,應(yīng)用兩組的通用非同步接收傳送器與收發(fā)器可以節(jié)省7只接腳,三組可節(jié)省14只接腳,四組可節(jié)省22只接腳,依此類推。也就是說,通用非同步接收傳送器與收發(fā)器的組數(shù)需求越多,應(yīng)用本發(fā)明的效益就越大,確實改進(jìn)了前述缺點。
雖然本發(fā)明已以一較佳實施例揭示如上,但它并非用以限定本發(fā)明,任何本領(lǐng)域的技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),應(yīng)可作少許的更改與潤飾,因此本發(fā)明的保護(hù)范圍應(yīng)視后附的權(quán)利要求書所限定的為準(zhǔn)。
權(quán)利要求
1.一種通用非同步接收傳送器芯片與收發(fā)器芯片的芯片組結(jié)構(gòu),其中,該芯片組接在一外部系統(tǒng)與一RS-232接口之間,該結(jié)構(gòu)包括多個通用非同步接收傳送器;多個收發(fā)器,接至RS-232接口,分別對應(yīng)至這些通用非同步接收傳送器;一控制單元,產(chǎn)生一第一控制信號與一第二控制信號,用以決定某一通用非同步接收傳送器與對應(yīng)的某一收發(fā)器進(jìn)行傳輸;一第一多路轉(zhuǎn)換器及多路分配器單元,接至所述通用非同步接收傳送器與所述控制單元,用以接收所述第一控制信號,使選擇到的某一通用非同步接收傳送器與對應(yīng)的收發(fā)器相接;一第二多路轉(zhuǎn)換器及多路分配器單元,接至所述收發(fā)器、所述控制單元與所述第一多路轉(zhuǎn)換器及多路分配器單元,用以接收所述第二控制信號使選擇到的某一通用非同步接收傳送器與對應(yīng)的收發(fā)器相接。
2.如權(quán)利要求1所述的結(jié)構(gòu),其中所述通用非同步接收傳送器、所述第一多路轉(zhuǎn)換器及多路分配器單元與所述控制單元形成所述芯片組中的一通用非同步接收傳送器芯片。
3.如權(quán)利要求1所述的結(jié)構(gòu),其中所述收發(fā)器與所述第二多路轉(zhuǎn)換器及多路分配器單元形成所述芯片組中的一收發(fā)器芯片。
全文摘要
一種通用非同步接收傳送器芯片與收發(fā)器芯片的芯片組結(jié)構(gòu),包括一控制單元、多個通用非同步接收傳送器、多個收發(fā)器、一第一多路轉(zhuǎn)換器及多路分配器單元與一第二多路轉(zhuǎn)換器及多路分配器單元??刂茊卧拥降谝欢嗦忿D(zhuǎn)換器及多路分配器單元與第二多路轉(zhuǎn)換器及多路分配器單元,產(chǎn)生一第一控制信號與一第二控制信號,分別控制第一和第二多路轉(zhuǎn)換器及多路分配器單元,使選擇到的某一通用非同步接收傳送器與對應(yīng)的收發(fā)器相接,進(jìn)行傳輸。
文檔編號G06F1/16GK1162779SQ9610196
公開日1997年10月22日 申請日期1996年4月16日 優(yōu)先權(quán)日1996年4月16日
發(fā)明者黃秋雄, 黃振旺 申請人:聯(lián)華電子股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1