本申請涉及電能管理,特別涉及一種低功耗管理電路、方法及電子設(shè)備。
背景技術(shù):
1、嵌入式芯片設(shè)計(jì)中對于低功耗狀態(tài)的管理日趨嚴(yán)格,管理重點(diǎn)集中在如何降低設(shè)備待機(jī)功耗和減少低功耗模式進(jìn)入與退出的時間。為了實(shí)現(xiàn)降低待機(jī)功耗的目標(biāo),一般會采取時鐘門控,電源門控等方法。減少低功耗模式進(jìn)入時間和退出時間往往會采用高速時鐘作為驅(qū)動,但是在采用高速時鐘作為驅(qū)動時鐘的場景下往往無法做到極低的待機(jī)電流,所以在低功耗模式下需要關(guān)閉高速時鐘驅(qū)動電路,從低功耗模式的狀態(tài)恢復(fù)為正常工作狀態(tài)時,需要重新啟動高速時鐘驅(qū)動電路。
技術(shù)實(shí)現(xiàn)思路
1、有鑒于此,本申請?zhí)峁┝艘环N低功耗管理電路、方法及電子設(shè)備,以期解決時鐘驅(qū)動電路的低功耗管理的技術(shù)問題。
2、具體的,本申請的技術(shù)方案如下:
3、一種低功耗管理電路,包括:低功耗控制電路、電平觸發(fā)電路和時鐘驅(qū)動電路;
4、低功耗控制電路,與外部控制器連接,還與時鐘驅(qū)動電路連接,用于接收外部控制器發(fā)送的低功耗啟動指令,并根據(jù)低功耗啟動指令控制時鐘驅(qū)動電路停止工作;
5、電平觸發(fā)電路,與外部控制器連接,還與時鐘驅(qū)動電路連接,以及與低功耗控制電路連接,用于接收外部控制器發(fā)送的低功耗退出指令,并鎖存低功耗退出指令的指示狀態(tài),持續(xù)控制時鐘驅(qū)動電路恢復(fù)工作。
6、在一些實(shí)現(xiàn)中,電平觸發(fā)電路的第一觸發(fā)端與外部控制器連接,電平觸發(fā)電路的輸出端與時鐘驅(qū)動電路的第一輸入端連接,電平觸發(fā)電路的輸出端還與低功耗控制電路的第一輸入端連接;
7、低功耗控制電路的第二輸入端與外部控制器連接,低功耗控制電路的第一輸出端與電平觸發(fā)電路的第二觸發(fā)端連接,低功耗控制電路的第二輸出端與時鐘驅(qū)動電路的第二輸入端連接;
8、時鐘驅(qū)動電路的輸出端與低功耗控制電路的第三輸入端連接。
9、在一些實(shí)現(xiàn)中,當(dāng)外部控制器發(fā)送低功耗退出指令至電平觸發(fā)電路時,
10、電平觸發(fā)電路,還用于向低功耗控制電路和時鐘驅(qū)動電路發(fā)送啟動指令;
11、時鐘驅(qū)動電路,用于根據(jù)啟動指令向低功耗控制電路發(fā)送驅(qū)動指令;
12、低功耗控制電路,還用于根據(jù)驅(qū)動指令和啟動指令控制外部系統(tǒng)進(jìn)入正常工作模式。
13、在一些實(shí)現(xiàn)中,低功耗管理電路,還包括:
14、喚醒源屏蔽電路,喚醒源屏蔽電路的輸入端與外部控制器連接,喚醒源屏蔽電路的輸出端與電平觸發(fā)電路的第一觸發(fā)端連接,喚醒源屏蔽電路的控制端與低功耗控制電路的第三輸出端連接,用于屏蔽外部控制器誤發(fā)送的低功耗退出指令。
15、在一些實(shí)現(xiàn)中,低功耗控制電路,還用于在接收到低功耗啟動指令時,啟動喚醒源屏蔽電路,在接收到驅(qū)動指令和啟動指令時,關(guān)閉喚醒源屏蔽電路。
16、在一些實(shí)現(xiàn)中,低功耗控制電路,還用于在接收到低功耗啟動指令時,向電平觸發(fā)電路的第二觸發(fā)端提供高電平,在時鐘驅(qū)動電路停止工作后,向電平觸發(fā)電路的第二觸發(fā)端提供低電平,在接收到驅(qū)動指令和啟動指令時,向電平觸發(fā)電路的第二觸發(fā)端提供預(yù)設(shè)周期時間的高電平,復(fù)位電平觸發(fā)電路。
17、在一些實(shí)現(xiàn)中,電平觸發(fā)電路的第二觸發(fā)端的信號優(yōu)先級大于或等于電平觸發(fā)電路的第一觸發(fā)端的信號優(yōu)先級;
18、其中,
19、電平觸發(fā)電路的第二觸發(fā)端為高電平時,電平觸發(fā)電路的輸出端輸出低電平或輸出無效信號;
20、電平觸發(fā)電路的第二觸發(fā)端為低電平,電平觸發(fā)電路的第一觸發(fā)端為高電平時,電平觸發(fā)電路的輸出端輸出高電平或輸出有效信號;
21、電平觸發(fā)電路的第二觸發(fā)端為低電平,電平觸發(fā)電路的第一觸發(fā)端為低電平時,電平觸發(fā)電路的輸出端保持現(xiàn)有狀態(tài)。
22、基于相同的技術(shù)構(gòu)思,本申請還提供了一種低功耗管理方法,應(yīng)用于上述任一實(shí)現(xiàn)的低功耗管理電路,包括步驟:
23、通過低功耗控制電路接收外部控制器發(fā)送的低功耗啟動指令;
24、通過低功耗控制電路發(fā)送時鐘停止指令至?xí)r鐘驅(qū)動電路,時鐘停止指令用于控制時鐘驅(qū)動電路停止工作;
25、通過電平觸發(fā)電路接收外部控制器發(fā)送的低功耗退出指令;
26、通過電平觸發(fā)電路發(fā)送啟動指令至?xí)r鐘驅(qū)動電路,啟動指令用于控制時鐘驅(qū)動電路恢復(fù)工作。
27、在一些實(shí)現(xiàn)中,通過電平觸發(fā)電路發(fā)送啟動指令至?xí)r鐘驅(qū)動電路之后,還包括:
28、通過電平觸發(fā)電路發(fā)送啟動指令至低功耗控制電路;
29、通過時鐘驅(qū)動電路發(fā)送驅(qū)動指令至低功耗控制電路;
30、通過低功耗控制電路根據(jù)驅(qū)動指令和啟動指令控制外部系統(tǒng)進(jìn)入正常工作模式。
31、基于相同的技術(shù)構(gòu)思,本申請還提供了一種電子設(shè)備,包括上述任一實(shí)現(xiàn)的低功耗管理電路。
32、與現(xiàn)有技術(shù)相比,本申請至少具有以下一項(xiàng)有益效果:
33、1.本申請通過電平觸發(fā)電路和時鐘驅(qū)動電路,區(qū)別于傳統(tǒng)的采用32.768khz作為喚醒啟動時鐘源,通過電平觸發(fā)電路來鎖存低功耗退出狀態(tài),確保低功耗退出指令的穩(wěn)定和持續(xù)。通過電平觸發(fā)電路啟動時鐘驅(qū)動電路,基本解決了在低功耗模式下為了極致的低功耗而關(guān)閉了所有系統(tǒng)時鐘的問題。電平觸發(fā)電路的鎖存功能確保了時鐘驅(qū)動電路的開啟是持續(xù)穩(wěn)定的,為后續(xù)的低功耗控制電路完成整個低功耗喚醒啟動流程提供了穩(wěn)定的時鐘源,順利完成控制權(quán)的交接。
34、2.本申請區(qū)別于傳統(tǒng)技術(shù)的將時鐘驅(qū)動電路的頻率由工作頻率降低至低功耗頻率的做法,而是將時鐘驅(qū)動電路完全停止工作,通過由電平觸發(fā)實(shí)現(xiàn)相關(guān)控制過程的電平觸發(fā)電路,實(shí)現(xiàn)低功耗模式的退出,使得整個系統(tǒng)在低功耗模式下的能量消耗進(jìn)一步降低。
35、3.本申請通過低功耗控制電路通過結(jié)合電平觸發(fā)電路發(fā)送的啟動指令和時鐘驅(qū)動電路發(fā)送的驅(qū)動指令,綜合判斷是否喚醒低功耗管理電路所在的整個系統(tǒng)退出低功耗模式,防止出現(xiàn)誤判,提高了系統(tǒng)的可靠性。
1.一種低功耗管理電路,其特征在于,包括:低功耗控制電路、電平觸發(fā)電路和時鐘驅(qū)動電路;
2.根據(jù)權(quán)利要求1所述的低功耗管理電路,其特征在于,
3.根據(jù)權(quán)利要求1所述的低功耗管理電路,其特征在于,
4.根據(jù)權(quán)利要求3所述的低功耗管理電路,其特征在于,還包括:
5.根據(jù)權(quán)利要求4所述的低功耗管理電路,其特征在于,
6.根據(jù)權(quán)利要求3所述的低功耗管理電路,其特征在于,
7.根據(jù)權(quán)利要求2至6任一項(xiàng)所述的低功耗管理電路,其特征在于,
8.一種低功耗管理方法,其特征在于,應(yīng)用于權(quán)利要求1至7任一項(xiàng)所述的低功耗管理電路,包括步驟:
9.根據(jù)權(quán)利要求8所述的低功耗管理方法,其特征在于,所述的通過所述電平觸發(fā)電路發(fā)送啟動指令至所述時鐘驅(qū)動電路之后,還包括:
10.一種電子設(shè)備,其特征在于,包括權(quán)利要求1至7任一項(xiàng)所述的低功耗管理電路。