Uart debug卡的制作方法
【技術(shù)領(lǐng)域】
[0001 ] 本實用新型涉及的是UART DEBUG卡。
【背景技術(shù)】
[0002]筆記本電腦新機(jī)種在不開機(jī)debug時,依據(jù)主板信號的時序來依次量測主板的信號,分析系統(tǒng)在開機(jī)自檢過程中在哪個階段無法繼續(xù)運行,用以縮小范圍查找出對應(yīng)的有問題的功能模塊。
[0003]現(xiàn)有技術(shù)依據(jù)主板時序逐一量測來排查縮小范圍,耗時較長,debug效率太差,且有些信號不易量測,造成排查困難,影響debug進(jìn)度。
【實用新型內(nèi)容】
[0004]本實用新型提出的是UARTDEBUG卡,其目的旨在克服現(xiàn)有技術(shù)存在的上述不足,實現(xiàn)debug過程中無需依次量測所有的主板信號,便可通過debug卡快速定位bug原因所在大概模塊,并通過APP直接顯示相關(guān)的信號或模塊。
[0005]本實用新型的技術(shù)解決方案:UARTDEBUG卡,其結(jié)構(gòu)包括總線收發(fā)器Ul和U2,USB轉(zhuǎn)UART接口模塊U3、低壓差線性穩(wěn)壓器U4、接線板連接器CNl、CN3、CN4和CN8,DIP開關(guān)SWl和SW2,其中總線收發(fā)器Ul的Al管腳通過電阻R2連接接線板連接器CNl的第4管腳,總線收發(fā)器Ul的A2管腳通過電阻R3連接接線板連接器CNl的第3管腳,總線收發(fā)器Ul的BI管腳連接USB轉(zhuǎn)UART接口模塊U3的RXD管腳,總線收發(fā)器Ul的B2管腳連接USB轉(zhuǎn)UART接口模塊U3的CTS#管腳;總線收發(fā)器U2的Al管腳通過電阻Rl連接接線板連接器CNl的第5管腳,總線收發(fā)器U2的A2管腳通過電阻R4連接接線板連接器CNl的第2管腳,總線收發(fā)器U2的BI管腳連接USB轉(zhuǎn)UART接口模塊U3的TXD管腳,總線收發(fā)器U2的B2管腳連接USB轉(zhuǎn)UART接口模塊U3的RTS#管腳;USB轉(zhuǎn)UART接口模塊U3的USBDP管腳通過電阻R5連接接線板連接器CN8的DP+管腳,USB轉(zhuǎn)UART接口模塊U3的DSBDM管腳通過電阻R6連接接線板連接器CN8DM-管腳。
[0006]優(yōu)選的,所述的低壓差線性穩(wěn)壓器U4的FB管腳分別通過電阻Rll與DIP開關(guān)SW2的a管腳連接和通過電阻R12與DIP開關(guān)SW2的c管腳連接。
[0007]優(yōu)選的,所述的接線板連接器CN3的第10管腳通過電阻R7與接線板連接器CM的第I管腳連接,接線板連接器CN3的第9管腳通過電阻R8與接線板連接器CM的第7管腳連接,接線板連接器CM的第2管腳連接DIP開關(guān)SWl的a管腳,接線板連接器CM的第4管腳連接DIP開關(guān)SWl的c管腳。
[0008]優(yōu)選的,所述的總線收發(fā)器Ul和U2為雙位雙供電電壓總線收發(fā)器。
[0009]本實用新型的優(yōu)點:快速有效的查找筆記本電腦新機(jī)種主板不開機(jī)或其它問題所在的大概模塊,縮短了查找時間,加快新機(jī)種debug進(jìn)度;縮短了研發(fā)周期,使新機(jī)種能盡快進(jìn)入下一階段。
【附圖說明】
[0010] 圖1為UART DEBUG卡的電路圖。
【具體實施方式】
[0011 ]下面結(jié)合實施例和【具體實施方式】對本實用新型作進(jìn)一步詳細(xì)的說明。
[0012]如圖1所示,UART DEBUG卡,其結(jié)構(gòu)包括總線收發(fā)器Ul和U2,USB轉(zhuǎn)UART接口模塊U3、低壓差線性穩(wěn)壓器U4、接線板連接器CN1、CN3、CN4和CN8,DIP開關(guān)SWl和SW2,其中總線收發(fā)器Ul的Al管腳通過電阻R2連接接線板連接器CNl的第4管腳,總線收發(fā)器Ul的A2管腳通過電阻R3連接接線板連接器CNl的第3管腳,總線收發(fā)器Ul的BI管腳連接USB轉(zhuǎn)UART接口模塊U3的RXD管腳,總線收發(fā)器Ul的B2管腳連接USB轉(zhuǎn)UART接口模塊U3的CTS#管腳;總線收發(fā)器U2的Al管腳通過電阻Rl連接接線板連接器CNl的第5管腳,總線收發(fā)器U2的A2管腳通過電阻R4連接接線板連接器CNl的第2管腳,總線收發(fā)器U2的BI管腳連接USB轉(zhuǎn)UART接口模塊U3的TXD管腳,總線收發(fā)器U2的B2管腳連接USB轉(zhuǎn)UART接口模塊U3的RTS#管腳;USB轉(zhuǎn)UART接口模塊U3的USBDP管腳通過電阻R5連接接線板連接器CN8的DP+管腳,USB轉(zhuǎn)UART接口模塊U3的DSBDM管腳通過電阻R6連接接線板連接器CN8DM-管腳。
[0013]所述的低壓差線性穩(wěn)壓器U4的FB管腳分別通過電阻Rll與DIP開關(guān)SW2的a管腳連接和通過電阻R12與DIP開關(guān)SW2的c管腳連接。
[0014]所述的接線板連接器CN3的第10管腳通過電阻R7與接線板連接器CM的第I管腳連接,接線板連接器CN3的第9管腳通過電阻R8與接線板連接器CM的第7管腳連接,接線板連接器CN4的第2管腳連接DIP開關(guān)SWl的a管腳,接線板連接器CN4的第4管腳連接DIP開關(guān)SWl的c管腳。
[0015]所述的總線收發(fā)器Ul和U2為雙位雙供電電壓總線收發(fā)器。
[0016]以上所述的僅是本實用新型的優(yōu)選實施方式,應(yīng)當(dāng)指出,對于本領(lǐng)域的普通技術(shù)人員來說,在不脫離本實用新型創(chuàng)造構(gòu)思的前提下,還可以做出若干變形和改進(jìn),這些都屬于本實用新型的保護(hù)范圍。
【主權(quán)項】
1.UARTDEBUG卡,其特征包括總線收發(fā)器Ul和U2,USB轉(zhuǎn)UART接口模塊U3、低壓差線性穩(wěn)壓器U4、接線板連接器CN1、CN3、CN4和CN8,DIP開關(guān)SWl和SW2,其中總線收發(fā)器Ul的Al管腳通過電阻R2連接接線板連接器CNl的第4管腳,總線收發(fā)器Ul的A2管腳通過電阻R3連接接線板連接器CNl的第3管腳,總線收發(fā)器Ul的BI管腳連接USB轉(zhuǎn)UART接口模塊U3的RXD管腳,總線收發(fā)器Ul的B2管腳連接USB轉(zhuǎn)UART接口模塊U3的CTS#管腳;總線收發(fā)器U2的Al管腳通過電阻Rl連接接線板連接器CNl的第5管腳,總線收發(fā)器U2的A2管腳通過電阻R4連接接線板連接器CNl的第2管腳,總線收發(fā)器U2的BI管腳連接USB轉(zhuǎn)UART接口模塊U3的TXD管腳,總線收發(fā)器U2的B2管腳連接USB轉(zhuǎn)UART接口模塊U3的RTS#管腳;USB轉(zhuǎn)UART接口模塊U3的USBDP管腳通過電阻R5連接接線板連接器CN8的DP+管腳,USB轉(zhuǎn)UART接口模塊U3的DSBDM管腳通過電阻R6連接接線板連接器CN8的DM-管腳。2.如權(quán)利要求1所述的UARTDEBUG卡,其特征是所述的低壓差線性穩(wěn)壓器U4的FB管腳分別通過電阻Rll與DIP開關(guān)SW2的a管腳連接和通過電阻R12與DIP開關(guān)SW2的c管腳連接。3.如權(quán)利要求1所述的UARTDEBUG卡,其特征是所述的接線板連接器CN3的第10管腳通過電阻R7與接線板連接器CM的第I管腳連接,接線板連接器CN3的第9管腳通過電阻R8與接線板連接器CM的第7管腳連接,接線板連接器CM的第2管腳連接DIP開關(guān)SWl的a管腳,接線板連接器CM的第4管腳連接DIP開關(guān)SWl的c管腳。4.如權(quán)利要求1所述的UARTDEBUG卡,其特征是所述的總線收發(fā)器Ul和U2為雙位雙供電電壓總線收發(fā)器。
【專利摘要】本實用新型是UART DEBUG卡,其結(jié)構(gòu)是總線收發(fā)器U1的A1管腳連接接線板連接器CN1的第4管腳,A2管腳連接第3管腳,B1管腳連接USB轉(zhuǎn)UART接口模塊U3的RXD管腳,B2管腳連接CTS#管腳;總線收發(fā)器U2的A1管腳連接接線板連接器CN1的第5管腳,A2管腳連接第2管腳,B1管腳連接USB轉(zhuǎn)UART接口模塊U3的TXD管腳,B2管腳連接RTS#管腳;USB轉(zhuǎn)UART接口模塊U3的USBDP管腳連接接線板連接器CN8的DP+管腳,DSBDM管腳連接DM-管腳。本實用新型的優(yōu)點:快速有效的查找筆記本電腦新機(jī)種主板不開機(jī)或其它問題所在的大概模塊,縮短了查找時間,加快新機(jī)種debug進(jìn)度;縮短了研發(fā)周期,使新機(jī)種能盡快進(jìn)入下一階段。
【IPC分類】G06F11/22
【公開號】CN205384603
【申請?zhí)枴緾N201521116546
【發(fā)明人】黃雪飛
【申請人】同方國際信息技術(shù)(蘇州)有限公司
【公開日】2016年7月13日
【申請日】2015年12月29日