專利名稱:一種gpio口模擬并行總線接口電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種電子電路,特別是涉及一種GPIO 口模擬并行總線的通信電路。
背景技術(shù):
一些ARM單片機(jī)本身不帶并行通信總線,但這種一些ARM單片機(jī)在某些適用場(chǎng)合又必須和一些并行總線接口的器件通信,直接給設(shè)計(jì)者帶了難題,要么更換ARM單片機(jī),要么更換外部器件,這樣的結(jié)果就使設(shè)計(jì)成本上升,設(shè)計(jì)周期延長(zhǎng)。
發(fā)明內(nèi)容本實(shí)用新型的目的是解決現(xiàn)有技術(shù)中部分不帶并行總線接口的CPU和并行總線接口的器件通信問題。為實(shí)現(xiàn)上述目的,本實(shí)用新型采用如下技術(shù)方案一種GPIO 口模擬并行總線接口電路,所述GPIO 口分為兩組數(shù)據(jù)口及控制口,所述GPIO 口與具有相同數(shù)量的數(shù)據(jù)口及控制口的同步采樣數(shù)據(jù)獲得系統(tǒng)連接。數(shù)據(jù)口應(yīng)選擇在同一端口的GPIO 口,這樣可減少數(shù)據(jù)讀取時(shí)間和軟件設(shè)計(jì)的復(fù)雜度。本實(shí)用新型與現(xiàn)有技術(shù)相比,具有如下優(yōu)點(diǎn)I、電路結(jié)構(gòu)簡(jiǎn)單明了。2、成本低,實(shí)用性強(qiáng)。3、操作時(shí)序可按照情況由軟件靈活設(shè)置。
圖I是本實(shí)用新型的電路結(jié)構(gòu)示意圖。
具體實(shí)施方式
以下結(jié)合附圖對(duì)本實(shí)用新型做進(jìn)一步的詳述一種GPIO 口模擬并行總線接口電路,所述GPIO 口分為兩組數(shù)據(jù)口及控制口,選擇CPUl的16個(gè)GPIO 口作為16位數(shù)據(jù)口,再選擇5個(gè)GPIO 口作為控制口的片選口、讀控制口、寫控制口、中斷控制口、啟動(dòng)命令口,將選擇的21個(gè)GPIO 口根據(jù)功能要求和同步采樣數(shù)據(jù)獲得系統(tǒng)2即MAX125的總線接口連接,操作時(shí)參照并行總線的操作時(shí)序操作即可實(shí)現(xiàn)并行總線通信功能。
權(quán)利要求1.一種GPIO 口模擬并行總線接口電路,其特征在于所述GPIO 口分為兩組數(shù)據(jù)口及控制口,所述GPIO 口與具有相同數(shù)量的數(shù)據(jù)口及控制口的同步采樣數(shù)據(jù)獲得系統(tǒng)連接。
2.根據(jù)權(quán)利要求I所述的GPIO口模擬并行總線接口電路,其特征在于與所述GPIO 口相連接的同步采樣數(shù)據(jù)獲得系統(tǒng)(2)為MAX125?!?br>
專利摘要本實(shí)用新型涉及一種電子電路,特別是涉及一種GPIO口模擬并行總線接口電路,所述GPIO口分為兩組數(shù)據(jù)口及控制口,所述GPIO口與具有相同數(shù)量的數(shù)據(jù)口及控制口的同步采樣數(shù)據(jù)獲得系統(tǒng)連接。本實(shí)用新型與現(xiàn)有技術(shù)相比,具有如下優(yōu)點(diǎn)1、電路結(jié)構(gòu)簡(jiǎn)單明了;2、成本低,實(shí)用性強(qiáng);3、操作時(shí)序可按照情況由軟件靈活設(shè)置。
文檔編號(hào)G06F13/38GK202720636SQ201220260530
公開日2013年2月6日 申請(qǐng)日期2012年6月5日 優(yōu)先權(quán)日2012年6月5日
發(fā)明者謝玉麟, 魏增光 申請(qǐng)人:江西康威電氣技術(shù)有限公司