電路板及用于電路板的電源管理系統(tǒng)的制作方法
【專利摘要】本發(fā)明公開了一種電路板及用于電路板的電源管理系統(tǒng),其包括:處理器,其包括核心電壓輸入端;和核心電壓回饋端;以及電壓調節(jié)裝置,其包括設定端,其上提供有固定參考電壓;檢測端,其連接至核心電壓回饋端,以檢測來自核心電壓回饋端的回饋核心電壓;和核心電壓輸出端,其連接至核心電壓輸入端,以向其提供核心電壓,其中,電壓調節(jié)裝置根據回饋核心電壓調節(jié)核心電壓,以使回饋核心電壓等于固定參考電壓,其中,處理器在核心電壓輸入端與核心電壓回饋端之間提供偏置電壓,使得偏置電壓等于處理器所需要的核心電壓與固定參考電壓之差。該電源管理系統(tǒng)將進行電壓調節(jié)的部分移至處理器中,從而降低了電路板的復雜度。
【專利說明】電路板及用于電路板的電源管理系統(tǒng)
【技術領域】
[0001 ] 本發(fā)明涉及電子設備【技術領域】,尤其涉及一種電路板及用于電路板的電源管理系統(tǒng)。
【背景技術】
[0002]在例如微機的電子設備的電路板中,經常會采用動態(tài)電壓頻率調整(DVFS)技術以改善系統(tǒng)性能,減小系統(tǒng)功率消耗。具體地,電路板中的處理器(例如圖形卡中的GPU)根據當前的負載預測下一時間段系統(tǒng)需要的性能,從而確定需要的頻率,并根據新的頻率計算新的電壓,通知電壓調節(jié)裝置,通過電壓調節(jié)裝置提供所需要的新的電壓至處理器。處理器自身就能實現(xiàn)頻率調節(jié),而電壓調節(jié)則需要通過處理器向電壓調節(jié)裝置提供與所需要的核心電壓相關的信號,而電壓調節(jié)裝置根據該信號提供核心電壓至處理器而實現(xiàn)。
[0003]具體地,以GPU為例,如圖1所示,GPU1’與電壓調節(jié)裝置2’通過并行總線或串行總線連接,通過總線連接實現(xiàn)向電壓調節(jié)裝置2’輸出與所需要的核心電壓相關的信號,電壓調節(jié)裝置中的參考電壓設定模塊26’接收該信號,將其轉換為GPU所需要的核心電壓Vn,并輸出給電壓調節(jié)裝置中的控制部24’??刂撇康脑O定端接收上述所需要的核心電壓Vn,同時控制部的檢測端接收GPU的核心電壓Vc以形成閉環(huán)控制。該控制部根據所需要的核心電壓Vn和檢測端接收的核心電壓Vc調節(jié)輸出電壓Vcc,直到核心電壓Vc等于所需要的核心電壓Vn。
[0004]由于處理器與電壓調節(jié)裝置之間需要有串行或并行總線連接,增加了電路板的復雜度。同時,總線通信的方式增大了對處理器的核心電壓的閉環(huán)調節(jié)的時間,影響系統(tǒng)的瞬變性能的改善。
[0005]因此,需要提供一種電路板及用于電路板的電源管理系統(tǒng),以解決上述問題。
【發(fā)明內容】
[0006]為解決上述技術問題,根據本發(fā)明的一個方面,提供了一種用于電路板的電源管理系統(tǒng),其包括:處理器,其包括核心電壓輸入端;和核心電壓回饋端;以及電壓調節(jié)裝置,其包括設定端,其上提供有固定參考電壓;檢測端,其連接至核心電壓回饋端,以檢測來自核心電壓回饋端的回饋核心電壓;和核心電壓輸出端,其連接至核心電壓輸入端,以向其提供核心電壓,其中,電壓調節(jié)裝置根據回饋核心電壓調節(jié)核心電壓,以使回饋核心電壓等于固定參考電壓,其中,處理器在核心電壓輸入端與核心電壓回饋端之間提供偏置電壓,使得偏置電壓等于處理器所需要的核心電壓與固定參考電壓之差。
[0007]進一步地,處理器包括電壓偏置電路,其中電壓偏置電路的兩個偏置電壓輸出端分別連接至核心電壓輸入端和核心電壓回饋端,以在其之間提供偏置電壓。
[0008]進一步地,電壓調節(jié)裝置中設有參考電壓電源,參考電壓電源的輸出端提供固定參考電壓至設定端。
[0009]進一步地,電壓調節(jié)裝置包括:控制部,設定端和檢測端分別連接至控制部,控制部根據固定參考電壓和回饋核心電壓輸出多路脈寬調制信號;以及多相電源產生電路,其與控制部連接,其中多相電源產生電路包括并聯(lián)的多相降壓式變換電路,每相降壓式變換電路接收一路脈寬調制信號;并且并聯(lián)的多相降壓式變換電路的公共輸出端形成核心電壓輸出端。
[0010]進一步地,核心電壓輸出端與地電位之間設有輸出電容。
[0011 ] 進一步地,處理器為圖形處理器、CPU或數字信號處理器。
[0012]進一步地,處理器確定處理器的負載,并根據負載確定處理器的所需要的核心電壓。
[0013]進一步地,核心電壓輸入端與核心電壓輸出端通過銅線連接;并且核心電壓回饋端與檢測端通過銅線連接。
[0014]進一步地,電壓調節(jié)裝置在回饋核心電壓低于固定參考電壓時,增大核心電壓,并在回饋核心電壓高于固定參考電壓時,減小核心電壓。
[0015]根據本發(fā)明的另一個方面,提供了一種電路板,包括電源管理系統(tǒng),述電源管理系統(tǒng)包括:處理器,其包括核心電壓輸入端;和核心電壓回饋端;以及電壓調節(jié)裝置,其包括設定端,其上提供有固定參考電壓;檢測端,其連接至核心電壓回饋端,以檢測來自核心電壓回饋端的回饋核心電壓;和核心電壓輸出端,其連接至核心電壓輸入端,以向其提供核心電壓,其中,電壓調節(jié)裝置根據回饋核心電壓調節(jié)核心電壓,以使回饋核心電壓等于固定參考電壓,其中,處理器在核心電壓輸入端與核心電壓回饋端之間提供偏置電壓,使得偏置電壓等于處理器所需要的核心電壓與固定參考電壓之差。
[0016]進一步地,處理器包括電壓偏置電路,其中電壓偏置電路的兩個偏置電壓輸出端分別連接至核心電壓輸入端和核心電壓回饋端,以在其之間提供偏置電壓。
[0017]進一步地,電壓調節(jié)裝置中設有參考電壓電源,參考電壓電源的輸出端提供固定參考電壓至設定端。
[0018]進一步地,電壓調節(jié)裝置包括:控制部,設定端和檢測端分別連接至控制部,控制部根據固定參考電壓和回饋核心電壓輸出多路脈寬調制信號;以及多相電源產生電路,其與控制部連接,其中多相電源產生電路包括并聯(lián)的多相降壓式變換電路,每相降壓式變換電路接收一路脈寬調制信號;并且并聯(lián)的多相降壓式變換電路的公共輸出端形成核心電壓輸出端。
[0019]進一步地,核心電壓輸出端與地電位之間設有輸出電容。
[0020]進一步地,處理器為圖形處理器、CPU或數字信號處理器。
[0021]進一步地,處理器確定處理器的負載,并根據負載確定處理器的所需要的核心電壓。
[0022]進一步地,核心電壓輸入端與核心電壓輸出端通過銅線連接;并且核心電壓回饋端與檢測端通過銅線連接。
[0023]進一步地,電壓調節(jié)裝置在回饋核心電壓高于固定參考電壓時,減小核心電壓,并在回饋核心電壓低于固定參考電壓時,增大核心電壓。
[0024]進一步地,電路板為圖形卡。
[0025]本發(fā)明具有以下技術效果:
[0026]本發(fā)明的用于電路板的電源管理系統(tǒng)中,在電壓調節(jié)裝置的設定端上提供固定參考電壓而非所需要的核心電壓;同時處理器中設置有核心電壓輸入端和核心電壓回饋端,該核心電壓回饋端連接至電壓調節(jié)裝置的檢測端。處理器在核心電壓輸入端與核心電壓回饋端之間提供偏置電壓,使得偏置電壓等于處理器所需要的核心電壓與固定參考電壓之差。同時,電壓調節(jié)裝置一直以固定參考電壓為目標值且以核心電壓回饋端的回饋核心電壓為檢測值而調節(jié)其核心電壓輸出端的輸出電壓,從而調節(jié)向處理器的核心電壓輸入端處的核心電壓。
[0027]這樣,當需要的核心電壓等于固定參考電壓時,將偏置電壓調為0V,電壓調節(jié)裝置調節(jié)輸出電壓(從而調節(jié)處理器的核心電壓輸入端的核心電壓),直至檢測到的回饋核心電壓等于固定參考電壓。當需要升高核心電壓時,處理器調節(jié)偏置電壓,使偏置電壓等于處理器所需要的核心電壓與固定參考電壓之差,則回饋核心電壓降低(降低量為所需要的核心電壓與固定參考電壓之差),這時,電壓調節(jié)裝置則會由于回饋核心電壓的降低而升高輸出電壓,從而使核心電壓升高,直到回饋核心電壓的升高量為所需要的核心電壓與固定參考電壓之差(此時核心電壓的升高量也為所需要的核心電壓與固定參考電壓之差),從而核心電壓達到所需要的核心電壓的值。同樣道理,當需要降低核心電壓時,通過上述方法調節(jié)偏置電壓,也能夠實現(xiàn)核心電壓達到所需要的核心電壓的值。
[0028]可以理解,通過在電壓調節(jié)裝置中的設定端提供固定參考電壓而非所需要的核心電壓,并根據所需要的核心電壓而在處理器中提供偏置電壓以促使電壓調節(jié)裝置輸出的核心電壓發(fā)生改變,本發(fā)明的電源管理系統(tǒng)將進行電壓調節(jié)的部分從電壓調節(jié)裝置中移至處理器中,從而避免了對處理器與電壓調節(jié)裝置之間的通信總線的要求,降低了電路板的復雜度。同時,由于處理器和電壓調節(jié)裝置之間無須總線通信,大大降低了對處理器的核心電壓的閉環(huán)調節(jié)的時間,改善了系統(tǒng)的瞬變性能。
[0029]在
【發(fā)明內容】
部分中引入了一系列簡化形式的概念,這將在【具體實施方式】部分中進一步詳細說明。本
【發(fā)明內容】
部分并不意味著要試圖限定出所要求保護的技術方案的關鍵特征和必要技術特征,更不意味著試圖確定所要求保護的技術方案的保護范圍。
[0030]以下結合附圖,詳細說明本發(fā)明的優(yōu)點和特征。
【專利附圖】
【附圖說明】
[0031]本發(fā)明的下列附圖在此作為本發(fā)明的一部分用于理解本發(fā)明。附圖中示出了本發(fā)明的實施例及其描述,用來解釋本發(fā)明的原理。在附圖中,
[0032]圖1是現(xiàn)有技術中的用于電路板的電源管理系統(tǒng)的連接關系示意圖;以及
[0033]圖2是根據本發(fā)明的實施例的用于電路板的電源管理系統(tǒng)的連接關系示意圖。
【具體實施方式】
[0034]現(xiàn)在,將更為詳細地描述本發(fā)明的優(yōu)選實施方式,其示例在附圖中示出。本領域普通技術人員應認識到,下面的描述僅僅是示例性的而并非意圖進行任何方式的限定。
[0035]為了徹底了解本發(fā)明,將在下列的描述中提出詳細的結構和連接關系。顯然,本發(fā)明的施行并不限定于本領域的技術人員所熟習的特殊細節(jié)。本發(fā)明的較佳實施例詳細描述如下,然而除了這些詳細描述外,本發(fā)明還可以具有其他實施方式。
[0036]如圖2所示,根據本發(fā)明的實施例的用于電路板的電源管理系統(tǒng)包括處理器I和電壓調節(jié)裝置2。該處理器I包括核心電壓輸入端11和核心電壓回饋端12。該電壓調節(jié)裝置2包括設定端21、檢測端22和核心電壓輸出端23。在設定端21上提供有固定參考電壓Vf ;檢測端22連接至核心電壓回饋端12,以檢測來自核心電壓回饋端12的回饋核心電壓Vs ;核心電壓輸出端23連接至處理器I的核心電壓輸入端11,以向其提供核心電壓Vc(該核心電壓輸出端23處的輸出電壓Vcc與處理器I的核心電壓輸入端11處接收的核心電壓Vc由于連接線的電阻等因素影響而略有不同)。其中,電壓調節(jié)裝置2根據回饋核心電壓Ns調節(jié)輸出電壓Vcc,從而調節(jié)核心電壓Ne’以使回饋核心電壓Ns等于固定參考電壓Vf,也就是,電壓調節(jié)裝置2調節(jié)輸出電壓Vcc的值,從而調節(jié)核心電壓Vc的值,直到回饋核心電壓Vs等于固定參考電壓Vf時停止輸出電壓Vcc及核心電壓Vc的改變。電壓調節(jié)裝置2在回饋核心電壓Vs低于固定參考電壓Vf時,增大核心電壓Vc,并在回饋核心電壓Vs高于固定參考電壓Vf時,減小核心電壓Vc。處理器I在核心電壓輸入端11與核心電壓回饋端12之間提供偏置電壓Vo,使得該偏置電壓Vo等于處理器I所需要的核心電壓Vn與固定參考電壓Vf之差??梢岳斫?,回饋核心電壓Vs=Vc-Vo。
[0037]在本實施例的用于電路板的電源管理系統(tǒng)中,在電壓調節(jié)裝置2的設定端21上提供固定參考電壓Vf而非所需要的核心電壓,同時處理器I在核心電壓輸入端11與核心電壓回饋端12之間提供偏置電壓Vo,使得偏置電壓Vo等于處理器11所需要的核心電壓Vn與固定參考電壓Vf之差。同時,電壓調節(jié)裝置2 —直以固定參考電壓Vf為目標值且以核心電壓回饋端12的回饋核心電壓Vs為檢測值而調節(jié)其核心電壓輸出端23的輸出電壓Vcc,從而調節(jié)處理器I的核心電壓輸入端11處的核心電壓Ne。
[0038]這樣,當需要的核心電壓Vn等于固定參考電壓Vf時,將偏置電壓Vo調為OV (此時Vs=Vc,所以電壓調節(jié)裝置2的檢測端22接收到的電壓為核心電壓Vc),電壓調節(jié)裝置2調節(jié)輸出電壓Vcc(從而調節(jié)核心電壓Vc),直至檢測到的回饋核心電壓Vs等于固定參考電壓Vf (Vs=Vf)0當需要升高核心電壓Vc時,處理器I調節(jié)偏置電壓Vo,使偏置電壓Vo等于處理器I所需要的核心電壓Vn與固定參考電壓Vf之差(使Vo=Vn-Vf),從而回饋核心電壓Vs降低(降低量為所需要的核心電壓Vn與固定參考電壓Vf之差Vn-Vf )),這時,電壓調節(jié)裝置2則會由于回饋核心電壓Vf的降低而升高輸出電壓Vcc,從而使核心電壓Vc升高,直到回饋核心電壓Vs的升高量為Vn-Vf (此時核心電壓Vc的升高量也為Vn-Vf ),從而核心電壓Vc達到所需要的核心電壓Vn的值。同樣道理,當需要降低核心電壓Vc時,通過上述方法調節(jié)偏置電壓Vo,也能夠實現(xiàn)核心電壓Vc達到所需要的核心電壓Vn的值。
[0039]可以理解,通過在電壓調節(jié)裝置2中的設定端21提供固定參考電壓Vf而非所需要的核心電壓Vn,并根據所需要的核心電壓Vn而在處理器I中提供偏置電壓Vo以促使電壓調節(jié)裝置2的輸出電壓Vcc發(fā)生改變,從而改變核心電壓Vcc,本發(fā)明的電源管理系統(tǒng)將進行電壓調節(jié)的部分從電壓調節(jié)裝置2中移至處理器I中,從而避免了對處理器I與電壓調節(jié)裝置2之間的通信總線的要求,降低了電路板的復雜度。同時,由于處理器I和電壓調節(jié)裝置2之間無須總線通信,大大降低了對處理器I的核心電壓的閉環(huán)調節(jié)的時間,改善了系統(tǒng)的瞬變性能。
[0040]該偏置電壓No可以通過各種適合的方式施加,優(yōu)選地,本實施例中,處理器I包括電壓偏置電路13,該電壓偏置電路13的兩個偏置電壓輸出端分別連接至核心電壓輸入端11和核心電壓回饋端12,以在其之間提供偏置電壓Vo。處理器I通過控制偏置電路13的輸出電壓即可調節(jié)偏置電壓Vo。
[0041 ] 可以通過外部電源向電壓調節(jié)裝置2的設定端21提供固定參考電壓Vf。優(yōu)選地,本實施例中,在電壓調節(jié)裝置2中設有參考電壓電源26,該參考電壓電源26的輸出端提供固定參考電壓Vf至設定端21。
[0042]電壓調節(jié)裝置2可以采取任何能夠實現(xiàn)上述輸出電壓的功能的結構。優(yōu)選地,本實施例中,如圖2所示,電壓調節(jié)裝置2包括控制部24和多相電源產生電路25。其中,上述設定端21和檢測端22分別連接至控制部24,該控制部24根據來自設定端21的固定參考電壓Vf和來自檢測端22的回饋核心電壓Vs而輸出對應于輸出電壓Vcc的多路脈寬調制信號。該多相電源產生電路25與控制部24連接,其中多相電源產生電路包括并聯(lián)的多相降壓式變換電路,每相降壓式變換電路接收一路上述脈寬調制信號。并且并聯(lián)的多相降壓式變換電路的公共輸出端形成上述核心電壓輸出端23,以輸出上述輸出電壓Vcc。電壓調節(jié)裝置2的此結構簡單且輸出電壓穩(wěn)定。
[0043]更優(yōu)選地,在該核心電壓輸出端23與地電位之間設有輸出電容C,以對輸出電壓Vcc進行濾波,以使輸出電壓Vcc更精確。
[0044]本發(fā)明中提到的處理器I為圖形處理器,在實踐中,處理器I也可以為CPU或數字信號處理器等任何其他形式的適合的處理器。并且,處理器I確定處理器I的負載,并根據負載確定處理器I的所需要的核心電壓Vn。
[0045]另外,核心電壓輸入端11與核心電壓輸出端23之間、核心電壓回饋端12與檢測端22可以以任何合適的連接方式連接,優(yōu)選地,核心電壓輸入端11與核心電壓輸出端23通過銅線連接;并且核心電壓回饋端12與檢測端22通過銅線連接。
[0046]本發(fā)明還提供了一種電路板,該電路板可以包括上文所述的任何一種電源管理系統(tǒng),該電源管理系統(tǒng)中各個部件的性質、特點及其之間的連接關系見上文所述,在此不再贅述。
[0047]該電路板的電源管理系統(tǒng)將進行電壓調節(jié)的部分從電壓調節(jié)裝置2中移至處理器I中,從而避免了對處理器I與電壓調節(jié)裝置2之間的通信總線的要求,降低了電路板的復雜度。同時,由于處理器I和電壓調節(jié)裝置2之間無須總線通信,大大降低了對處理器I的核心電壓的閉環(huán)調節(jié)的時間,改善了系統(tǒng)的瞬變性能。
[0048]該電路板可以為包含上述電源管理系統(tǒng)的任何功能、類型的電路板,優(yōu)選地,本實施例中,該電路板為圖形卡。
[0049]本發(fā)明已經通過上述實施例進行了說明,但應當理解的是,上述實施例只是用于舉例和說明的目的,而非意在將本發(fā)明限制于所描述的實施例范圍內。此外本領域技術人員可以理解的是,本發(fā)明并不局限于上述實施例,根據本發(fā)明的教導還可以做出更多種的變型和修改,這些變型和修改均落在本發(fā)明所要求保護的范圍以內。本發(fā)明的保護范圍由附屬的權利要求書及其等效范圍所界定。
【權利要求】
1.一種用于電路板的電源管理系統(tǒng),包括: 處理器,其包括 核心電壓輸入端;和 核心電壓回饋端;以及 電壓調節(jié)裝置,其包括 設定端,其上提供有固定參考電壓; 檢測端,其連接至所述核心電壓回饋端,以檢測來自所述核心電壓回饋端的回饋核心電壓;和 核心電壓輸出端,其連接至所述核心電壓輸入端,以向其提供核心電壓, 其中,所述電壓調節(jié)裝置根據所述回饋核心電壓調節(jié)所述核心電壓,以使所述回饋核心電壓等于所述固定參考電壓, 其中,所述處理器在所述核心電壓輸入端與所述核心電壓回饋端之間提供偏置電壓,使得所述偏置電壓等于所述處理器所需要的核心電壓與所述固定參考電壓之差。
2.如權利要求1所述的電源管理系統(tǒng),其特征在于,所述處理器包括電壓偏置電路,其中 所述電壓偏置電路的兩個偏置電壓輸出端分別連接至所述核心電壓輸入端和所述核心電壓回饋端,以在其之間提供所述偏置電壓。
3.如權利要求1所述的電源管理系統(tǒng),其特征在于,所述電壓調節(jié)裝置中設有參考電壓電源,所述參考電壓電源的輸出端提供所述固定參考電壓至所述設定端。
4.如權利要求1所述的電源管理系統(tǒng),其特征在于,所述電壓調節(jié)裝置包括: 控制部,所述設定端和所述檢測端分別連接至所述控制部,所述控制部根據所述固定參考電壓和所述回饋核心電壓輸出多路脈寬調制信號;以及 多相電源產生電路,其與所述控制部連接,其中 所述多相電源產生電路包括并聯(lián)的多相降壓式變換電路,每相所述降壓式變換電路接收一路所述脈寬調制信號;并且 所述并聯(lián)的多相所述降壓式變換電路的公共輸出端形成所述核心電壓輸出端。
5.如權利要求4所述的電源管理系統(tǒng),其特征在于,所述核心電壓輸出端與地電位之間設有輸出電容。
6.如權利要求1所述的電源管理系統(tǒng),其特征在于,所述處理器為圖形處理器、CPU或數字信號處理器。
7.如權利要求1所述的電源管理系統(tǒng),其特征在于,所述處理器確定所述處理器的負載,并根據所述負載確定所述處理器的所述所需要的核心電壓。
8.如權利要求1所述的電源管理系統(tǒng),其特征在于, 所述核心電壓輸入端與所述核心電壓輸出端通過銅線連接;并且 所述核心電壓回饋端與所述檢測端通過銅線連接。
9.如權利要求1所述的電源管理系統(tǒng),其特征在于,所述電壓調節(jié)裝置在所述回饋核心電壓低于所述固定參考電壓時,增大所述核心電壓,并在所述回饋核心電壓高于所述固定參考電壓時,減小所述核心電壓。
10.一種電路板,包括電源管理系統(tǒng),所述電源管理系統(tǒng)包括:處理器,其包括 核心電壓輸入端;和 核心電壓回饋端;以及 電壓調節(jié)裝置,其包括 設定端,其上提供有固定參考電壓; 檢測端,其連接至所述核心電壓回饋端,以檢測來自所述核心電壓回饋端的回饋核心電壓;和 核心電壓輸出端,其連接至所述核心電壓輸入端,以向其提供核心電壓, 其中,所述電壓調節(jié)裝置根據所述回饋核心電壓調節(jié)所述核心電壓,以使所述回饋核心電壓等于所述固定參考電壓, 其中,所述處理器在所述核心電壓輸入端與所述核心電壓回饋端之間提供偏置電壓,使得所述偏置電壓等于所述處理器所需要的核心電壓與所述固定參考電壓之差。
11.如權利要求10所述的電路板,其特征在于,所述處理器包括電壓偏置電路,其中 所述電壓偏置電路的兩個偏置電壓輸出端分別連接至所述核心電壓輸入端和所述核心電壓回饋端,以在其之間提供所述偏置電壓。
12.如權利要求10所述的電路板,其特征在于,所述電壓調節(jié)裝置中設有參考電壓電源,所述參考電壓電源的輸出端提供所述固定參考電壓至所述設定端。
13.如權利要求10所述的電路板,其特征在于,所述電壓調節(jié)裝置包括: 控制部,所述設定端和所述檢測端分別連接至所述控制部,所述控制部根據所述固定參考電壓和所述回饋核心電壓輸出多路脈寬調制信號;以及多相電源產生電路,其與所述控制部連接,其中 所述多相電源產生電路包括并聯(lián)的多相降壓式變換電路,每相所述降壓式變換電路接收一路所述脈寬調制信號;并且 所述并聯(lián)的多相所述降壓式變換電路的公共輸出端形成所述核心電壓輸出端。
14.如權利要求13所述的電路板,其特征在于,所述核心電壓輸出端與地電位之間設有輸出電容。
15.如權利要求10所述的電路板,其特征在于,所述處理器為圖形處理器、CPU或數字信號處理器。
16.如權利要求10所述的電源管理系統(tǒng),其特征在于,所述處理器確定所述處理器的負載,并根據所述負載確定所述處理器的所述所需要的核心電壓。
17.如權利要求10所述的電路板,其特征在于, 所述核心電壓輸入端與所述核心電壓輸出端通過銅線連接;并且 所述核心電壓回饋端與所述檢測端通過銅線連接。
18.如權利要求10所述的電路板,其特征在于,所述電壓調節(jié)裝置在所述回饋核心電壓高于所述固定參考電壓時,減小所述核心電壓,并在所述回饋核心電壓低于所述固定參考電壓時,增大所述核心電壓。
19.如權利要求10所述的電路板,其特征在于,所述電路板為圖形卡。
【文檔編號】G06F1/26GK103809719SQ201210449242
【公開日】2014年5月21日 申請日期:2012年11月9日 優(yōu)先權日:2012年11月9日
【發(fā)明者】趙宇, 王飛, 孫翔 申請人:輝達公司