專利名稱:一種新型磁卡讀卡的電路結構的制作方法
技術領域:
本實用新型涉及一種新型磁卡讀卡的電路結構。
背景技術:
現(xiàn)有的磁卡讀卡過程中,由讀磁頭讀取兩磁道的弱三角波信號進行放大整形成F2F方波信號。在這過程中,磁卡讀卡信號的放大、整形的通常做法是讀取20-30mV的劃卡弱三角波信號,先經(jīng)過兩級運放,再經(jīng)過一個滯回比較器來實現(xiàn)。同時,讀卡過程還需采用一個電壓跟隨器提供參考電壓,這樣電路中必須設有4門運放電路,而且,外圍電路也十分復雜。所以現(xiàn)有的磁卡讀卡電路結構復雜,成本高。
發(fā)明內(nèi)容為了克服現(xiàn)有技術的不足,本實用新型的目的在于提供一種結構簡單且成本低的新型磁卡讀卡的電路結構。本實用新型一種新型磁卡讀卡的電路結構,其包括讀磁頭、放大濾波電路、延時電路、比較整形電路和處理器,所述讀磁頭的輸出端連接放大濾波電路的輸入端,放大濾波電路的輸出端連接延時電路的輸入端,延時電路的輸出端連接比較整形電路的輸入端,比較整形電路的輸出的連接處理器。所述放大濾波電路由U1A、電阻Rl和R2、電容Cl組成。所述比較整形電路由U1B、電阻R3和R4組成。本實用新型采用盡可能少的運放,實現(xiàn)磁卡讀卡信號的放大整形,無需高增益的第一級運放電路或AGC (自動增益控制)電路,就能實現(xiàn)各種卡速的磁卡信號放大整形,從而大大降低電路成本,以及簡化電路。本實用新型的優(yōu)點還包括I、低成本只需采用一個4道運算放大器即可實現(xiàn)將讀磁頭讀取的弱三角波信號的放大、整形;2、通用性本實用新型采用通用4道運放,即市面上最常見的PIN-TO-PIN運算放大器,當出現(xiàn)問題時,可直接替換。3、本實用新型電路結構的外圍器件少。
以下結合附圖
和具體實施方式
對本實用新型作進一步詳細的說明圖I是本實用新型一種新型磁卡讀卡的電路結構的結構示意圖;圖2是本實用新型具體電路圖。
具體實施方式
如圖I或圖2所示,本實用新型包括讀磁頭I、放大濾波電路2、延時電路3、比較整形電路4和處理器5,所述讀磁頭I的輸出端連接放大濾波電路2的輸入端,放大濾波電路2的輸出端連接延時電路3的輸入端,延時電路3的輸出端連接比較整形電路4的輸入端,比較整形電路4的輸出的連接處理器5。如圖2所示,所述放大濾波電路2由U1A、電阻Rl和R2、電容Cl組成。所述比較整形電路3由U1B、電阻R3和R4組成。本實用新型采用一個四門運算放大器,讀取兩個磁卡磁道的弱三角波信號,其中每個磁道只需要兩個運算放大器。讀磁頭I讀取每個磁道的弱三角波信號發(fā)送給放大濾波電路2,放大濾波電路2將接收的信號進行放大、濾波后發(fā)送給延遲電路3,延遲電路3將接 收的信號進行相位延遲并發(fā)送給比較整形電路4,比較整形電路4將接收的信號與未放大前的信號進行比較,從而實現(xiàn)整形,比較整形電路4再將整形好的信號送給處理器5進行降噪、解碼。
權利要求1.一種新型磁卡讀卡的電路結構,其特征在于其包括讀磁頭、放大濾波電路、延時電路、比較整形電路和處理器,所述讀磁頭的輸出端連接放大濾波電路的輸入端,放大濾波電路的輸出端連接延時電路的輸入端,延時電路的輸出端連接比較整形電路的輸入端,比較整形電路的輸出端連接處理器。
2.根據(jù)權利要求I所述的新型磁卡讀卡的電路結構,其特征在于所述放大濾波電路由運算放大器U1A、電阻Rl和R2、電容Cl組成。
3.根據(jù)權利要求I所述的新型磁卡讀卡的電路結構,其特征在于所述比較整形電路由運算放大器U1B、電阻R3和R4組成。
專利摘要本實用新型公開了一種新型磁卡讀卡的電路結構,其包括讀磁頭、放大濾波電路、延時電路、比較整形電路和處理器,所述讀磁頭的輸出端連接放大濾波電路的輸入端,放大濾波電路的輸出端連接延時電路的輸入端,延時電路的輸出端連接比較整形電路的輸入端,比較整形電路的輸出端連接處理器。本實用新型采用盡可能少的運放,實現(xiàn)磁卡讀卡信號的放大整形,無需高增益的第一級運放電路或AGC(自動增益控制)電路,就能實現(xiàn)各種卡速的磁卡信號放大整形,從而大大降低電路成本,以及簡化電路。本實用新型的還具有成本低、通用性和外圍電路少。
文檔編號G06K7/08GK202383709SQ20112054495
公開日2012年8月15日 申請日期2011年12月22日 優(yōu)先權日2011年12月22日
發(fā)明者林魁, 洪曉輝, 邱文忠 申請人:福建聯(lián)迪商用設備有限公司