專利名稱:一種共用二組dram的高速數(shù)據(jù)交換專用總線架構(gòu)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明用于IC設(shè)計(jì),提出了一種用于外掛二組或多組DRAM的系統(tǒng)芯片設(shè)計(jì),是一種共用二組DRAM的高速數(shù)據(jù)交換專用總線架構(gòu)。
背景技術(shù):
在傳統(tǒng)設(shè)計(jì)中,每組DRAM分別服務(wù)不同的子系統(tǒng),造成系統(tǒng)總帶寬的瓶頸和/或資源浪費(fèi)。本發(fā)明提出了一種多個(gè)高速子系統(tǒng)共用二組DRAM的設(shè)計(jì)方法,以充分運(yùn)用DRAM資源,避免總線擁擠。
發(fā)明內(nèi)容
在本發(fā)明中,每個(gè)DRAM控制器只需要提供一組端口,然后將此兩端口為兩個(gè)端 點(diǎn),與N個(gè)用戶總線的端口組成(N+2)多邊形,按邊線和對(duì)角線布雙向交換專用總線。注意這種連接允許在一個(gè)周期內(nèi)有多組傳輸,也可作平行傳輸。每個(gè)端口每周期接受一個(gè)輸入,完成最多N+1個(gè)輸出。
圖I是以兩組DRAM控制器和四個(gè)用戶的實(shí)例進(jìn)行證明,其中X與Y為存儲(chǔ)控制器A、B、C、D為四個(gè)高速設(shè)備用戶
具體實(shí)施例方式總線的控制可以用標(biāo)準(zhǔn)的Round Robin或類似算法實(shí)現(xiàn)。為了提高傳輸效率,降低布線難度,可以采用倍頻總線。
權(quán)利要求
1.一種IC的設(shè)計(jì)方法,用于外掛二組或多組DRAM的系統(tǒng)芯片設(shè)計(jì)。
2.一種符合專利要求I的IC設(shè)計(jì),其特征在于,多個(gè)高速子系統(tǒng)共用二組DRAM的設(shè)計(jì)方法,以充分運(yùn)用DRAM資源,避免總線擁擠。
3.一種符合專利要求I的IC設(shè)計(jì),其特征在于,每個(gè)DRAM控制器只需要提供一組端口,然后將此兩端口為兩個(gè)端點(diǎn),與N個(gè)用戶總線的端口組成(N+2)多邊形,按邊線和對(duì)角線布雙向交換專用總線。
4.一種符合專利要求I的IC設(shè)計(jì),其特征在于,這種連接允許在一個(gè)周期內(nèi)有多組傳輸,也可作平行傳輸;每個(gè)端口每周期接受一個(gè)輸入,完成最多N+1個(gè)輸出。
5.—種符合專利要求I的IC設(shè)計(jì),其特征在于,總線的控制可以用標(biāo)準(zhǔn)的Round Robin或類似算法實(shí)現(xiàn)。
6.一種符合專利要求I的IC設(shè)計(jì),其特征在于,為了提高傳輸效率,降低布線難度,可以采用倍頻總線。
全文摘要
本發(fā)明用于大吞吐量的IC設(shè)計(jì),提出了一種共用二組DRAM的高速數(shù)據(jù)交換專用總線架構(gòu),使DRAM資源能被多個(gè)子系統(tǒng)充分運(yùn)用,同時(shí)可避免總線擁擠。
文檔編號(hào)G06F13/16GK102779100SQ201110118749
公開日2012年11月14日 申請(qǐng)日期2011年5月9日 優(yōu)先權(quán)日2011年5月9日
發(fā)明者沈梅身 申請(qǐng)人:上海弘?yún)R電子科技有限公司