專利名稱:減少各存儲器插座之間的反射波干擾的系統(tǒng)及方法
技術(shù)領(lǐng)域:
本發(fā)明與計算機(jī)存儲器有關(guān),特別涉及一種用以減少各存儲器插座之間 的反射波干擾的系統(tǒng)及方法。
冃豕忟不
在計算機(jī)系統(tǒng)中,存儲器模塊是相當(dāng)重要的組件,用以負(fù)責(zé)在計算機(jī)運 作中將數(shù)據(jù)儲存的工作。通常在主機(jī)板上設(shè)有多個存儲器模塊,通過存儲器 插座與主機(jī)板電連接。以目前市面上常見的主機(jī)板而言,上面大多設(shè)有二個 以上的存儲器插座。然而,并非每個使用者都會用到如此多的存儲器模塊,
且對于一般的家用或個人電腦而言,僅僅一個512M的存儲器即可應(yīng)付大部 分的應(yīng)用軟件,因此,其它的存儲器插座往往是閑置的。
然而問題正是出在這些閑置的存儲器插座上。請參閱圖1,其為現(xiàn)有技 術(shù)的平面示意圖。其中,在電路板(圖未示)上設(shè)有三個存儲器插座,分別為 第一插座21、第二插座22以及第三插座23,而電路板上還設(shè)有一控制芯片 10,通過一并聯(lián)電路4,將第一插座21、第二插座22以及第三插座23與該 控制芯片10并聯(lián),為了說明方便,僅顯示存儲器其中一個針腳(pin)的聯(lián)機(jī)。
請再配合參閱圖2,為現(xiàn)有技術(shù)的側(cè)視圖。電路板l上設(shè)有一控制芯片 10,及數(shù)個存儲器插座,分別為第一插座21、第二插座22和第三插座23, 通過并聯(lián)電路4電連接。同時,各個插座上分別插設(shè)有第一存儲器模塊31、 第二存儲器模塊32和第三存儲器模塊33??刂菩酒?0通過接腳11與各個 存儲器模塊交換信號,信號方向SD是由控制芯片IO傳送到各個存儲器模塊。 就圖2而言,各個插座上都插設(shè)存儲器模塊的情形是沒有太大問題的,然而
當(dāng)其中 一個插座內(nèi)的存儲器模塊被拔除時,就會產(chǎn)生問題。
請參閱圖3,為現(xiàn)有技術(shù)將一存儲器模塊拔除后的側(cè)視圖,其中揭示了 在第三插座23上的第三存儲器模塊33巳被拔除。在該插座處沒有電子負(fù)載 用以消耗控制信號的電流的情形下,當(dāng)控制信號以信號方向SD傳遞到第三 插座23時,基于電子電路的原理,第三插座23將會把控制信號反彈而形成 一反射波RW,并以逆信號方向-SD傳遞到第一插座21與第二插座22。以現(xiàn) 有技術(shù)而言,由于存儲器的工作頻率提高很多,相對的電流的波長也相對變 得很短,而當(dāng)波長短到小于任兩個插座之間的并聯(lián)段40的銅箔的長度時, 反射波RW所造成的對原控制信號干擾的問題就會變得非常嚴(yán)重。
發(fā)明內(nèi)容
本發(fā)明的主要目的是針對上述現(xiàn)有技術(shù)中存在的反射波干擾的問題,提 供一種減少各存儲器插座之間的反射波干擾的系統(tǒng)及方法,以減少閑置存儲 器插槽的反射波,使反射波所造成的對原控制信號的干擾大幅減少。
為達(dá)到所述目的,本發(fā)明提供一種減少各存儲器插座之間的反射波干擾 的系統(tǒng)。所述系統(tǒng)包含一電路板;數(shù)個存儲器插座,電連接在該電路板上; 以及一并聯(lián)電路,設(shè)置于該電路板上,將所述存儲器插座并聯(lián),在該數(shù)個存 儲器插座間的并聯(lián)電路上設(shè)置有斷路裝置。
如上所述的系統(tǒng)中,該斷路裝置是一機(jī)械式開關(guān)。該機(jī)械式開關(guān)是一指 撥開關(guān)或按鈕開關(guān)。
如上所述的系統(tǒng)中,該斷路裝置是一電子式開關(guān)。該電子式開關(guān)由一計 算機(jī)內(nèi)的基本輸入/輸出系統(tǒng)的設(shè)定畫面控制,或者由一計算機(jī)系統(tǒng)控制。
如上所述的系統(tǒng)中,該斷路裝置是一個開設(shè)于該并聯(lián)電路上的斷路孔, 且該斷路裝置還包含一電連接片,插設(shè)在該斷路孔內(nèi),使該并聯(lián)電路恢復(fù)電 連接。
如上所述的系統(tǒng)中,該數(shù)個存儲器插座分別是第一插座與第二插座,該 斷路裝置位于該第一插座與該第二插座之間,該斷路裝置與該第一插座之間具有一第一距離,而該斷路裝置與該第二插座之間則具有一第二距離,其中 該第一距離小于該第二距離。
本發(fā)明的另一方案是提供一種減少各存儲器插座之間的反射波干擾的 方法,所述方法將未插入存儲器模塊及已插入存儲器模塊的各存儲器插座之 間的一并聯(lián)電路加以中斷。
如前所述的方法,其中是通過一個設(shè)置在該并聯(lián)電路上的一斷路裝置將 該并聯(lián)電路中斷。
如前所述的方法,其中該斷路裝置是一開關(guān)。
本發(fā)明的又一方案是提供一種減少各存儲器插座之間的反射波干擾的 方法,包含下列步驟(l)提供一電路板;(2)提供數(shù)個存儲器插座在該電路
板上;(3)提供一并聯(lián)電路在該電路板上,并通過該并聯(lián)電路使各存儲器插 座并聯(lián);(4)提供斷路裝置在該存儲器插座之間的該并聯(lián)電路上;以及(5)當(dāng) 該存儲器插座中插設(shè)有一存儲器模塊,而相鄰的該存儲器插座未插設(shè)有存儲 器模塊時,該存儲器插座之間的該斷路裝置即中斷該并聯(lián)電路的電連接。
如上所述的方法,其中該電路板還包含一控制芯片,而該數(shù)個存儲器插 座則包含一第一插座與一第二插座,且該第二插座遠(yuǎn)離該控制芯片,其中當(dāng) 僅有第一插座插設(shè)一存儲器時,才會使該斷路裝置將該并聯(lián)電路中斷。
本發(fā)明提供的減少各存儲器插座之間的反射波干擾的系統(tǒng)及方法,適用 于具有多個存儲器插座的電路板,尤其當(dāng)其中一插座插設(shè)有存儲器模塊而另 一插座未插設(shè)存儲器模塊時,可通過將斷路裝置設(shè)定為斷路,使得插設(shè)有存 儲器模塊的插座與斷路裝置兩者之間的導(dǎo)體的長度,相較于兩個插座間的整 個導(dǎo)體的長度縮短許多,因而減少了反射波所造成的對于原控制信號的干 擾。
圖1為現(xiàn)有技術(shù)的平面示意圖; 圖2為現(xiàn)有技術(shù)的側(cè)視圖3為現(xiàn)有技術(shù)將一存儲器模塊拔除后的側(cè)視圖;
圖4為本發(fā)明的一個實施例的側(cè)視圖5為本發(fā)明的一個實施例的平面示意圖6為本發(fā)明的另一實施例的側(cè)視圖7為本發(fā)明圖6實施例的應(yīng)用側(cè)視圖8為本發(fā)明斷路裝置的另一實施例示意圖;及
圖9為本發(fā)明的又一實施例示意圖。
具體實施例方式
請參閱圖4,其為本發(fā)明的側(cè)視圖。其中為了說明方便,僅就具有兩個 存儲器插座的電路板1作說明。在電路板1上設(shè)有一控制芯片10,以及兩個 存儲器插座,分別是第一插座21與第二插座22。電路板l上還設(shè)有一并聯(lián) 電路4,用以將控制芯片10與各個插座并聯(lián),且控制芯片10則通過接腳11 電連接并聯(lián)電路4。第一插座21與第二插座22之間具有一并聯(lián)段40,屬于 并聯(lián)電路4的一部分。在第一插座21上插設(shè)有一第一存儲器模塊31,而在 第二插座22上插設(shè)有一第二存儲器模塊32。
請繼續(xù)參閱圖4,本發(fā)明的重點即是在第一插座21與第二插座22之間 的并聯(lián)段40上,還設(shè)置一斷路裝置5,而在斷路裝置5左側(cè)與第一插座21 形成一第一距離D1,在右側(cè)與第二插座22形成一第二距離D2。由于原并聯(lián) 段40的長度是第一距離Dl加上第二距離D2,故第一距離Dl比并聯(lián)段40 原本的長度要短許多,因此斷路裝置5必然會造成反射波,但也就是由于斷 路裝置5與第一插座21之間的第一距離Dl要比并聯(lián)段40原本的長度短許 多,故與控制信號的波長較為接近,也因此反射波所造成的對于控制信號的 干擾問題減少許多。所以當(dāng)?shù)诙遄?2未插設(shè)第二存儲器模塊32時,就使 斷路裝置5設(shè)定在斷路狀態(tài),以避免或減緩反射波的問題。 一般而言,第一 距離Dl的長度以小于第二距離D2為佳,當(dāng)然,若第一距離Dl為零則幾乎 可以完全免除反射波的問題。 請參閱圖5,其為本發(fā)明的平面示意圖,其中所揭示的是三個存儲器插 座并聯(lián)的實施例。各存儲器插座分別為第一插座21、第二插座22以及第三 插座23,在第一插座21與第二插座22之間設(shè)有一第一斷路裝置51,而在 第二插座22與第三插座23之間則設(shè)有一第二斷路裝置52。在圖5中,第一 斷路裝置51具有一第一斷路孔510,而第二斷路裝置52則具有一第二斷路 孔520,這是以直接將線路斷開的方式將并聯(lián)電路4中斷。在圖5中,為了 說明方便,僅顯示存儲器其中一個針腳(pin)聯(lián)機(jī),但在實際應(yīng)用時就要把 每個存儲器的所有針腳(pin)的聯(lián)機(jī)都中斷。
請參閱圖6,其為本發(fā)明的另一實施例的側(cè)視圖,同時揭示了通路插片 的剖面圖。圖6可說是圖5的側(cè)視圖,在電路板1上設(shè)有一控制芯片10,以 及三個存儲器插座,分別是第一插座21、第二插座22與第三插座23。電路 板1上還設(shè)有一并聯(lián)電路4,用以將控制芯片IO與各個插座并聯(lián),且控制芯 片10通過接腳11電連接并聯(lián)電路4。此外,在第一插座21與第二插座22 之間設(shè)有一第一斷路裝置51 ,而在第二插座22與第三插座23之間則設(shè)有一 第二斷路裝置52。
請繼續(xù)參閱圖6,如圖所示,在電路板1上僅插設(shè)有兩個存儲器模塊, 各是第一存儲器模塊31設(shè)于第一插座21上,以及第二存儲器模塊32設(shè)于 第二插座22上。為了讓第一存儲器模塊31得以與第二存儲器模塊32并聯(lián), 在第一斷路裝置51上設(shè)置一通路插片50,其中具有一個導(dǎo)通其左右兩面的 導(dǎo)體部50a,因此當(dāng)通路插片50插入斷路裝置51內(nèi),即是使導(dǎo)體部50a位 于第一斷路孔510內(nèi),以通過導(dǎo)體部50a使其兩側(cè)的并聯(lián)段40的銅箔導(dǎo)通, 故第一存儲器模塊31得以與第二存儲器模塊32并聯(lián)。然而,因為第三插座 23是閑置的,所以為了改善因為附置的插座所造成的反射波的影響,將第二 斷路裝置52內(nèi)所搭配使用的通路插片50拔除,使第二斷路裝置52得以將 第二插座22與第三插座23之間的并聯(lián)段41斷路,也就是通過第二斷路孔 520直接斷開,這樣便可使反射波的干擾大為減少。
請參閱圖7,圖中的第三插座23插設(shè)有一第三存儲器模塊33,因此為
了讓第三存儲器模塊33發(fā)揮功效,通路插片50被插入第二斷路裝置52,因 此第三插座23得以與第二插座22及第一插座21并聯(lián)。
圖8為本發(fā)明斷路裝置的另一實施例示意圖。其中在電路板l(即主機(jī)板) 上設(shè)有兩個存儲器插座,分別是第一插座21與第二插座22,并通過一并聯(lián) 電路4使兩者與一控制芯片(圖未示)并聯(lián)。第一插座21通過一開關(guān)51a與 第二插座22并聯(lián)。當(dāng)?shù)诙遄?2未插設(shè)有存儲器模塊時,使開關(guān)51a呈現(xiàn) 斷路狀態(tài),如此也達(dá)到了本發(fā)明的目的。又開關(guān)51a在第一插座21上還有 一接點21a與開關(guān)51a接觸,如設(shè)計制造得當(dāng),使接點21a剛好就是插座上 用來跟存儲器模塊電連接的電子接點,那么圖4中所示的第一距離Dl則幾 乎等于零。當(dāng)然,若是以微致動器作為斷路裝置,則第一距離Dl可以更加
趨近為零。
在以上所揭示的各個實施例中,第一、二斷路裝置51、 52除了可以是 如同圖5所示的插槽狀構(gòu)造通過一通路插片控制斷路外,還可以使用機(jī)械式 開關(guān)或電子式開關(guān)。由于這些開關(guān)均已廣為人知,故在此不再贅述。又當(dāng)使 用電子式開關(guān)時,可以由該計算機(jī)內(nèi)的基本輸入/輸出系統(tǒng)(BIOS)的設(shè)定畫 面控制,或通過一計算機(jī)系統(tǒng)控制。只要開關(guān)能夠達(dá)到將插設(shè)有存儲器模塊 的插座與未插設(shè)存儲器模塊的插座之間的電連接中斷的功能,就可以解決本 發(fā)明的技術(shù)問題,并且等效于本發(fā)明解決反射波問題所采用的技術(shù)手段。
此外,就改善反射波的方法而言,本發(fā)明所提供的方法,即是將各存儲 器插座之間的一并聯(lián)電路加以中斷,而達(dá)到中斷效果的裝置則是之前所述的 斷路裝置。
請配合參閱圖4,詳細(xì)說明本發(fā)明所提供的減少各存儲器插座之間的反 射波干擾的方法。為了方便說明,在此使用兩個存儲器插槽為例。所述方法 包含下列步驟(l)提供一電路板l; (2)提供數(shù)個存儲器插座(21、 22)在該 電路板1上;(3)提供一并聯(lián)電路4在該電路板1上,并通過該并聯(lián)電路4 使各存儲器插座21、 22并聯(lián);(4)提供斷路裝置5在各存儲器插座21、 22 之間的該并聯(lián)電路4上;(5)當(dāng)該存儲器插座21、 22中的其中一個(通常是
接近控制芯片10的第一插座21)插設(shè)有一存儲器模塊31,而相鄰的另一個 存儲器插座(第二插座22)未插設(shè)存儲器模塊32時,該存儲器插座21、 22 之間的斷路裝置5即中斷并聯(lián)電路4的電連接。
換言之,上述圖4的電路板1包含一控制芯片10,而該二存儲器插座則 分別是一第一插座21與一第二插座22,且該第二插座22遠(yuǎn)離該控制芯片 10,其中當(dāng)僅有第一插座插21插設(shè)一存儲器31,而第二插座22未插設(shè)存儲 器32時,才會使該斷路裝置5將該并聯(lián)電路中斷。
圖9為本發(fā)明的又一實施例,為了說明方便,僅顯示存儲器其中一個針 腳(pin)聯(lián)機(jī)。運用于現(xiàn)有技術(shù)的雙通道存儲器,其存儲器插座21、 23和25 經(jīng)由并聯(lián)電路4a并聯(lián);而第二組存儲器插座22、 24和26經(jīng)由并聯(lián)電路4b 并聯(lián)。第一斷路裝置51設(shè)置在第一插座21旁且遠(yuǎn)離控制芯片10的一側(cè), 第二斷路裝置52設(shè)置在第二插座22旁且遠(yuǎn)離控制芯片10的一側(cè),第三斷 路裝置53設(shè)置在第三插座23旁且遠(yuǎn)離控制芯片10的一側(cè),第四斷路裝置 54設(shè)置在第四插座24旁且遠(yuǎn)離控制芯片10的一側(cè)。其中由于并聯(lián)電路4a 和并聯(lián)電路4b是不同的通道,故斷路裝置僅需如圖安排,即可達(dá)成前述的 功效。此外,由圖9所示的實施例可知,第一斷路裝置51是很自然的靠近 第一插座21而遠(yuǎn)離第三插座23,所以反射波的影響也較小,故以此類推其 它的斷路裝置也具有同等的效果。 .
綜上所述,本發(fā)明的效果在于將未插設(shè)存儲器的插座的反射波生成的問 題予以大幅度的改善,通過兩個插座之間設(shè)置一斷路裝置,在其中一插座插 設(shè)有存儲器模塊而另一插座未插設(shè)存儲器模塊的情形下,將此二插座中間的 斷路裝置設(shè)定為斷路,使得插設(shè)有存儲器模塊的插座與斷路裝置兩者之間的 導(dǎo)體的長度,相較于兩個插座間的整個導(dǎo)體的長度縮短許多,因而減少了反 射波所造成的對于原控制信號的干擾。
權(quán)利要求
1.一種減少各存儲器插座之間的反射波干擾的系統(tǒng),其特征在于,該系統(tǒng)包含一電路板;數(shù)個存儲器插座,電連接在該電路板上;以及一并聯(lián)電路,設(shè)置于該電路板上,將所述存儲器插座并聯(lián),在該數(shù)個存儲器插座間的并聯(lián)電路上設(shè)置有斷路裝置。
2. 如權(quán)利要求1所述的減少各存儲器插座之間的反射波干擾的系統(tǒng),其 特征在于該斷路裝置是一機(jī)械式開關(guān)。
3. 如權(quán)利要求2所述的減少各存儲器插座之間的反射波干擾的系統(tǒng),其 特征在于該機(jī)械式開關(guān)是一指撥開關(guān)或按鈕開關(guān)。
4. 如權(quán)利要求1所述的減少各存儲器插座之間的反射波千擾的系統(tǒng),其特征在于該斷路裝置是一電子式開關(guān)。
5. 如權(quán)利要求4所述的減少各存儲器插座之間的反射波干擾的系統(tǒng),其 特征在于該電子式開關(guān)由一計算機(jī)內(nèi)的基本輸入/輸出系統(tǒng)的設(shè)定畫面控制。
6. 如權(quán)利要求4所述的減少各存儲器插座之間的反射波千擾的系統(tǒng),其 特征在于該電子式開關(guān)由一計算機(jī)系統(tǒng)控制。
7. 如權(quán)利要求1所述的減少各存儲器插座之間的反射波干擾的系統(tǒng),其 特征在于該斷路裝置是一個開設(shè)在該并聯(lián)電路上的斷路孔。
8. 如權(quán)利要求7所述的減少各存儲器插座之間的反射波干擾的系統(tǒng),其特征在于還包含一電連接片,插設(shè)在該斷路孔內(nèi)。
9. 如權(quán)利要求1所述的減少各存儲器插座之間的反射波干擾的系統(tǒng),其特征在于該數(shù)個存儲器插座分別是第一插座與第二插座,該斷路裝置位于 該第一插座與該第二插座之間,該斷路裝置與該第一插座之間具有一第一距 離,而該斷路裝置與該第二插座之間則具有一第二距離,其中該第一距離小 于該第二距離。
10. —種減少各存儲器插座之間的反射波干擾的方法,其特征在子將 未插入存儲器模塊及已插入存儲器模塊的各存儲器插座之間的一并聯(lián)電路 加以斷路。
11. 如權(quán)利要求io所述的減少各存儲器插座之間的反射波干擾的方法,其特征在于是通過一個設(shè)置在該并聯(lián)電路上的一斷路裝置將該并聯(lián)電路中 斷。
12. 如權(quán)利要求11所述的減少各存儲器插座之間的反射波干擾的方法, 其特征在于該斷路裝置是一開關(guān)。
13. —種減少各存儲器插座之間的反射波干擾的方法,其特征在于,包 含下列步驟(1) 提供一電路板;(2) 提供數(shù)個存儲器插座在該電路板上;(3) 提供一并聯(lián)電路在該電路板上,并通過該并聯(lián)電路使各存儲器插座并聯(lián);(4) 提供斷路裝置在該存儲器插座之間的該并聯(lián)電路上;以及(5) 當(dāng)該存儲器插座中插設(shè)有一存儲器模塊,而相鄰的該存儲器插座未插 設(shè)有存儲器模塊時,該存儲器插座之間的該斷路裝置即中斷該并聯(lián)電路的電 連接。
14. 如權(quán)利要求13所述的減少各存儲器插座之間的反射波干擾的方法, 其特征在于該電路板還包含一控制芯片,而該數(shù)個存儲器插座則包含一第 一插座與一第二插座,且該第二插座遠(yuǎn)離該控制芯片,其中當(dāng)僅有第一插座 插設(shè)一存儲器時,才會使該斷路裝置將該并聯(lián)電路中斷。
15. 如權(quán)利要求14所述的減少各存儲器插座之間的反射波干擾的方法,其特征在于該斷路裝置是一機(jī)械式開關(guān)。
16. 如權(quán)利要求15所述的減少各存儲器插座之間的反射波干擾的方法, 其特征在于該機(jī)械式開關(guān)是一指撥開關(guān)或按鈕開關(guān)。
17. 如權(quán)利要求14所述的減少各存儲器插座之間的反射波干擾的方法, 其特征在于該斷路裝置是一電子式開關(guān)。
18. 如權(quán)利要求17所述的減少各存儲器插座之間的反射波干擾的方法, 其特征在于該電子式開關(guān)由一計算機(jī)內(nèi)的基本輸入/輸出系統(tǒng)的設(shè)定畫面控 制。
19. 如權(quán)利要求17所述的減少各存儲器插座之間的反射波干擾的方法, 其特征在于該電子式開關(guān)由一計算機(jī)系統(tǒng)控制。
20. 如權(quán)利要求14所述的減少各存儲器插座之間的反射波干擾的方法,其特征在于該斷路裝置是一個開設(shè)在該并聯(lián)電路上的斷路孔。
21. 如權(quán)利要求20所述的減少各存儲器插座之間的反射波干擾的方法,其特征在于還包含一電連接片,插設(shè)在該斷路孔內(nèi)。
全文摘要
本發(fā)明減少各存儲器插座之間的反射波干擾的系統(tǒng)及方法涉及一種用以減少各存儲器插座之間的反射波干擾的系統(tǒng)及方法,用以解決現(xiàn)有技術(shù)中閑置的存儲器插座會把控制信號反彈而形成一反射波,對原控制信號造成干擾的問題。該系統(tǒng)是在兩個存儲器插座之間,設(shè)置一斷路裝置,用以控制這兩個存儲器插座是否電連接。而該方法是將各存儲器插座之間的一并聯(lián)電路加以中斷。利用本發(fā)明的減少各存儲器插座之間的反射波干擾的系統(tǒng)及方法可使反射波所造成的對原控制信號的干擾大幅減少。
文檔編號G06F1/00GK101097552SQ20061010014
公開日2008年1月2日 申請日期2006年6月30日 優(yōu)先權(quán)日2006年6月30日
發(fā)明者林火元 申請人:技嘉科技股份有限公司