一種繼電保護裝置信號數(shù)字復接接口硬件平臺的制作方法
【專利摘要】一種繼電保護裝置信號數(shù)字復接接口硬件平臺,包括FPGA模塊、分別與FPGA模塊連接的光收發(fā)模塊、E1接口模塊、64kbit/s接口模塊、人機接口模塊和時鐘管理模塊,所述FPGA模塊與光收發(fā)模塊連接組成收發(fā)一體的光模塊。本實用新型完成了光纖信號與E1接口信號、64kbit/s接口信號的轉(zhuǎn)換,同時提升了遠距離通信的實時性、可靠性,人性化的人機交互方式,可以及時的監(jiān)測設備的運行狀態(tài)。
【專利說明】一種繼電保護裝置信號數(shù)字復接接口硬件平臺
【技術(shù)領域】
[0001]本實用新型涉及繼電保護領域,特別涉及一種繼電保護裝置信號數(shù)字復接接口硬件平臺。
【背景技術(shù)】
[0002]當電力系統(tǒng)中的電力元件(如發(fā)電機、線路等)或電力系統(tǒng)本身發(fā)生了故障危及電力系統(tǒng)安全運行時,能夠向運行值班人員及時發(fā)出警告信號,或者直接向所控制的斷路器發(fā)出跳閘命令以終止這些事件發(fā)展的一種自動化措施和設備,稱為繼電保護裝置。繼電保護中,為了滿足遠距離數(shù)據(jù)傳輸?shù)男枨?,對繼電保護信號傳輸?shù)姆€(wěn)定性、可靠性及實時性都有很高的要求。
【發(fā)明內(nèi)容】
[0003]本發(fā)明解決的技術(shù)問題是提供一種繼電保護裝置信號數(shù)字復接接口硬件平臺,該硬件平臺完成了光纖信號與El接口信號、64kbit/s接口信號的轉(zhuǎn)換,進一步提升了通信的實時性、可靠性。
[0004]為解決上述技術(shù)問題,本發(fā)明通過以下技術(shù)方案實現(xiàn):
[0005]一種繼電保護裝置信號數(shù)字復接接口硬件平臺,包括FPGA模塊、分別與FPGA模塊連接的光收發(fā)模塊、El接口模塊、64kbit/s接口模塊、人機接口模塊和時鐘管理模塊,所述FPGA模塊與光收發(fā)模塊連接組成收發(fā)一體的光模塊。
[0006]進一步地,所述El接口模塊與FPGA模塊間連接有滿足ITU_G.703E1接口標準的
接口變壓器。
[0007]進一步地,所述64kbit/s接口模塊與FPGA模塊間連接有滿足ITU-G.70364kbit/s接口標準的接口變壓器。
[0008]進一步地,所述人機接口模塊包括指示燈、控制按鍵,所述指示燈、控制按鍵分別與FPGA模塊連接。
[0009]本實用新型的有益效果為:采用了高性能的FPGA不但完成了光纖信號與El接口信號、64kbit/s接口信號的轉(zhuǎn)換,同時提升了通信的實時性、可靠性,人性化的人機交互方式,可以及時的監(jiān)測設備的運行狀態(tài),而且設備還具有功耗低、智能化、可維護性強等優(yōu)點。
【專利附圖】
【附圖說明】
[0010]圖1為本實用型新的流程框圖。
【具體實施方式】
[0011]下面結(jié)合附圖和具體實施例對本實用新型的【具體實施方式】作進一步詳細的說明。
[0012]一種繼電保護裝置信號數(shù)字復接接口硬件平臺,包括FPGA模塊2、分別與FPGA模塊2連接的光收發(fā)模塊6、El接口模塊2、64kbit/s接口模塊4、人機接口模塊5和時鐘管理模塊1,所述FPGA模塊2與光收發(fā)模塊6連接組成收發(fā)一體的光模塊。FPGA模塊2實現(xiàn)了符合光模塊、El接口模塊3、64kbit/s接口模塊4的傳輸?shù)木€路碼的編解碼過程,并且完成了碼流信號的同步、組幀、控制選擇過程。時鐘管理模塊I提供高精度的時鐘信號,滿足FPGA模塊2對于時序的控制要求,人性化的人機接口模塊5方便用戶實時的監(jiān)測設備的運行情況,真正做到了遠距離數(shù)據(jù)傳輸對于通信可靠性要求高、實時性要求強等需求。
[0013]進一步地,所述El接口模塊3與FPGA模塊2間連接有滿足ITU-G.703E1接口標準的接口變壓器。
[0014]進一步地,所述64kbit/s接口模塊4與FPGA模塊2間連接有滿足ITU-G.70364kbit/s接口標準的接口變壓器。
[0015]進一步地,所述人機接口模塊5包括指示燈52、控制按鍵51,所述指示燈52、控制按鍵51分別與FPGA模塊2連接。
[0016]以上所述僅是本實用新型的優(yōu)選實施方式,應當指出,對于本【技術(shù)領域】的普通技術(shù)人員來說,在不脫離本實用新型原理的前提下,還可以對本實用新型進行若干改進,這些改進也落入本實用新型權(quán)利要求的保護范圍內(nèi)。
【權(quán)利要求】
1.一種繼電保護裝置信號數(shù)字復接接口硬件平臺,其特征在于:包括FPGA模塊(2)、分別與FPGA模塊連接的光收發(fā)模塊(6)、El接口模塊(3)、64kbit/s接口模塊(4)、人機接口模塊(5 )和時鐘管理模塊(I),所述FPGA模塊(2 )與光收發(fā)模塊(6 )連接組成收發(fā)一體的光模塊。
2.如權(quán)利要求1所述的一種繼電保護裝置信號數(shù)字復接接口硬件平臺,其特征在于:所述El接口模塊(3)與FPGA模塊(2)間連接有滿足ITU-G.703E1接口標準的接口變壓器。
3.如權(quán)利要求2所述的一種繼電保護裝置信號數(shù)字復接接口硬件平臺,其特征在于:所述64kbit/s接口模塊(4)與FPGA模塊(2)間連接有滿足ITU-G.70364kbit/s接口標準的接口變壓器。
4.如權(quán)利要求3所述的一種繼電保護裝置信號數(shù)字復接接口硬件平臺,其特征在于:所述人機接口模塊(5 )包括指示燈(52 )、控制按鍵(51),所述指示燈、控制按鍵分別與FPGA模塊(2)連接。
【文檔編號】G05B19/04GK203732903SQ201320833079
【公開日】2014年7月23日 申請日期:2013年12月17日 優(yōu)先權(quán)日:2013年12月17日
【發(fā)明者】張雪峰 申請人:成都瑞科電氣有限公司