一種輸出電壓控制電路的制作方法
【專利摘要】本發(fā)明公開了一種輸出電壓控制電路,通過輸入邏輯信號(hào)控制電路中兩個(gè)穩(wěn)壓芯片是否工作,以在不同情況下為系統(tǒng)提供不同的輸出電壓。實(shí)現(xiàn)在保證系統(tǒng)正常運(yùn)行的同時(shí),為系統(tǒng)節(jié)約電源電量。且電路結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)容易,可以較為準(zhǔn)確地控制輸出電壓的轉(zhuǎn)換。
【專利說明】—種輸出電壓控制電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及電路【技術(shù)領(lǐng)域】,尤其涉及一種輸出電壓控制電路。
【背景技術(shù)】
[0002]目前,隨著產(chǎn)品的日益更新,有效率的電源管理已成為電路設(shè)計(jì)的重要因素之一。
[0003]由于系統(tǒng)在不同工作狀態(tài)下,對(duì)電壓的需求是不同的。例如,當(dāng)需要處理大量數(shù)據(jù)的時(shí)候,使用幅度較高的電壓,當(dāng)計(jì)算量小,或者處于待機(jī)狀態(tài)下時(shí),可以使用幅度較低的電壓。
[0004]如果電源一直提供較高電壓,則可能造成電量的浪費(fèi)。如果一直提供較低電壓,則會(huì)影響系統(tǒng)運(yùn)行,無法進(jìn)行大規(guī)模運(yùn)算處理。
[0005]因此,現(xiàn)今在電源效率的設(shè)計(jì)領(lǐng)域上,其中之一就是必須針對(duì)系統(tǒng)的不同工作情況提供不同的輸出電壓,以實(shí)現(xiàn)在保證系統(tǒng)正常運(yùn)行的同時(shí),為系統(tǒng)節(jié)約電源電量。
【發(fā)明內(nèi)容】
[0006]本發(fā)明實(shí)施例提供一種輸出電壓控制電路,用于實(shí)現(xiàn)在保證系統(tǒng)正常運(yùn)行的同時(shí),為系統(tǒng)節(jié)約電源電量。
[0007]—種輸出電壓控制電路,其特征在于,包括:第一電壓輸入端口(11)、第二電壓輸入端口(12)、邏輯輸入端口(13)及電壓輸出端口(14)、第一穩(wěn)壓芯片(15)、第二穩(wěn)壓芯片
(16)、第一邏輯控制電路(17)及第二邏輯控制電路(18);
[0008]所述第一穩(wěn)壓芯片(15)的第一端口與所述第一電壓輸入端口( 11)連接,所述第一穩(wěn)壓芯片(15)的第二端口與第一邏輯控制電路(17)的第五端口連接;所述第一穩(wěn)壓芯片(15)的第三端口與所述電壓輸出端口(14)連接;
[0009]所述第二穩(wěn)壓芯片(16)的第一端口與所述第二電壓輸入端口( 12)連接,所述第二穩(wěn)壓芯片(16)的第二端口與所述第二邏輯控制電路(18)的第四端口連接;所述第二穩(wěn)壓芯片(15)的第三端口與所述電壓輸出端口(14)連接;
[0010]所述第一邏輯控制電路(17)的第一端口與所述第一電壓輸入端口( 11)連接,所述第一邏輯控制電路(17)的第二端口與所述第二電壓輸入端口( 12)連接,所述第一邏輯控制電路(17)的第三端口與所述邏輯輸入端口( 13)連接,所述第一邏輯控制電路(17)的第四端口接地;所述第一邏輯控制電路(17)的第五端口與所述第二邏輯控制電路(18)的
第二端口連接;
[0011 ] 所述第二邏輯控制電路(18)的第一端口與第一電壓輸入端口( 11)連接,所述第二邏輯控制電路(18)的第三端口接地;
[0012]其中,所述第一邏輯控制電路(17),當(dāng)通過所述邏輯輸入端口(13)接收到第一邏輯控制信號(hào)時(shí),控制所述第一穩(wěn)壓芯片(15)導(dǎo)通并輸出電壓到所述電壓輸出端(14);當(dāng)通過所述邏輯輸入端口(13)接收到第二邏輯控制信號(hào)時(shí),通過第二邏輯電路(18)控制所述第二穩(wěn)壓芯片(16)導(dǎo)通并輸出電壓到所述電壓輸出端(14)。[0013]優(yōu)選地,所述第一邏輯控制電路(17)包括:第一電阻(171)、第二電阻(172)、第三電阻(173)和第一三極管(174);
[0014]所述第一電阻(171) —端與所述第一電壓輸入端口(11)連接,所述第一電阻(171)的另一端與所述第一邏輯控制電路(17)的第五端口連接;所述第二電阻(172)—端與所述邏輯輸入端口(13)連接,所述第二電阻(172)另一端與所述第一三極管(174)的基極連接;所述第三電阻(173)的一端與所述第二電壓輸入端(12)連接,另一端與所述邏輯輸入端口(13)連接;所述第一三極管(174)的集電極與所述第一邏輯控制電路(17)的第五端口連接,所述第一三極管(174)的發(fā)射極接地。
[0015]優(yōu)選地,所述第二邏輯控制電路(18)包括:第四電阻(181 )、第五電阻(182)和第二三極管(183);
[0016]所述第四電阻的一端(181)與所述第一電壓輸入端口(11)連接,所述第四電阻的另一端與所述第二穩(wěn)壓芯片(16)的第二端口連接;所述第五電阻(182)的一端與所述第一邏輯控制電路(17)的第五端口連接,所述第五電阻(182)的另一端與所述第二三極管(183)的基極連接;所述第二三極管(183)的集電極與所述第二穩(wěn)壓芯片(16)的第二端口連接,所述第二三極管(183)的發(fā)射極接地。
[0017]本實(shí)施例的輸出電壓控制電路,通過輸入邏輯信號(hào)控制電路中兩個(gè)穩(wěn)壓芯片是否工作,以在不同情況下為系統(tǒng)提供不同的輸出電壓。實(shí)現(xiàn)在保證系統(tǒng)正常運(yùn)行的同時(shí),為系統(tǒng)節(jié)約電源電量。且電路結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)容易,可以較為準(zhǔn)確地控制輸出電壓的轉(zhuǎn)換。
[0018]本發(fā)明的其它特征和優(yōu)點(diǎn)將在隨后的說明書中闡述,并且,部分地從說明書中變得顯而易見,或者通過實(shí)施本發(fā)明而了解。本發(fā)明的目的和其他優(yōu)點(diǎn)可通過在所寫的說明書、權(quán)利要求書、以及附圖中所特別指出的結(jié)構(gòu)來實(shí)現(xiàn)和獲得。
[0019]下面通過附圖和實(shí)施例,對(duì)本發(fā)明的技術(shù)方案做進(jìn)一步的詳細(xì)描述。
【專利附圖】
【附圖說明】
[0020]附圖用來提供對(duì)本發(fā)明的進(jìn)一步理解,并且構(gòu)成說明書的一部分,與本發(fā)明的實(shí)施例一起用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的限制。在附圖中:
[0021]圖1為本發(fā)明實(shí)施例中輸出電壓控制電路的結(jié)構(gòu)示意圖;
[0022]圖2為本發(fā)明實(shí)施例中第一邏輯控制電路的電路結(jié)構(gòu)示意圖;
[0023]圖3為本發(fā)明實(shí)施例中第二邏輯控制電路的電路結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0024]以下結(jié)合附圖對(duì)本發(fā)明的優(yōu)選實(shí)施例進(jìn)行說明,應(yīng)當(dāng)理解,此處所描述的優(yōu)選實(shí)施例僅用于說明和解釋本發(fā)明,并不用于限定本發(fā)明。
[0025]由于系統(tǒng)在不同工作狀態(tài)下,對(duì)電壓的需求是不同的。本發(fā)明提供一種可以簡(jiǎn)單、快速、準(zhǔn)確地實(shí)現(xiàn)對(duì)電源輸出電壓的轉(zhuǎn)換。
[0026]如圖1所示,本發(fā)明實(shí)施例的輸出電壓控制電路,包括:
[0027]第一電壓輸入端口 11、第二電壓輸入端口 12、邏輯輸入端口 13及電壓輸出端口14、第一穩(wěn)壓芯片15、第二穩(wěn)壓芯片16、第一邏輯控制電路17及第二邏輯控制電路18。
[0028]第一穩(wěn)壓芯片15的第一端口 P51與第一電壓輸入端口 11連接,第一穩(wěn)壓芯片15的第二端口 P52與第一邏輯控制電路17的第五端口 P75連接;第一穩(wěn)壓芯片15的第三端口 P53與電壓輸出端口 14連接。
[0029]第二穩(wěn)壓芯片16的第一端口 P61與第二電壓輸入端口 12連接,第二穩(wěn)壓芯片16的第二端口 P62與第二邏輯控制電路18的第四端口 P84連接;第二穩(wěn)壓芯片15的第三端口 P63與電壓輸出端口 14連接。
[0030]第一邏輯控制電路17的第一端口 P71與第一電壓輸入端口 11連接,第一邏輯控制電路17的第二端口 P72與第二電壓輸入端口 12連接,第一邏輯控制電路17的第三端口P73與邏輯輸入端口 13連接,第一邏輯控制電路17的第四端口 P74接地;第一邏輯控制電路17的第五端口 P75與第二邏輯控制電路18的第二端口 P82連接。
[0031]第二邏輯控制電路18的第一端口 P81與第一電壓輸入端口 11連接,第二邏輯控制電路18的第三端口 P83接地。
[0032]其中,第一邏輯控制電路17,當(dāng)通過邏輯輸入端口 13接收到第一邏輯控制信號(hào)時(shí),控制第一穩(wěn)壓芯片15導(dǎo)通并輸出電壓到電壓輸出端14 ;當(dāng)通過邏輯輸入端口 13接收到第二邏輯控制信號(hào)時(shí),通過第二邏輯控制電路18控制第二穩(wěn)壓芯片16導(dǎo)通并輸出電壓到電壓輸出端14。
[0033]優(yōu)選地,如圖2所示,第一邏輯控制電路17包括:第一電阻171、第二電阻172、第三電阻173和第一三極管174。
[0034]第一電阻171 —端與第一電壓輸入端口 11連接,第一電阻171的另一端與第一邏輯控制電路17的第五端口連接;第二電阻172 —端與邏輯輸入端口 13連接,第二電阻172的另一端與第一三極管174的基極連接;第三電阻173的一端與第二電壓輸入端12連接,第三電阻173的另一端與邏輯輸入端口 13連接;第一三極管174的集電極與第一邏輯控制電路17的第五端口連接,第一三極管174的發(fā)射極接地。
[0035]優(yōu)選地,如圖3所示,第二邏輯控制電路18包括:第四電阻181、第五電阻182和第二三極管183。
[0036]第四電阻181的一端與第一電壓輸入端口 11連接,第四電阻181的另一端與第二穩(wěn)壓芯片16的第二端口連接;第五電阻182的一端與第一邏輯控制電路17的第五端口連接,第五電阻182另一端與第二三極管183的基極連接;第二三極管183的集電極與第二穩(wěn)壓芯片16的第二端口連接,第二三極管183的發(fā)射極接地。
[0037]以下對(duì)本發(fā)明實(shí)施例的輸出電壓控制電路的具體工作原理進(jìn)行說明。
[0038]在不同工作狀態(tài)下,系統(tǒng)對(duì)電壓的需求是不同的。系統(tǒng)可以工作在兩種電壓模式,
3.3V和5V,當(dāng)需要處理大量數(shù)據(jù)的時(shí)候,使用5V電壓,當(dāng)計(jì)算量小,或者處于待機(jī)狀態(tài)下時(shí),使用3.3V電壓。
[0039]設(shè)置邏輯控制信號(hào)為O或1,分別控制2個(gè)穩(wěn)壓芯片中的其中一個(gè)導(dǎo)通,提供相應(yīng)幅度的電壓。
[0040]本實(shí)施例中,第一電壓輸入端口 11輸入電壓為5V,第二電壓輸入端口 12輸入電壓為3.3V,邏輯輸入端口 13接收邏輯控制信號(hào)O或1,電壓輸出端口 14根據(jù)邏輯控制信號(hào)控制的結(jié)果輸出電壓。
[0041]如下表I所示,當(dāng)邏輯控制信號(hào)為0,相當(dāng)于在第一三極管基極提供一個(gè)低電平時(shí),第一三極管174開啟,第二三極管183閉合,使得第一穩(wěn)壓芯片15導(dǎo)通,第二穩(wěn)壓芯片16關(guān)閉,輸出電壓為5V。當(dāng)邏輯控制信號(hào)為1,相當(dāng)于在第一三極管基極提供一個(gè)高電平時(shí),第一三極管174閉合,第二三極管183開啟,使得第一穩(wěn)壓芯片15關(guān)閉,第二穩(wěn)壓芯片16導(dǎo)通,輸出電壓為3.3V。
[0042]表1
[0043]
【權(quán)利要求】
1.一種輸出電壓控制電路,其特征在于,包括:第一電壓輸入端口(11)、第二電壓輸入端口(12)、邏輯輸入端口(13)及電壓輸出端口(14)、第一穩(wěn)壓芯片(15)、第二穩(wěn)壓芯片(16)、第一邏輯控制電路(17)及第二邏輯控制電路(18); 所述第一穩(wěn)壓芯片(15)的第一端口與所述第一電壓輸入端口(11)連接,所述第一穩(wěn)壓芯片(15)的第二端口與第一邏輯控制電路(17)的第五端口連接;所述第一穩(wěn)壓芯片(15)的第三端口與所述電壓輸出端口(14)連接; 所述第二穩(wěn)壓芯片(16)的第一端口與所述第二電壓輸入端口( 12)連接,所述第二穩(wěn)壓芯片(16)的第二端口與所述第二邏輯控制電路(18)的第四端口連接;所述第二穩(wěn)壓芯片(15)的第三端口與所述電壓輸出端口(14)連接; 所述第一邏輯控制電路(17 )的第一端口與所述第一電壓輸入端口( 11)連接,所述第一邏輯控制電路(17)的第二端口與所述第二電壓輸入端口( 12)連接,所述第一邏輯控制電路(17)的第三端口與所述邏輯輸入端口(13)連接,所述第一邏輯控制電路(17)的第四端口接地;所述第一邏輯控制電路(17)的第五端口與所述第二邏輯控制電路(18)的第二端口連接; 所述第二邏輯控制電路(18)的第一端口與第一電壓輸入端口( 11)連接,所述第二邏輯控制電路(18)的第三端口接地; 其中,所述第一邏輯控制電路(17),當(dāng)通過所述邏輯輸入端口( 13)接收到第一邏輯控制信號(hào)時(shí),控制所述第一穩(wěn)壓芯片(15)導(dǎo)通并輸出電壓到所述電壓輸出端(14);當(dāng)通過所述邏輯輸入端口( 13)接收到第二邏輯控制信號(hào)時(shí),通過第二邏輯控制電路(18)控制所述第二穩(wěn)壓芯片(16)導(dǎo)通并輸出電壓到所述電壓輸出端(14)。
2.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述第一邏輯控制電路(17)包括:第一電阻(171)、第二電阻(172)、第三電阻(173)和第一三極管(174); 所述第一電阻(171) —端與所述第一電壓輸入端口(11)連接,所述第一電阻(171)的另一端與所述第一邏輯控制電路(17)的第五端口連接;所述第二電阻(172)—端與所述邏輯輸入端口( 13)連接,所述第二電阻(172)另一端與所述第一三極管(174)的基極連接;所述第三電阻(173)的一端與所述第二電壓輸入端(12)連接,另一端與所述邏輯輸入端口(13)連接;所述第一三極管(174)的集電極與所述第一邏輯控制電路(17)的第五端口連接,所述第一三極管(174)的發(fā)射極接地。
3.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述第二邏輯控制電路(18)包括:第四電阻(181 )、第五電阻(182)和第二三極管(183); 所述第四電阻的一端(181)與所述第一電壓輸入端口(11)連接,所述第四電阻(181)的另一端與所述第二穩(wěn)壓芯片(16)的第二端口連接;所述第五電阻(182)的一端與所述第一邏輯控制電路(17)的第五端口連接,所述第五電阻(182)的另一端與所述第二三極管(183)的基極連接;所述第二三極管(183)的集電極與所述第二穩(wěn)壓芯片(16)的第二端口連接,所述第二三極管(183)的發(fā)射極接地。
【文檔編號(hào)】G05F1/46GK103488222SQ201310404696
【公開日】2014年1月1日 申請(qǐng)日期:2013年9月6日 優(yōu)先權(quán)日:2013年9月6日
【發(fā)明者】王羽 申請(qǐng)人:天脈聚源(北京)傳媒科技有限公司