亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

基于TMS320F280x系列的數(shù)字信號處理器供電電路的制作方法

文檔序號:6285099閱讀:478來源:國知局
專利名稱:基于TMS320F280x系列的數(shù)字信號處理器供電電路的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及適于德州儀器(Texas Instrument)公司(以下簡稱TI公司)TMS320F280X系列的數(shù)字信號處理器(DSP)的上電電路系統(tǒng)。
背景技術(shù)
數(shù)字信號處理器(Digital Signal Processing, DSP)自20世紀(jì)80年代i延生以來,在短短二十幾年內(nèi)得以飛速發(fā)展,其應(yīng)用已經(jīng)深入到通信、航空航天、雷達、工業(yè)控制、網(wǎng)絡(luò)及家電各個領(lǐng)域。美國TI公司是世界上最大的DSP供應(yīng)商,其產(chǎn)品占世界市場的44%以上。TI公司推出的TMS320系列是目前世界上最有影響的主流DSP產(chǎn)品。
TMS320C280X是TI公司最新推出的32位定點DSP芯片。為了倡導(dǎo)綠色節(jié)能降耗,TMS320C280X DSP芯片設(shè)計師們將280X內(nèi)部的核電壓降到了 1. 8V,與片內(nèi)外圍設(shè)備所需的+3. 3V區(qū)分了開來。
如此一來,TI公司的TMS320F280X系列DSP工作時就需要有+3. 3V和+l. 8V兩路電源。280X系列芯片的用戶手冊要求為了保證280X芯片上電時可靠工作,核電壓要先于片內(nèi)外設(shè)電壓建立,即上電時要求+1. 8V電源先于+3. 3V電源建立。
發(fā)明內(nèi)容
本發(fā)明提供一種簡潔、有效的電路拓撲結(jié)構(gòu),專門滿足這種電源建立順序。
3生成+1.8V和+3.3V兩組電源,并使+1.8V先于+3.3V建立。這種電路拓撲從控制+3.3V電源的建立時間入手,確保+3.3V建立的時間晚于+1.8V。具體的控制過程是先讓TMS320C280XDSP芯片的內(nèi)核電壓+1.8V可靠建立,保證DSP內(nèi)核穩(wěn)定運行;然后再建立管理片內(nèi)外圍設(shè)備的+3.3V電源,使DSP芯片所有管腳的工作狀態(tài)穩(wěn)定可靠不誤動作,只有這樣才能達到TMS320C280X DSP芯片正常穩(wěn)定運作的要求。如果不是按照這樣嚴(yán)格的上電順序,TMS320C280X DSP芯片就有可能會出現(xiàn)上電后工作異?;蚬苣_誤動作等狀況。
一種數(shù)字信號處理器供電電路,包括第一電源電路及第二電源電路,其中第一電源電路及第二電源電路為數(shù)字信號處理器提供兩路不同工作電源電壓,其特征在于:在數(shù)字信號處理器上電時,第一電源電路首先為數(shù)字信號處理器供電,通過第二電源電路內(nèi)的延時電路延遲一段時間后,第二電源電路再為數(shù)字信號處理器供電。
第一電源電路為+ 1. 8V電源電路,第二電源電路為+ 3. 3V電源電路。
數(shù)字信號處理器為TMS320F280X系列DSP芯片。
延時電路為電阻和電容構(gòu)成的電路。
第一電源電路和第二電源電路的電源由同一個+ 5V的電源生成。
第一電源電路中,輸入+5V電源連到1117-1. 8V穩(wěn)壓器的3腳,即VCC輸入腳;+1.8V電源電路連到1117-1.8V穩(wěn)壓器的2腳,即0UT輸出腳,1117-1.8V穩(wěn)壓器的l腳接地,EA1、 CA1是輸入+5V電源的平波和去耦電容,EA2、 CA2是輸出+1. 8V電源電路的平波和去耦電容。
第二電源電路中,+3. 3V電源由431穩(wěn)壓管配合一顆足夠功率和耐壓的三極管從+5V降壓生成。其中+5V連到Ql三極管的集電極,即C腳和Rl的一端,+3. 3V連到Q1三極管的發(fā)射極,即E腳,Ql三極管的基極,即B腳和431穩(wěn)壓管的K腳相連,431穩(wěn)壓管的A腳接電源地,Rl的另一端和R2的一端、Cl的一端相連,R2的另一端連Q1三極管的B腳,Cl的另一端連電源地。


圖1表示+1. 8V電源電路拓撲結(jié)構(gòu)。圖2表示+3. 3V電源電路拓撲結(jié)構(gòu)。圖3表示+1. 8V和+3. 3V電源建立先后波形圖。
具體實施方式
以下,結(jié)合附圖詳細地說明本發(fā)明的實施方式。
本發(fā)明中+1. 8V和+3. 3V電源由同一路+5V電源生成,圖1是+1. 8V電源電路拓撲結(jié)構(gòu);
圖中+1. 8V用一顆1117-1. 8V的三端穩(wěn)壓器生成。其中+5V連到1117-1. 8V穩(wěn)壓器的3腳(VCC輸入腳),+1. 8V連到1117-1. 8V穩(wěn)壓器的2腳(0UT輸出腳),1117-1.8V穩(wěn)壓器的1腳接地,其中EA1、 CA1是輸入+5V電源的平波和去耦電容,EA2、 CA2是輸出+1.8V電源的平波和去耦電容。
三端穩(wěn)壓器是一種將較高電壓轉(zhuǎn)換成所需的較低電壓,并有一定帶載能力的穩(wěn)壓器,結(jié)構(gòu)簡單,只有輸入、輸出、參考地三個引腳。此1117的輸入電壓范圍最大能到+20V,輸出能力有800mA lA,完全能滿足TMS320C280X DSP核電源工作需要。
1117-1.8V三端穩(wěn)壓器電源建立時間基本上是不可控的,主要取決于+5V電
源本身建立的時間。
圖2, +3. 3V電源由431穩(wěn)壓管配合一顆足夠功率和耐壓的三極管從+5V降 壓生成。其中+5V連到Ql三極管的C腳(集電極)和Rl的一端,+3. 3V連到Ql 三極管的E腳(發(fā)射極),Q1三極管的B腳(基極)和431穩(wěn)壓管的K腳相連, 431穩(wěn)壓管的A腳接電源地,Rl的另一端和R2的一端、Cl的一端相連,R2的 另一端連Q1三極管的B腳,Cl的另一端連電源地。
431名為三端可控并聯(lián)穩(wěn)壓二極管,它跟三極管及其余電子元件配合可生成出所 需要的+3. 3V電源。431的R腳輸出一個電壓基準(zhǔn)+2. 5V,改變R3和R4的取值 可以調(diào)整輸出的電壓值。El、 C2是輸入+5V電源的平波和去耦電容,E2、 C4是 輸出+3. 3V電源的平波和去耦電容。
431的輸出電壓可控范圍最大能到+36V。
普通的431應(yīng)用電路并沒有Cl電容。但是由于TMS320C280X DSP芯片的特 殊要求,特別增加了C1電容。這就是本發(fā)明和普通電路的不同之處。
如圖2所示電路拓撲,Rl和Cl組成延時電路,匹配Rl、 Cl兩個器件的參 數(shù)值,就能達到控制+3. 3V電源建立時間的目的。Rl和Cl的乘積越大,延時的 時間就越長,+3. 3V建立的時間就越慢。
舉一實例,取RP330Q, Cl=luF,實測+1.8V和+3.3V電源建立先后波形如 圖3所示,從圖3中可以看出,+1. 8V電源從0V到完全建立時間為0. 8ms; +3. 3V 電源從0V到完全建立時間為3ms,比+1. 8V電源整整晚建立了 2. 2ms。由此就可以得到先建立+1.8V ,再建立+3.3V的效果。
本發(fā)明綜合了圖1、圖2兩個電路拓撲,最終滿足了TI公司280X系列芯片 關(guān)于上電時+1. 8V核電壓要先于+3. 3V片內(nèi)外設(shè)電壓建立的要求。
本發(fā)明不局限于上述實施形式,可以在本發(fā)明原則的基礎(chǔ)上進行變形,這
些變形仍屬于本發(fā)明的范圍。
權(quán)利要求1. 一種基于TMS32OF280x系列的數(shù)字信號處理器供電電路,包括第一電源電路及第二電源電路,其中第一電源電路及第二電源電路為數(shù)字信號處理器提供兩路不同工作電源電壓,其特征在于在數(shù)字信號處理器上電時,第一電源電路首先為數(shù)字信號處理器供電,通過第二電源電路內(nèi)的延時電路延遲一段時間后,第二電源電路再為數(shù)字信號處理器供電。
2. 根據(jù)權(quán)利要求1所述的供電電路,其特征在于,第一電源電路為+ 1.8V電源電路,第二電源電路為+ 3.3V電源電路。
3. 根據(jù)權(quán)利要求2所述的供電電路,其特征在于,數(shù)字信號處理器為TMS320F280X系列DSP芯片。
4. 根據(jù)權(quán)利要求1或2所述的供電電路,其特征在于,延時電路為電阻和電容構(gòu)成的電路。
5. 根據(jù)權(quán)利要求1或2或3所述的供電電路,其特征在于第一電源電路和第二電源電路的電源由同一個+ 5V的電源生成。
6. 根據(jù)權(quán)利要求2或3所述的供電電路,其特征在于第一電源電路中,輸入+5V電源連到1117-1. 8V穩(wěn)壓器的3腳,即VCC輸入腳;+1.8V電源電路連到1117-1. 8V穩(wěn)壓器的2腳,即OUT輸出腳,1117-1. 8V穩(wěn)壓器的1腳接地,EA1、CA1是輸入+5V電源的平波和去耦電容,EA2、 CA2是輸出+1. 8V電源電路的平波和去耦電容。
7. 根據(jù)權(quán)利要求2或3所述的供電電路,其特征在于第二電源電路中,+3. 3V電源由431穩(wěn)壓管配合一顆足夠功率和耐壓的三極管從+5V降壓生成,其中+5V連到Ql三極管的集電極,即C腳,和R1的一端,+3.3V連到Q1三極管的發(fā)射極,即E腳,Ql三極管的基極,即B腳和431穩(wěn)壓管的K腳相連,431穩(wěn)壓管的A腳接電源地,Rl的另一端和R2的一端、Cl的一端相連,R2的另一端連Q1三極管的B腳,Cl的另一端連電源地。
專利摘要本實用新型提供一種獨特的關(guān)于德州儀器(Texas Instrument)公司(以下簡稱“TI公司”)TMS320F280x系列的數(shù)字信號處理器供電電路拓撲結(jié)構(gòu)。TMS320F280x系列DSP工作時需要+3.3V和+1.8V兩路電源,為保證上電時DSP正常有序工作,TI公司的應(yīng)用文檔特別注明上電時要求+1.8V電源先于+3.3V電源建立。有鑒于此,在使用TMS320F280x系列數(shù)字信號處理器(DSP)時,就需要設(shè)計一種適合于這種特征的供電電路。本實用新型設(shè)計的電路拓撲從控制+3.3V電源的建立時間入手,確保+3.3V建立的時間晚于+1.8V,簡潔、有效的滿足了TMS320F280x系列DSP對電源的要求。
文檔編號G05F1/56GK201266331SQ20082012674
公開日2009年7月1日 申請日期2008年6月26日 優(yōu)先權(quán)日2008年6月26日
發(fā)明者龍 張, 戴天芳 申請人:北京北彥電子科技有限責(zé)任公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1