頻率測試電路的制作方法
【專利摘要】本發(fā)明提供一種頻率測試電路,用于對服務(wù)器的第一時鐘信號的第一時鐘頻率進(jìn)行測試,該頻率測試電路包括第一控制單元與第一計(jì)數(shù)單元,該第一控制單元工作于第二時鐘信號下,該第二時鐘信號具有第二時鐘頻率,該第一控制單元依據(jù)該第二時鐘信號輸出對應(yīng)的第一控制信號與第二控制信號至該第一計(jì)數(shù)單元,該第一計(jì)數(shù)單元接收該第一時鐘信號,并在第一控制信號的控制下開始對該第一時鐘信號的脈沖數(shù)量進(jìn)行計(jì)數(shù),在該第二控制信號的控制下停止計(jì)數(shù)并獲得計(jì)數(shù)結(jié)果,該計(jì)數(shù)結(jié)果表示該第一時鐘頻率。
【專利說明】頻率測試電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種頻率測試電路,尤其涉及一種用于測試服務(wù)器中處理器的時鐘信號的頻率。
【背景技術(shù)】
[0002]服務(wù)器工作的穩(wěn)定性是工程人員以及用戶較為關(guān)心的重點(diǎn),服務(wù)器中處理器的時鐘信號是整個服務(wù)器能否穩(wěn)定工作的關(guān)鍵。由此,處理器時鐘信號的頻率需要非常準(zhǔn)確。目前,工程人員通常采用示波器對時鐘信號進(jìn)行測試以獲得該時鐘信號的頻率,然而,示波器的價格通常較為昂貴,也不適應(yīng)于大批量的測試。
【發(fā)明內(nèi)容】
[0003]鑒于以上內(nèi)容,有必要提供一種結(jié)構(gòu)簡單、價格相對較低,并能夠準(zhǔn)確測試處理器時鐘信號頻率的測試電路。
[0004]一種頻率測試電路,用于對服務(wù)器的第一時鐘信號進(jìn)行測試,該第一時鐘信號具有第一時鐘頻率,該頻率測試電路包括第一控制單元與第一計(jì)數(shù)單元,該第一控制單元工作于第二時鐘信號下, 該第二時鐘信號具有第二時鐘頻率,該第一控制單元依據(jù)該第二時鐘信號輸出對應(yīng)的第一控制信號與第二控制信號至該第一計(jì)數(shù)單元,該第一計(jì)數(shù)單元接收該第一時鐘信號,并在第一控制信號的控制下開始對該第一時鐘信號的脈沖數(shù)量進(jìn)行計(jì)數(shù),在該第二控制信號的控制下停止計(jì)數(shù)并獲得計(jì)數(shù)結(jié)果,該計(jì)數(shù)結(jié)果為該第一時鐘頻率。
[0005]相較于現(xiàn)有技術(shù),該頻率測試電路的結(jié)構(gòu)簡單,可以大批量地應(yīng)用于生產(chǎn)線的產(chǎn)品頻率測試,價格相對較低。
【專利附圖】
【附圖說明】
[0006]圖1是本發(fā)明頻率測試電路一較佳實(shí)施方式的方框示意圖。
[0007]圖2是本發(fā)明頻率測試電路一時序圖。
[0008]圖3是本發(fā)明另一實(shí)施方式的頻率測試電路的電路示意圖。
[0009]主要元件符號說明
【權(quán)利要求】
1.一種頻率測試電路,用于對服務(wù)器的第一時鐘信號進(jìn)行測試,該第一時鐘信號具有第一時鐘頻率,該頻率測試電路包括第一控制單元與第一計(jì)數(shù)單元,該第一控制單元工作于第二時鐘信號下,該第二時鐘信號具有第二時鐘頻率,該第一控制單元依據(jù)該第二時鐘信號輸出對應(yīng)的第一控制信號與第二控制信號至該第一計(jì)數(shù)單元,該第一計(jì)數(shù)單元接收該第一時鐘信號,并在第一控制信號的控制下開始對該第一時鐘信號的脈沖數(shù)量進(jìn)行計(jì)數(shù),在該第二控制信號的控制下停止計(jì)數(shù)并獲得計(jì)數(shù)結(jié)果,該計(jì)數(shù)結(jié)果為該第一時鐘頻率。
2.根據(jù)權(quán)利要求1所述的頻率測試電路,其特征在于,該頻率測試電路還包括第一鎖存單元,該第一鎖存單元用于接收該第一計(jì)數(shù)單元的計(jì)數(shù)結(jié)果,并且在該第一計(jì)數(shù)單元完成計(jì)數(shù)后對該計(jì)數(shù)結(jié)果進(jìn)行鎖存。
3.根據(jù)權(quán)利要求2所述的頻率測試電路,其特征在于,該第一鎖存單元接收該第二控制信號,并且依據(jù)該第二控制信號對該計(jì)數(shù)結(jié)果進(jìn)行鎖存。
4.根據(jù)權(quán)利要求2所述的頻率測試電路,其特征在于,該頻率測試電路還包括第一比較單元,該第一比較單元用于接收該計(jì)數(shù)結(jié)果并且將該計(jì)數(shù)結(jié)果與預(yù)定值進(jìn)行比較,且依據(jù)比較結(jié)果輸出對應(yīng)的指示信號,該預(yù)定值表征該服務(wù)器穩(wěn)定工作的頻率值,當(dāng)該計(jì)數(shù)結(jié)果與該預(yù)定值相等,表示該第一時鐘信號能夠使得該服務(wù)器穩(wěn)定工作,當(dāng)該計(jì)數(shù)結(jié)果與第一預(yù)定值不相等,表示該第一時鐘信號不能夠使得該服務(wù)器穩(wěn)定工作。
5.根據(jù)權(quán)利要求1所述的頻率測試電路,其特征在于,該第一時鐘信號的第一時鐘頻率為32768Hz,該第二時鐘信號的第二時鐘頻率為IHz。
6.根據(jù)權(quán)利要求5所述的頻率測試電路,其特征在于,該第一計(jì)數(shù)單元包括第一子計(jì)數(shù)單元、第二子計(jì)數(shù)單元、第三子計(jì)數(shù)單元、第四子計(jì)數(shù)單元、第五子計(jì)數(shù)單元,該第一子計(jì)數(shù)單元接收該第一時鐘信號并且對該第一時鐘信號的脈沖數(shù)量進(jìn)行計(jì)數(shù),獲得第一計(jì)數(shù)值,以及判定該第一計(jì)數(shù)值是否等于十,當(dāng)該第一計(jì)數(shù)值等于十,該第一子計(jì)數(shù)單元的計(jì)數(shù)值清零,并輸出第一進(jìn)位信號至該第二子計(jì)數(shù)單元;` 該第二子計(jì)數(shù)單元接收該第一進(jìn)位信號,且每次在接收到該第一進(jìn)位信號時該第二子計(jì)數(shù)單元的計(jì)數(shù)值累計(jì)加一,獲得第二計(jì)數(shù)值,以及判定該第二計(jì)數(shù)值是否等于十,當(dāng)該第二計(jì)數(shù)值等于十,該第子二計(jì)數(shù)單元清零,并且輸出第二進(jìn)位信號至該第三子計(jì)數(shù)單元; 該第三子計(jì)數(shù)單元接收該第二進(jìn)位信號,且每次在接收到該第二進(jìn)位信號時計(jì)數(shù)值累計(jì)加一,獲得第三計(jì)數(shù)值,并且判定該第三計(jì)數(shù)值是否等于十,當(dāng)該第三計(jì)數(shù)值等于十,該第三子計(jì)數(shù)單元清零,并且輸出第三進(jìn)位信號至該第四子計(jì)數(shù)單元; 該第四子計(jì)數(shù)單元接收該第三進(jìn)位信號時,且每次在接收到該第三進(jìn)位信號時計(jì)數(shù)值累計(jì)加一,獲得第四計(jì)數(shù)值,以及判定該第四計(jì)數(shù)值是否等于十,當(dāng)該第四計(jì)數(shù)值等于十,該第四子計(jì)單元清零,并且輸出第四進(jìn)位信號至第五子計(jì)數(shù)單元; 該第五子計(jì)數(shù)單元接收該第四進(jìn)位信號,且每次接收到該第四進(jìn)位信號時,其計(jì)數(shù)值累計(jì)加一,獲得第五計(jì)數(shù)值; 當(dāng)該第一、二、三、四、五子計(jì)數(shù)單元接收到該第二控制信號時,均同時停止計(jì)數(shù),并且將該第一、二、三、四、五計(jì)數(shù)值作為該計(jì)數(shù)結(jié)果。
7.根據(jù)權(quán)利要求1-6任意一項(xiàng)所述的頻率測試電路,其特征在于,該頻率測試電路為復(fù)雜可編程邏輯器件。
8.根據(jù)權(quán)利要求1-6任意一項(xiàng)所述的頻率測試電路,其特征在于,該頻率測試電路還包括第一指示單元,該第一指示電路用于指示該第一計(jì)數(shù)單元的計(jì)數(shù)結(jié)果與該預(yù)定值是否相等,當(dāng)該計(jì)數(shù)結(jié)果與預(yù)定值不相等時,該第一指示電路進(jìn)行指示。
9.根據(jù)權(quán)利要求8所述的頻率測試電路,其特征在于,該第一指示電路包括電源端與發(fā)光二極管,該發(fā)光二極管電性連接于該第一比較單元與該電源端之間,該電源端用于接收電源信號。
10.根據(jù)權(quán)利要求9所述的頻率測試電路,其特征在于,該發(fā)光二極管的陰極電性連接于該第一比較單元,該發(fā)光二極管的陽極電性連接于該電源端,當(dāng)該計(jì)數(shù)結(jié)果與該預(yù)定值不相等時,該第一比較單元輸出低電位信號,該發(fā)光二極管導(dǎo)通并發(fā)光。
11.根據(jù)權(quán)利要求1所述的頻率測試電路,其特征在于,還包括一計(jì)數(shù)判定電路,該計(jì)數(shù)判定電路工作于一第三時鐘信號下,對該第一時鐘頻率進(jìn)行測試,獲得一測試結(jié)果,該第三時鐘信號的頻率與該第二時鐘頻率與相位相同,該計(jì)數(shù)判定單元進(jìn)一步判定該測試結(jié)果與該計(jì)數(shù)結(jié)果是否相同,當(dāng)該測試結(jié)果與該計(jì)數(shù)結(jié)果不同,該計(jì)數(shù)判定電路進(jìn)行指示。
12.根據(jù)權(quán)利要求11所述的頻率測試電路,其特征在于,該計(jì)數(shù)判定電路包括第二控制單元、第二計(jì)數(shù)單元、第二鎖存單元、第二比較單元以及第二指示單元,該第二控制單元用于接收該第三時鐘信號,依據(jù)該第三時鐘信號控制該第二計(jì)數(shù)單元對該第一時鐘頻率進(jìn)行測試,獲得該測試結(jié)果,該第二鎖存單元用于對該第二計(jì)數(shù)單元的該測試結(jié)果進(jìn)行鎖存并輸出,該比較單元接收該測試結(jié)果與該計(jì)數(shù)結(jié)果進(jìn)行比較,以判定該測試結(jié)果與該計(jì)數(shù)結(jié)果是否相同。
【文檔編號】G01R23/10GK103777075SQ201210412427
【公開日】2014年5月7日 申請日期:2012年10月25日 優(yōu)先權(quán)日:2012年10月25日
【發(fā)明者】龐瑋 申請人:鴻富錦精密工業(yè)(深圳)有限公司, 鴻海精密工業(yè)股份有限公司