一種像素電路及其驅動方法、顯示面板及顯示裝置的制造方法
【專利摘要】本發(fā)明描述了一種像素電路及其驅動方法、顯示面板和顯示裝置。其中像素電路包括,第一晶體管至第六晶體管、第一電容、第二電容以及發(fā)光元件;第一晶體管用于傳輸數據信號至第一節(jié)點;第二晶體管用于傳輸第一電源信號至第一節(jié)點;第三晶體管將來自第二晶體管的電信號傳輸至第三節(jié)點;第四晶體管用于傳輸第三節(jié)點的電位至第二節(jié)點;第五晶體管用于傳輸參考電壓至發(fā)光元件的陽極;第六晶體管用于傳輸第三節(jié)點的電位至發(fā)光元件的陽極;第一電容用于耦合第一節(jié)點和第二節(jié)點的電位;第二電容用于耦合第二節(jié)點和第三節(jié)點的電位。本發(fā)明提供的像素電路中發(fā)光元件不會偷亮發(fā)光,可以準確抓取驅動晶體管的閾值電壓,并且可以提高顯示的均一性。
【專利說明】
-種像素電路及其驅動方法、顯示面板及顯示裝置
技術領域
[0001] 本發(fā)明設及顯示技術領域,特別是設及一種像素電路及其驅動方法、包含該像素 電路的顯示面板及顯示裝置。
【背景技術】
[0002] 有機發(fā)光顯示器采用有機發(fā)光二極管(Organic Light-Emitting Diode,OLED)作 為發(fā)光元件,具有自發(fā)光、高對比度、超廣視角、低功率消耗等優(yōu)點。oLm)顯示器中,通常包 括了像素陣列,W及向像素陣列中的各個有機發(fā)光二極管提供驅動電流的像素電路。
[0003] 如圖1所示,是現有的OLm)顯示器的像素電路的示意性結構圖。像素電路包括第一 晶體管MP1、第二晶體管MP2、第S晶體管MP3、第四晶體管MP4、第五晶體管MP5、存儲電容Cth 和有機發(fā)光二極管D1。其中,第一晶體管MPl的柵極接收第二掃描信號scan2、第一極接收數 據信號Vdata、第二極連接至第一節(jié)點nl;第二晶體管MP2的柵極連接至第二節(jié)點n2、第一極 接收第一電源電壓VDD、第二極連接至第S節(jié)點n3;第S晶體管MP3的柵極接收發(fā)光信號 emit、第一極連接至第S節(jié)點n3、第二極連接至發(fā)光元件Dl的陽極;第四晶體管MP4的柵極 接收第一掃描信號scanl、第一極連接至第=節(jié)點n3、第二極連接至第二節(jié)點n2;第五晶體 管MP5的的柵極接收發(fā)光信號emit、第一極接收參考電壓化ef、第二極連接至第一節(jié)點nl。 圖1中,第一晶體管MP1、第二晶體管MP2、第S晶體管MP3、第四晶體管MP4、第五晶體管MP5均 為PMOS驅動晶體管,第二晶體管MP2為驅動晶體管,用于驅動有機發(fā)光二極管Dl發(fā)光。
[0004] 圖2是圖1所提供的化抓顯示器的像素電路的驅動時序圖。在第一時刻tl,第一掃 描信號scanl和發(fā)光信號emit為低電平,第二掃描信號scan2為高電平,第一晶體管MPl截 止,第S晶體管MP3、第四晶體管MP4、第五晶體管MP5導通,參考電壓化ef傳輸至第一節(jié)點 nl,第一電源電壓VDD傳輸至有機發(fā)光二極管Dl的陽極,有機發(fā)光二極管Dl導通發(fā)光;在第 二時刻t2,第一掃描信號scanl、第二掃描信號scan2為低電平,發(fā)光信號emit為高電平,第 S晶體管MP3、第五晶體管MP5截止,第一晶體管MP1、第二晶體管MP2、第四晶體管MP4導通, 數據信號Vdata傳輸至第一節(jié)點nl,第一電源電壓VDD傳輸至第S節(jié)點n3、并向第二節(jié)點n2 充電,當第二節(jié)點n2的電位達到V孤一Vth時,第二晶體管MP2截止。在第S時刻t3,第一掃描 信號scanl和發(fā)光信號emit為高電平,第二掃描信號scan2為低電平,第S晶體管MP3、第四 晶體管MP4、第五晶體管MP5截止,第一晶體管MPl導通,數據信號Vdata傳輸至第一節(jié)點nl。 在第四時刻t4,第一掃描信號scanl、第二掃描信號scan2為高電平,發(fā)光信號emit為低電 平,第二晶體管MP2、第S晶體管MP3導通,第一電源電壓VDD傳輸至有機發(fā)光二極管Dl的陽 極,有機發(fā)光二極管Dl導通發(fā)光。
[0005] 圖1提供的像素電路中,在第一時刻tl,有機發(fā)光二極管Dl導通發(fā)光,電路功耗大, 由于第一電源電壓VDD的電荷殘留在有機發(fā)光二極管Dl的陽極,在第二時刻t2和第S時刻 t3,有機發(fā)光二極管Dl仍會微弱發(fā)光,造成OLm)顯示器在暗態(tài)的工作階段不夠暗。在第二時 刻t2,第一節(jié)點nl的電位由參考電壓化ef變?yōu)閿祿盘朧data,第一節(jié)點nl的電位改變,在 存儲電容Cth的禪合作用下,第二節(jié)點n2的電位也發(fā)生改變,使得第二節(jié)點n2的初始化的電 位發(fā)生改變,影響對第二晶體管MP2的闊值電壓的抓取,影響像素電路的補償效果,運種情 況被稱為遲滯效應?,F有技術中,通常一列或多列像素電路共用一個第一電源電壓VDD,由 于電路走線的分壓作用,第一電源電壓VDD傳輸至有機發(fā)光二極管Dl的陽極的過程中,會產 生電壓降低、電流減弱的問題,由于第一電源電壓VDD傳輸至每個像素電路的走線長度不完 全同,因此第一電源電壓VDD電壓降低、電流減弱的程度不完全相同,從而造成化抓顯示器 顯示不均的現象。
【發(fā)明內容】
[0006] 有鑒于此,本發(fā)明提供一種像素電路、包含該像素電路的顯示面板及顯示裝置。
[0007] 本發(fā)明提供了一種像素電路,包括:第一晶體管、第二晶體管、第=晶體管、第四晶 體管、第五晶體管、第六晶體管、第一電容、第二電容W及發(fā)光元件;其中,所述第一晶體管 由第一掃描信號控制,用于傳輸數據信號至第一節(jié)點;所述第二晶體管由第一發(fā)光信號控 審IJ,用于傳輸第一電源信號至所述第一節(jié)點;所述第=晶體管由第二節(jié)點的信號控制,將來 自所述第二晶體管的電信號傳輸至第=節(jié)點;所述第四晶體管由第二掃描信號控制,用于 傳輸所述第=節(jié)點的電位至所述第二節(jié)點;所述第五晶體管由所述第二掃描信號控制,用 于傳輸參考電壓至所述發(fā)光元件的陽極;所述第六晶體管由第二發(fā)光信號控制,用于傳輸 所述第=節(jié)點的電位至所述發(fā)光元件的陽極;所述第一電容用于禪合所述第一節(jié)點和所述 第二節(jié)點的電位;所述第二電容用于禪合所述第二節(jié)點和所述第=節(jié)點的電位。
[0008] 本發(fā)明還提供一種像素電路的驅動方法,用于驅動本發(fā)明提供的像素電路,包括: 在第一時刻,所述第一發(fā)光信號、所述第二發(fā)光信號和所述第二掃描信號提供第一電平,所 述第一掃描信號提供第二電平;在第二時刻,所述第二發(fā)光信號和所述第二掃描信號提供 所述第一電平,所述第一發(fā)光信號和所述第一掃描信號提供所述第二電平;在第=時刻,所 述第一發(fā)光信號和所述第二發(fā)光信號提供所述第二電平,所述第一掃描信號提供所述第一 電平,所述第二掃描信號先提供所述第一電平、而后提供所述第二電平;在第四時刻,所述 第一發(fā)光信號提供所述第一電平,所述第一掃描信號和所述第二掃描信號提供所述第二電 平,所述第二發(fā)光信號先提供所述第二電平、而后提供所述第一電平;在第五時刻,所述第 一發(fā)光信號和所述第二發(fā)光信號提供所述第一電平,所述第一掃描信號和所述第二掃描信 號提供所述第二電平。
[0009] 本發(fā)明還提供了一種包含該像素電路的顯示面板,所述顯示面板包括:本發(fā)明提 供的像素電路。
[0010] 本發(fā)明還提供了一種包含該顯示面板的顯示裝置,所述顯示裝置包括:本發(fā)明提 供的顯示面板。
[0011] 與現有技術相比,本發(fā)明至少具有如下突出的優(yōu)點之一:
[0012] 本發(fā)明提供的像素電路中,發(fā)光元件在發(fā)光階段前一直保持截止狀態(tài),不會偷亮 發(fā)光;在第二時刻進行闊值偵測時,第二節(jié)點的電位相對于前一時刻沒有發(fā)生變化,可W對 第=晶體管的闊值電壓進行有效的偵測和抓取,避免遲滯效應的影響;在發(fā)光階段,經過第 一電容和第二電容的禪合作用,削弱了第一電源電壓在傳輸過程中產生的電壓下降、電流 減小的影響。
【附圖說明】
[OOK]圖1是現有的OL邸顯示器的像素電路的示意性結構圖。;
[0014] 圖2是圖1所提供的OL邸顯示器的像素電路的驅動時序圖;
[0015] 圖3是本發(fā)明實施例提供的一種像素電路的示意性結構圖;
[0016] 圖4是圖3實施例提供的像素電路的工作時序示意圖。
【具體實施方式】
[0017] 為使本發(fā)明的上述目的、特征和優(yōu)點能夠更為明顯易懂,下面將結合附圖和實施 例對本發(fā)明做進一步說明。
[0018] 需要說明的是,在W下描述中闡述了具體細節(jié)W便于充分理解本發(fā)明。但是本發(fā) 明能夠W多種不同于在此描述的其它方式來實施,本領域技術人員可W在不違背本發(fā)明內 涵的情況下做類似推廣。因此本發(fā)明不受下面公開的【具體實施方式】的限制。
[0019] 請參考圖3,圖3是本發(fā)明實施例提供的一種像素電路的示意性結構圖。如圖3所 示,本發(fā)明實施例提供的一種像素電路10,包括:第一晶體管Ml、第二晶體管M2、第S晶體管 M3、第四晶體管M4、第五晶體管M5、第六晶體管M6、第一電容Cl、第二電容C2W及發(fā)光元件 EL。
[0020] 其中,第一晶體管Ml由第一掃描信號SCANl控制,用于傳輸數據信號VDATA至第一 節(jié)點NI;第二晶體管M2由第一發(fā)光信號EMITl控制,用于傳輸第一電源信號PVDD至第一節(jié)點 NI;第S晶體管M3由第二節(jié)點N2的信號控制,將來自第二晶體管M2的電信號傳輸至第S節(jié) 點N3;第四晶體管M4由第二掃描信號SCAN2控制,用于傳輸第S節(jié)點N3的電位至第二節(jié)點 N2;第五晶體管M5由第二掃描信號SCAN2控制,用于傳輸參考電壓VREF至發(fā)光元件化的陽 極;第六晶體管M6由第二發(fā)光信號EM口2信號控制,用于傳輸第S節(jié)點N3的電壓至發(fā)光元件 化的陽極;第一電容Cl用于禪合第一節(jié)點Nl和第二節(jié)點N2的電位;第二電容C2用于禪合第 二節(jié)點N2和第立節(jié)點N3的電位。其中,第立晶體管M3為驅動晶體管,用于驅動發(fā)光元件化導 通發(fā)光。本實施例提供的像素電路,發(fā)光元件化在發(fā)光階段前一直保持截止狀態(tài),不會偷亮 發(fā)光;對第S晶體管M3的闊值電壓可W進行有效的偵測和抓取,避免遲滯效應的影響;在發(fā) 光元件化導通發(fā)光時,經過第一電容Cl和第二電容C2的禪合作用,削弱了第一電源電壓 PVDD在傳輸過程中產生的電壓下降、電流減小的影響。
[0021] 在一些可選的實現方式中,請繼續(xù)參考圖3,第一晶體管Ml的柵極接收第一掃描信 號SCAN1、第一極接收數據信號VDATA、第二極連接至第一節(jié)點NI;第二晶體管M2的柵極接收 第一發(fā)光信號EMITl、第一極接收第一電源信號PVDD、第二極連接至第一節(jié)點NI;第S晶體 管M3的柵極連接至第二節(jié)點N2、第一極連接至第一節(jié)點N1、第二極連接至第=節(jié)點N3;第四 晶體管M4的柵極接收第二掃描信號SCAN2、第一極連接至第=節(jié)點N3、第二極連接至第二節(jié) 點N2;第五晶體管M5的柵極接收第二掃描信號SCAN2、第一極接收參考電壓VREF、第二極連 接至發(fā)光元件化的陽極;第六晶體管M6的柵極接收第二發(fā)光信號EM 口 2、第一極連接至第S 節(jié)點N3、第二極連接至發(fā)光元件化的陽極;第一電容Cl的第一極板連接至第一節(jié)點N1、第二 極板連接至第二節(jié)點N2;第二電容C2的第一極板連接至第二節(jié)點N2、第二極板連接至第= 節(jié)點N3。本實施例中,第S晶體管M3為驅動晶體管,用于驅動發(fā)光元件化導通發(fā)光。需要說 明的是,根據晶體管的襯底和源漏極的滲雜類型不同,晶體管可W分為PMOS晶體管和NMOS 晶體管兩大類。圖3實施例提供的像素電路中,W第一晶體管Ml至第六晶體管M6均為PMOS晶 體管為例進行說明,但本發(fā)明對此不做限定,在本發(fā)明的其他實現方式中,第一晶體管Ml至 第六晶體管M6可W均為NMOS晶體管。本實施例提供的像素電路,發(fā)光元件化在發(fā)光階段前 一直保持截止狀態(tài),不會偷亮發(fā)光;對第S晶體管M3的闊值電壓可W進行有效的偵測和抓 取,避免遲滯效應的影響;在發(fā)光元件化導通發(fā)光時,經過第一電容和第二電容的禪合作 用,削弱了第一電源電壓PVDD在傳輸過程中產生的電壓下降、電流減小的影響。
[0022] 在一些可選的實現方式中,發(fā)光元件化為有機發(fā)光二極管(Organic Light- Emitting Diode, OLED) ?;?抓使用有機聚合材料作為發(fā)光二極管中的半導體材料, 具有自 發(fā)光的特性。
[0023] 在一些可選的實現方式中,第一電源信號PVDD的電壓和第二電源信號PVEE的電壓 均為恒定電壓信號。進一步的,第一電源信號PVDD的電壓高于第二電源信號PVEE的電壓。在 一些可選的實現方式中,發(fā)光元件化為有機發(fā)光二極管,根據有機發(fā)光二極管的工作原理, 發(fā)光元件化的陽極電位高于陰極電位時,發(fā)光元件化導通發(fā)光。
[0024] W下結合具體驅動方法進一步描述本發(fā)明提供的像素電路如何實現上述技術效 果。
[0025] 圖4是圖3實施例提供的像素電路的工作時序示意圖。需要說明的是,本發(fā)明實施 例中第一晶體管Ml至第六晶體管M6均為PMOS晶體管,W下關于圖4所敘述到的第一電平為 低電平,第二電平為高電平。但本發(fā)明對此不做限定,當第一晶體管Ml至第六晶體管M6為 NMOS晶體管時,W下關于圖4所敘述到的第一電平均為高電平,第二電平均為低電平。
[00%]請參考圖4,第一時刻Tl為初始化階段。第一發(fā)光信號EMm、第二發(fā)光信號EM 口 2 和第二掃描信號SCAN2提供第一電平,第一掃描信號SCANl提供第二電平。第一晶體管Ml在 第一掃描信號SCANl的控制下截止;第二晶體管M2在第一發(fā)光信號EM 口 1的控制下導通,第 一電源信號PVDD傳輸至第一節(jié)點Nl對其進行初始化;第五晶體管M5在第二掃描信號SCAN2 的控制下導通、參考電壓VREF傳輸至發(fā)光元件EL的陽極對其進行初始化,同時第六晶體管 M6在第二發(fā)光信號EM 口 2的控制下導通,參考電壓VREF傳輸至第S節(jié)點N3對其進行初始化, 第S節(jié)點N3的電位為參考電壓VREF;第四晶體管M4在第二掃描信號SCAN2的控制下導通,參 考電壓VREF傳輸至第二節(jié)點N2對其進行初始化,第二節(jié)點N2的電位為參考電壓VREF。
[0027]第二時刻T2為闊值偵測階段。第二發(fā)光信號EM 口巧日第二掃描信號SCAN2提供第一 電平,第一發(fā)光信號EMITl和第一掃描信號SCANl提供第二電平。第一晶體管Ml在第一掃描 信號SCANl的控制下截止,第二晶體管M2在第一發(fā)光信號EMITl的控制下截止;第五晶體管 M5、第六晶體管M6、第四晶體管M4延續(xù)第一時刻Tl的導通狀態(tài),第二節(jié)點N2和第S節(jié)點N3的 電位為參考電壓VREF;在該時刻,第二節(jié)點N2的電位控制第S晶體管M3打開,參考電壓VREF 傳輸至第一節(jié)點Nl,直至第一節(jié)點Nl的電位為VREF+Vth時第立晶體管M3截止,因此,在此時 亥IJ,第一節(jié)點Nl的電位最終固定為VREF+Vth。其中,Vth為第S晶體管M3的闊值電壓,第S晶 體管M3為發(fā)光元件化的驅動晶體管。
[00%]第S時刻T3為數據信號寫入階段。第一發(fā)光信號EM 口 1和第二發(fā)光信號EMIT2提供 第二電平,第二晶體管M2在第一發(fā)光信號EM 口 1的控制下截止,第六晶體管M6在第二發(fā)光信 號EM 口 2的控制下截止;第二掃描信號SCAN2從第一電平改變?yōu)榈诙娖剑谒木w管M4和 第五晶體管M5先導通后截止。
[0029] 當第四晶體管M4和第五晶體管M5為導通狀態(tài)時,第一掃描信號SCANl由第二時刻 T2的第二電平改變?yōu)榈谝浑娖剑谝痪w管Ml導通,數據信號VDATA傳輸至第一節(jié)點NI,第 一節(jié)點Nl的電位為VDATA;由于第一節(jié)點Nl在第二時刻T2的電位為VREF+Vth,因此在第S時 亥IJT3,第一節(jié)點Nl的電位變化量A Vl = VDATA- (VREF+Vth)。在第一電容Cl的禪合作用下, 第二節(jié)點N2和第=節(jié)點N3的電位也發(fā)生變化,變化量均為A Vl,由于在第二時刻T2,第二節(jié) 點N2和第S節(jié)點N3的電位為參考電壓VREF,因此在第S時刻T3,第二節(jié)點N2和第S節(jié)點N3 的電位改變?yōu)閂REF+A Vl,即為VDATA-Vth。當第四晶體管M4和第五晶體管M5為截止狀態(tài) 時,第一掃描信號SCANl由第一電平改變?yōu)榈诙娖?,第一晶體管Ml由導通狀態(tài)改變?yōu)榻刂?狀態(tài),此時停止寫入數據信號VDATA。當第五晶體管M5為導通狀態(tài)時,參考電壓VREF傳輸至 發(fā)光元件化的陽極,隨后第五晶體管M5截止、且第六晶體管M6截止,因此發(fā)光元件化的陽極 電位為參考電壓VREF。
[0030] 第四時刻T4為電容禪合階段,第一發(fā)光信號EMITl提供第一電平,第一掃描信號 SCANl和第二掃描信號SCAN2提供第二電平;第一晶體管Ml、第四晶體管M4和第五晶體管M5 均截止;第二發(fā)光信號EMIT2由第二電平改變?yōu)榈谝浑娖?,因此在第四時刻T4,第六晶體管 M6先截止后導通;第二晶體管M2在第一發(fā)光信號EM 口 1的控制下導通,第一電源信號PVDD傳 輸至第一節(jié)點Nl,第一節(jié)點Nl的電位由第二時刻T2的VDATA變化為PVDD,第一節(jié)點Nl的電位 在第四時刻T4的變化量AV2 = PVDD-VDATA;由于第一電容Cl和第二電容C2串聯在一起,當 第一節(jié)點Nl的電位發(fā)生變化量A V2的變化時,第二節(jié)點N2的電位發(fā)生A V3的變化量,其中
,因此第二節(jié)點N2的電位為VDATA-Vth+ A V3。當第二發(fā)光信號EMIT2由第二電平改變?yōu)榈谝浑娖綍r,第六晶體管M6導通,第一電源信 號PVDD通過第二晶體管M2、第S晶體管M3和第六晶體管M6向發(fā)光元件化的陽極傳輸,發(fā)光 元件化進入發(fā)光前的準備階段;發(fā)光元件化發(fā)光工作時的陽極電位為Vel,由于在第S時刻 T3,發(fā)光元件化的陽極電位為參考電壓VREF,發(fā)光元件化的陽極電位發(fā)牛了 Ve 1 - VREF的巧 化量,導致第二節(jié)點N2的電位發(fā)生A V4的變化量,其中
,因此第二節(jié)點N2的電位最終變?yōu)閂DATA-Vth+ A V3 + A V4,其中
L 0031J 巧立時刻15刃發(fā)化價段,巧一發(fā)化信號EMITl和巧二發(fā)化信號EMIT2提供巧一電 平,第一掃描信號SCANl和第二掃描信號SCAN2提供第二電平;第一晶體管Ml、第四晶體管M4 和第五晶體管M5均截止;第二晶體管M2、第S晶體管M3和第六晶體管M6均導通,第一電源信 號PV孤傳輸至發(fā)光元件化的陽極,驅動發(fā)光元件化導通發(fā)光。
[0032]已知的,發(fā)光元件EL的驅動電流與其驅動晶體管的柵源電壓和闊值電壓差值的平 方成正比關系。在本發(fā)明提供的實施例中,發(fā)光元件化的驅動電流Iel與第S晶體管M3的柵 源電壓Vsg和闊值電壓Vth的關系為:Ie 1 K (Vsg- Vth)2。其中,第S晶體管M3的柵源電壓 Vsg = Vs-Vg,其中Vs即為第一節(jié)點Nl的電位PVDD,Vg即為第二節(jié)點N2的電位VDATA-Vth+ A V3+ A V4;因此Vsg = PV抓_ (VDATA-Vth+ A V3+ A V4),Iel K (Vsg-Vth)S= {PVDD- (VDATA-Vth+ A V3+ A V4) -Vth}2= (PVDD-VDATA- A V3 - A V4)2,代入公式
言,
[0033] 由此可見,發(fā)光元件化的驅動電流Iel與第S晶體管M3的闊值電壓Vth無關?,F有 技術中,由于工藝制程和器件老化等原因,驅動晶體管的闊值電壓存在的不均勻現象,從而 導致用于驅動發(fā)光元件的電流發(fā)生偏差,造成顯示畫面不均勻從而影響顯示效果。本發(fā)明 提供的實施例中,可W消除了現有技術中的不良影響。
[0034] 本發(fā)明實施例提供的像素電路中,在第一時刻T1、第二時刻T2、第=時刻T3和第四 時刻T4,發(fā)光元件化的陽極電位為參考電壓VREF,由于參考電壓VREF為低電位且低于第二 電源信號PVEE,因此發(fā)光元件化在發(fā)光階段前一直保持截止狀態(tài),不會偷亮發(fā)光。本發(fā)明實 施例提供的像素電路,在第二時刻T2,第二節(jié)點N2的電位仍然為第一時刻Tl時的初始化電 位,即參考電壓VREF,可W對第S晶體管M3的闊值電壓進行有效的偵測和抓取,避免遲滯效
應的影響。根據公式, 其中第一電源信號PVl 信號PVDD在傳輸過程 因此,第一電源信號PVDD在傳輸過程中因走線電阻等影響產生的壓降對發(fā)光電流的影響減 小,本發(fā)明實施例提供的像素電路,經過第一電容和第二電容的禪合作用,削弱了第一電源 信號PVDD在傳輸過程中因為走線電阻產生的電壓下降、電流減弱的影響。
[0035] 需要說明的是,圖4提供的像素電路的工作時序示意圖中,第一時刻Tl至第五時刻 T5中,兩個相鄰的時刻之間可W有一定的間隔W保證信號的完整性,本發(fā)明對此不做具體 限制。
[0036] 本發(fā)明還提供一種顯示面板,例如有機發(fā)光二極管顯示面板,包括多個陣列式排 布的像素單元,多個陣列式排布的像素單元位于顯示面板的顯示區(qū),用于顯示圖像信息,其 中每個像素單元包括本發(fā)明實施例提供的像素電路。在一些可選的實現方式中,本發(fā)明提 供的顯示面板,可W包括=種顏色不同的像素單元,例如紅色像素單元、藍色像素單元和綠 色像素單元,也可W包括四種顏色不同的像素單元,例如紅色像素單元、藍色像素單元、綠 色像素單元和白色像素單元,本發(fā)明對此不做具體限制。在一些可選的實現方式中,不同顏 色的像素單元的面積大小可W不同。本發(fā)明實施例提供的顯示面板具有本發(fā)明實施例提供 的像素電路的有益效果,可W參考上述實施例提供的像素電路,在此不做寶述。
[0037] 本發(fā)明還提供一種顯示裝置,包括本發(fā)明實施例提供的顯示面板。顯示裝置可W 包括:電視、手機、電腦等任意具有顯示功能的裝置。本發(fā)明實施例提供的顯示裝置具有本 發(fā)明實施例提供的像素電路和顯示面板的有益效果,可W參考上述實施例提供的像素電路 和顯示面板,在此不做寶述。
[0038] W上內容是結合具體的優(yōu)選實施方式對本發(fā)明所作的進一步詳細說明,不能認定 本發(fā)明的具體實施只局限于運些說明。對于本發(fā)明所屬技術領域的普通技術人員來說,在 不脫離本發(fā)明構思的前提下,還可W做出若干簡單推演或替換,都應當視為屬于本發(fā)明的 保護犯i圍。
【主權項】
1. 一種像素電路,其特征在于,包括: 第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、第一電 容、第二電容以及發(fā)光元件; 其中,所述第一晶體管由第一掃描信號控制,用于傳輸數據信號至第一節(jié)點;所述第二 晶體管由第一發(fā)光信號控制,用于傳輸第一電源信號至所述第一節(jié)點;所述第三晶體管由 第二節(jié)點的信號控制,將來自所述第二晶體管的電信號傳輸至第三節(jié)點;所述第四晶體管 由第二掃描信號控制,用于傳輸所述第三節(jié)點的電位至所述第二節(jié)點;所述第五晶體管由 所述第二掃描信號控制,用于傳輸參考電壓至所述發(fā)光元件的陽極;所述第六晶體管由第 二發(fā)光信號控制,用于傳輸所述第三節(jié)點的電位至所述發(fā)光元件的陽極;所述第一電容用 于耦合所述第一節(jié)點和所述第二節(jié)點的電位;所述第二電容用于耦合所述第二節(jié)點和所述 第三節(jié)點的電位。2. 如權利要求1所述的像素電路,其特征在于,所述第一晶體管的柵極接收所述第一掃 描信號、第一極接收所述數據信號、第二極連接至所述第一節(jié)點;所述第二晶體管的柵極接 收所述第一發(fā)光信號、第一極接收所述第一電源信號、第二極連接至所述第一節(jié)點;所述第 三晶體管的柵極連接至所述第二節(jié)點、第一極連接至所述第一節(jié)點、第二極連接至所述第 三節(jié)點;所述第四晶體管的柵極接收所述第二掃描信號、第一極連接至所述第三節(jié)點、第二 極連接至所述第二節(jié)點;所述第五晶體管的柵極接收所述第二掃描信號、第一極接收所述 參考電壓、第二極連接至所述發(fā)光元件的陽極;所述第六晶體管的柵極接收所述第二發(fā)光 信號、第一極連接至所述第三節(jié)點、第二極連接至所述發(fā)光元件的陽極;所述第一電容的第 一極板連接至所述第一節(jié)點、第二極板連接至所述第二節(jié)點;所述第二電容的第一極板連 接至所述第二節(jié)點、第二極板連接至所述第三節(jié)點。3. 如權利要求1所述的像素電路,其特征在于,所述第一晶體管、所述第二晶體管、所述 第三晶體管、所述第四晶體管、所述第五晶體管和所述第六晶體管均為PMOS晶體管或者均 為NMOS晶體管。4. 如權利要求1所述的像素電路,其特征在于,所述發(fā)光元件為有機發(fā)光二極管。5. 如權利要求1所述的像素電路,其特征在于,所述第一電源信號的電壓和所述第二電 源信號的電壓均為恒定電壓信號。6. 如權利要求5所述的像素電路,其特征在于,所述第一電源信號的電壓高于所述第二 電源信號的電壓。7. -種像素電路的驅動方法,其特征在于,用于驅動如權利要求1所述的像素電路,包 括: 在第一時刻,所述第一發(fā)光信號、所述第二發(fā)光信號和所述第二掃描信號提供第一電 平,所述第一掃描信號提供第二電平; 在第二時刻,所述第二發(fā)光信號和所述第二掃描信號提供所述第一電平,所述第一發(fā) 光信號和所述第一掃描信號提供所述第二電平; 在第三時刻,所述第一發(fā)光信號和所述第二發(fā)光信號提供所述第二電平,所述第一掃 描信號提供所述第一電平,所述第二掃描信號先提供所述第一電平、而后提供所述第二電 平; 在第四時刻,所述第一發(fā)光信號提供所述第一電平,所述第一掃描信號和所述第二掃 描信號提供所述第二電平,所述第二發(fā)光信號先提供所述第二電平、而后提供所述第一電 平; 在第五時刻,所述第一發(fā)光信號和所述第二發(fā)光信號提供所述第一電平,所述第一掃 描信號和所述第二掃描信號提供所述第二電平。8. 如權利要求7所述的驅動方法,其特征在于, 在所述第一時刻,對所述第一節(jié)點、所述第二節(jié)點、所述第三節(jié)點和所述發(fā)光元件的陽 極進行初始化; 在所述第二時刻,對所述第三晶體管的閾值電壓進行偵測; 在所述第三時刻,向所述第二節(jié)點寫入所述數據信號; 在所述第四時刻,在所述第一電容和所述第二電容的耦合作用下,調節(jié)所述第二節(jié)點 的電位; 在所述第五時刻,所述發(fā)光元件導通發(fā)光。9. 一種顯示面板,其特征在于,包括多個陣列式排布的像素單元,所述像素單元包括權 利要求1-6任一項所述的像素電路。10. -種顯示裝置,其特征在于,包括權利要求9所述的顯示面板。
【文檔編號】G09G3/3208GK106023889SQ201610573202
【公開日】2016年10月12日
【申請日】2016年7月20日
【發(fā)明人】吳桐, 鄒文暉, 李玥, 錢棟, 劉剛, 朱仁遠, 向東旭
【申請人】上海天馬有機發(fā)光顯示技術有限公司, 天馬微電子股份有限公司