觸控顯示面板、陣列基板及其掃描線驅(qū)動(dòng)方法
【專利摘要】本發(fā)明提供了一種觸控顯示面板、陣列基板及其掃描線驅(qū)動(dòng)方法,包括掃描線驅(qū)動(dòng)電路,掃描線驅(qū)動(dòng)電路包括與多條掃描線分別電連接的多個(gè)掃描線驅(qū)動(dòng)單元,掃描線驅(qū)動(dòng)單元包括至少一個(gè)反相器,反相器包括輸入端、輸出端、第一端口和第二端口,其中,反相器的輸入端接收第一信號(hào),第一端口接收高電平信號(hào),第二端口接收低電平信號(hào),輸出端與對(duì)應(yīng)的掃描線電連接并輸出與第一信號(hào)相位相反的第二信號(hào),或者,反相器的第一端口接收低電平信號(hào),反相器的第二端口接收低電平信號(hào)反相器的輸出端與對(duì)應(yīng)的掃描線電連接并輸出第三信號(hào),以此減小掃描線與觸控驅(qū)動(dòng)電極之間電容的耦合效應(yīng),降低觸控驅(qū)動(dòng)電極上的負(fù)載,提高觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
【專利說明】觸控顯示面板、陣列基板及其掃描線驅(qū)動(dòng)方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及液晶顯示【技術(shù)領(lǐng)域】,更具體地說,涉及一種陣列基板、其掃描線驅(qū)動(dòng)方法及包括該陣列基板的觸控顯示面板。
【背景技術(shù)】
[0002]現(xiàn)有的觸摸屏中,當(dāng)觸控驅(qū)動(dòng)電極中具有觸控驅(qū)動(dòng)信號(hào)時(shí),觸控驅(qū)動(dòng)電極與掃描線之間會(huì)相互耦合形成耦合電容,導(dǎo)致觸控驅(qū)動(dòng)電極上具有較大的負(fù)載,影響觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
[0003]并且,隨著觸摸屏的尺寸越來越大,邊框越來越窄,對(duì)觸控驅(qū)動(dòng)電極驅(qū)動(dòng)能力的要求也越來越高,因此,如何提高觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力已經(jīng)成為目前亟待解決的問題之
O
【發(fā)明內(nèi)容】
[0004]有鑒于此,本發(fā)明提供了一種觸控顯示面板、陣列基板及其掃描線驅(qū)動(dòng)方法,以提高現(xiàn)有的觸摸屏的觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
[0005]為實(shí)現(xiàn)上述目的,本發(fā)明提供如下技術(shù)方案:
[0006]一種陣列基板,包括顯示區(qū)與圍繞所述顯示區(qū)設(shè)置的非顯示區(qū),包括:多條掃描線;
[0007]與所述掃描線絕緣設(shè)置的多條數(shù)據(jù)線;
[0008]所述掃描線和所述數(shù)據(jù)線定義的多個(gè)像素單元;
[0009]設(shè)置在所述像素單元內(nèi)的薄膜晶體管,且所述掃描線和所述數(shù)據(jù)線與像素單元中的薄膜晶體管電連接;
[0010]掃描線驅(qū)動(dòng)電路,所述掃描線驅(qū)動(dòng)電路包括與多條所述掃描線分別電連接的多個(gè)掃描線驅(qū)動(dòng)單元,所述掃描線驅(qū)動(dòng)單元包括至少一個(gè)反相器,所述反相器包括輸入端、輸出端、第一端口和第二端口,其中,所述反相器的輸入端接收第一信號(hào),所述反相器的第一端口接收高電平信號(hào),所述反相器的第二端口接收低電平信號(hào),所述反相器的輸出端與對(duì)應(yīng)的所述掃描線電連接并輸出與所述第一信號(hào)相位相反的第二信號(hào),或者,所述反相器的第一端口接收低電平信號(hào),所述反相器的第二端口接收低電平信號(hào),所述反相器的輸出端與對(duì)應(yīng)的所述掃描線電連接并輸出第三信號(hào)。
[0011]一種觸控顯示面板,包括如上所述的陣列基板,還包括與所述陣列基板相對(duì)設(shè)置并封裝的第二基板,所述陣列基板和所述第二基板間設(shè)置有至少一個(gè)觸控驅(qū)動(dòng)電極。
[0012]一種陣列基板掃描線的驅(qū)動(dòng)方法,包括:
[0013]向所述掃描線驅(qū)動(dòng)單元中的所述反相器的輸入端輸入第一信號(hào),其中,所述第一信號(hào)的掃描周期包括第一時(shí)段和第二時(shí)段;
[0014]在第一時(shí)段,向所述反相器的第一端口輸入高電平信號(hào),向所述反相器的第二端口輸入低電平信號(hào),以通過所述反相器的輸出端向?qū)?yīng)的掃描線輸出與所述第一信號(hào)反相的第二信號(hào);
[0015]在第二時(shí)段,向所述反相器的第一端口輸入低電平信號(hào),向所述反相器的第二端口輸入低電平信號(hào),以通過所述反相器的輸出端向?qū)?yīng)的掃描線輸出第三信號(hào)。
[0016]與現(xiàn)有技術(shù)相比,本發(fā)明所提供的技術(shù)方案具有以下優(yōu)點(diǎn):
[0017]本發(fā)明提供的觸控顯示面板、陣列基板及其掃描線驅(qū)動(dòng)方法,包括與多條掃描線分別電連接的多個(gè)掃描線驅(qū)動(dòng)單元,所述掃描線驅(qū)動(dòng)單元包括至少一個(gè)反相器,該反相器的第二端口接收低電平信號(hào),第一端口可接收高電平信號(hào),也可接收低電平信號(hào),當(dāng)觸控驅(qū)動(dòng)電極接收觸控驅(qū)動(dòng)信號(hào)時(shí),可通過控制反相器的第一端口和第二端口接收低電平信號(hào),來使反相器向?qū)?yīng)的掃描線輸出隨觸控驅(qū)動(dòng)信號(hào)波動(dòng)的第三信號(hào),以此減小掃描線與觸控驅(qū)動(dòng)電極之間電容的耦合效應(yīng),降低觸控驅(qū)動(dòng)電極上的負(fù)載,提高觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
【專利附圖】
【附圖說明】
[0018]為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)提供的附圖獲得其他的附圖。
[0019]圖1為本發(fā)明實(shí)施例一提供的陣列基板的結(jié)構(gòu)示意圖;
[0020]圖2為本發(fā)明實(shí)施例一提供的掃描線驅(qū)動(dòng)單元的結(jié)構(gòu)示意圖;
[0021]圖3為本發(fā)明實(shí)施例一提供的第一信號(hào)、第二信號(hào)和第三信號(hào)的波形圖;
[0022]圖4為本發(fā)明實(shí)施例一提供的移位寄存器、邏輯門電路和反相器中的信號(hào)的波形圖;
[0023]圖5為本發(fā)明實(shí)施例二提供的觸控顯示面板的結(jié)構(gòu)示意圖;
[0024]圖6為本發(fā)明實(shí)施例三提供的陣列基板掃描線的驅(qū)動(dòng)方法的流程圖。
【具體實(shí)施方式】
[0025]下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
[0026]實(shí)施例一
[0027]本實(shí)施例提供了一種陣列基板,如圖1所示,該陣列基板包括顯示區(qū)10和圍繞顯示區(qū)10設(shè)置的非顯示區(qū)20,其中,顯示區(qū)域20包括:多條掃描線201、與掃描線201絕緣設(shè)置的多條數(shù)據(jù)線202、由掃描線201和數(shù)據(jù)線202定義的多個(gè)像素單元203、設(shè)置在像素單元203內(nèi)且與掃描線201和數(shù)據(jù)線202電連接的薄膜晶體管204以及掃描線驅(qū)動(dòng)電路,其中,掃描線驅(qū)動(dòng)電路包括與多條掃描線201分別電連接的多個(gè)掃描線驅(qū)動(dòng)單元205,該掃描線驅(qū)動(dòng)單元205位于陣列基板的非顯示區(qū)20。
[0028]如圖2所示,本實(shí)施例中的掃描線驅(qū)動(dòng)單元205包括至少一個(gè)反相器2050,該反相器2050包括輸入端a、輸出端b、第一端口 c和第二端口 d,且該反相器2050的輸出端b與至少一條掃描線201電連接。
[0029]本實(shí)施例中,反相器2050包括相互串聯(lián)的PMOS管和NMOS管,其中,PMOS管和NMOS管的柵極相連作為反相器2050的輸入端a,PM0S管和NMOS管的漏極相連作為反相器2050的輸出端b,PM0S管的源極為反相器2050的第一端口 c,NMOS管的源極為反相器2050的第二端口 d,但是,本發(fā)明并不僅限于此,在其他實(shí)施例中,反相器2050還可以由其他結(jié)構(gòu)或其他連接方式組成。
[0030]本實(shí)施例中,如圖3所示,反相器2050的輸入端a接收第一信號(hào),在掃描線掃描周期的第一時(shí)段即顯示時(shí)段Tl,第一信號(hào)為包含一個(gè)低電平脈沖的高電平信號(hào)LI ;在掃描周期的第二時(shí)段即觸控時(shí)段T2,第一信號(hào)為低電平信號(hào)L2。
[0031]當(dāng)反相器2050的輸入端a接收包含低電平脈沖的第一信號(hào)LI時(shí),通過控制第一端口 c接收高電平信號(hào),第二端口 d接收低電平信號(hào),使輸出端b向?qū)?yīng)的掃描線輸出與第一信號(hào)LI相位相反的第二信號(hào)L3,第二信號(hào)L3的波形圖如圖3所示。此階段中,反相器2050的下拉管為下拉能力較強(qiáng)的NMOS管,從而使得輸出的第二信號(hào)L3的電壓幅值與第一信號(hào)LI的電壓幅值相等。
[0032]當(dāng)反相器2050的輸入端a接收低電平的第一信號(hào)L2時(shí),通過控制第一端口 c接收低電平信號(hào),第二端口 d接收低電平信號(hào),使輸出端b向?qū)?yīng)的掃描線輸出第三信號(hào)L4,如圖3所示,第三信號(hào)L4為波動(dòng)的信號(hào)。此階段中,反相器2050的下拉管為下拉能力較弱的PMOS管,從而使得輸出的第三信號(hào)L4的電壓幅值小于第一信號(hào)L2的電壓幅值,且第三信號(hào)L4的電壓幅值小于薄膜晶體管204的開啟電壓。
[0033]進(jìn)一步地,如圖2所示,掃描驅(qū)動(dòng)單元205還包括與反相器2050電連接的邏輯門電路2051和移位寄存器2052,以通過邏輯門電路2051和移位寄存器2052向反相器2050輸入第一信號(hào),但本發(fā)明并不僅限于此。其中,邏輯門電路2051的輸出端e與反相器2050的輸入端a相連,邏輯門電路2051的第一輸入端f與移位寄存器2052的輸出端相連,邏輯門電路2051的第二輸入端g接收高電平信號(hào)或低電平信號(hào)。
[0034]優(yōu)選的,如圖2所示,邏輯門電路2051包括或非門和非門,或非門的輸出端為邏輯門電路2051的輸出端e,或非門的一個(gè)輸入端與非門的輸出端相連,非門的輸入端為所述邏輯門電路2051的第一輸入端f,或非門的另一個(gè)輸入端為邏輯門電路2051的第二輸入端g,當(dāng)然,本發(fā)明并不僅限于此,在其他實(shí)施例中,邏輯門電路可以由其他器件組成。
[0035]本實(shí)施例中,如圖4所示,移位寄存器2052在第一時(shí)段即顯示時(shí)段Tl輸出顯示驅(qū)動(dòng)信號(hào)L5,該顯示驅(qū)動(dòng)信號(hào)為包含一個(gè)低電平脈沖的高電平信號(hào),在第二時(shí)段即觸控時(shí)段T2輸出觸控驅(qū)動(dòng)信號(hào)L7,該觸控驅(qū)動(dòng)信號(hào)為高電平信號(hào)。
[0036]當(dāng)移位寄存器2052輸出顯示驅(qū)動(dòng)信號(hào)L5時(shí),即在第一時(shí)段Tl,邏輯門電路2051的第一輸入端f接收顯不驅(qū)動(dòng)信號(hào)L5,第二輸入端g接收低電平信號(hào)L6,輸出端e向反相器2050輸出包含一個(gè)低電平脈沖的第一信號(hào)LI,該第一信號(hào)LI與顯不驅(qū)動(dòng)信號(hào)L5同相,此時(shí),反相器2050輸出至掃描線201中的第二信號(hào)L3為與顯不驅(qū)動(dòng)信號(hào)L5反相的信號(hào),其電壓幅值與顯示驅(qū)動(dòng)信號(hào)L5的電壓幅值相同。由于掃描線201與薄膜晶體管204相連,因此,當(dāng)掃描線201中輸入第二信號(hào)L3時(shí),薄膜晶體管204會(huì)導(dǎo)通,即薄膜晶體管204的源極和漏極會(huì)導(dǎo)通,從而可以通過數(shù)據(jù)線向像素電極中提供電壓,應(yīng)用于像素的顯示。
[0037]當(dāng)移位寄存器2052輸出觸控驅(qū)動(dòng)信號(hào)L7時(shí),即在第二時(shí)段T2,邏輯門電路2051的第一輸入端f接收觸控驅(qū)動(dòng)信號(hào)L7,第二輸入端g接收高電平信號(hào)L8,輸出端e向反相器2050輸出低電平的第一信號(hào)L2,該第一信號(hào)L2與觸控驅(qū)動(dòng)信號(hào)L7反相,此時(shí),反相器2050輸出至掃描線201中的第三信號(hào)L4為與觸控驅(qū)動(dòng)信號(hào)L7同相的信號(hào),該第三信號(hào)L4隨觸控驅(qū)動(dòng)信號(hào)L7波動(dòng),第三信號(hào)L4的電壓幅值小于觸控驅(qū)動(dòng)信號(hào)L7的電壓幅值,且第三信號(hào)L4的電壓幅值小于薄膜晶體管204的開啟電壓,也就是說,即便掃描線201中輸入了第三信號(hào)L4,也不會(huì)導(dǎo)通薄膜晶體管204,而是通過隨觸控驅(qū)動(dòng)信號(hào)L7波動(dòng)的第三信號(hào)L4來減小掃描線和觸控驅(qū)動(dòng)電極之間電容的耦合效應(yīng),降低觸控驅(qū)動(dòng)電極上的負(fù)載,提高觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
[0038]進(jìn)一步地,本實(shí)施例中的陣列基板還包括與掃描線驅(qū)動(dòng)電路電連接的集成電路,該集成電路與反相器的第一端口 c和第二端口 d相連,用于向第一端口 c輸入高電平信號(hào)或低電平信號(hào),向第二端口 d輸入低電平信號(hào);此外,該集成電路還與邏輯門電路的第二輸入端g電連接,用于向第二輸入端g輸入高電平信號(hào)或低電平信號(hào)。
[0039]本實(shí)施例中,邏輯門電路的輸出端可以與一個(gè)反相器電連接,也可以與多個(gè)反相器電連接。當(dāng)邏輯門電路的輸出端與多個(gè)反相器電連接時(shí),所述多個(gè)反相器的輸入端電連接并與所述邏輯門電路的輸出端電連接,所述多個(gè)反相器的第一端口電連接并與集成電路電連接,所述多個(gè)反相器的第二端口電連接并與集成電路電連接,所述多個(gè)反相器的輸出端分別與多條掃描線電連接。
[0040]本實(shí)施例提供的陣列基板,包括與多條掃描線分別電連接的多個(gè)掃描線驅(qū)動(dòng)單元,所述掃描線驅(qū)動(dòng)單元包括至少一個(gè)反相器,該反相器的第二端口接收低電平信號(hào),第一端口可接收高電平信號(hào),也可接收低電平信號(hào),由此可知,當(dāng)觸控驅(qū)動(dòng)電極接收觸控驅(qū)動(dòng)信號(hào)時(shí),可通過控制反相器的第一端口和第二端口接收低電平信號(hào),來使反相器向?qū)?yīng)的掃描線輸出隨觸控驅(qū)動(dòng)信號(hào)波動(dòng)的第三信號(hào),以此減小掃描線與觸控驅(qū)動(dòng)電極之間電容的耦合效應(yīng),降低觸控驅(qū)動(dòng)電極上的負(fù)載,提高觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
[0041]實(shí)施例二
[0042]本實(shí)施例提供了一種觸控顯示面板,該觸控顯示面板包括上述實(shí)施例提供的陣列基板,還包括與該陣列基板相對(duì)設(shè)置并封裝的第二基板,該觸控顯示面板的切面示意圖如圖5所示,其中,陣列基板501和第二基板502之間設(shè)置有至少一個(gè)觸控驅(qū)動(dòng)電極503,并且,陣列基板501上的掃描線504與該觸控驅(qū)動(dòng)電極503交叉排布。
[0043]此外,本實(shí)施例中的觸控顯示面板還包括多條觸控驅(qū)動(dòng)電極引線,該觸控驅(qū)動(dòng)電極引線的一端與對(duì)應(yīng)的觸控驅(qū)動(dòng)電極電連接,另一端接收觸控驅(qū)動(dòng)信號(hào)。
[0044]當(dāng)觸控驅(qū)動(dòng)電極503中具有觸控驅(qū)動(dòng)信號(hào)L7時(shí),陣列基板上的移位寄存器2052輸出觸控驅(qū)動(dòng)信號(hào)L7,即反相器的第一端口 c接收低電平信號(hào),第二端口 d接收低電平信號(hào),反相器的輸出端b向掃描線中輸出的第三信號(hào)L4,由于第三信號(hào)L4隨所述觸控驅(qū)動(dòng)信號(hào)L7波動(dòng),因此,可以減小掃描線504和觸控驅(qū)動(dòng)電極503之間電容的耦合效應(yīng),降低觸控驅(qū)動(dòng)電極50上的負(fù)載,提高觸控驅(qū)動(dòng)電極503的驅(qū)動(dòng)能力。
[0045]并且,第三信號(hào)L4的電壓幅值小于所述觸控驅(qū)動(dòng)信號(hào)L7的電壓幅值,且所述第三信號(hào)L4的電壓幅值小于陣列基板上薄膜晶體管的開啟電壓,以避免掃描線中的第三信號(hào)影響觸控顯示面板的顯示。
[0046]本實(shí)施例提供的觸控顯示面板,當(dāng)觸控驅(qū)動(dòng)電極接收觸控驅(qū)動(dòng)信號(hào)時(shí),反相器的第一端口和第二端口接收低電平信號(hào),來使對(duì)應(yīng)的掃描線具有隨觸控驅(qū)動(dòng)信號(hào)波動(dòng)的第三信號(hào),以此減小掃描線與觸控驅(qū)動(dòng)電極之間電容的耦合效應(yīng),降低觸控驅(qū)動(dòng)電極上的負(fù)載,提尚觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
[0047]實(shí)施例三
[0048]本實(shí)施例提供了一種陣列基板掃描線的驅(qū)動(dòng)方法,該陣列基板的結(jié)構(gòu)與實(shí)施例一提供的陣列基板的結(jié)構(gòu)相同,該驅(qū)動(dòng)方法的流程圖如圖6所示,包括:
[0049]S601:向所述掃描線驅(qū)動(dòng)單元中的反相器的輸入端輸入第一信號(hào);
[0050]其中,所述第一信號(hào)的掃描周期包括第一時(shí)段和第二時(shí)段,即包括顯示時(shí)段和觸控時(shí)段。本實(shí)施例中,與掃描線相連的驅(qū)動(dòng)單元還包括邏輯門電路和移位寄存器,以通過邏輯門電路和移位寄存器向反相器輸入第一信號(hào)。
[0051]此時(shí),在第一時(shí)段即顯示時(shí)段,通過移位寄存器向邏輯門電路的第一輸入端輸入顯示驅(qū)動(dòng)信號(hào),通過集成電路向邏輯門電路的第二輸入端輸入低電平信號(hào),使得邏輯門電路向反相器中輸入包含一個(gè)低電平脈沖的第一信號(hào),該第一信號(hào)與顯不驅(qū)動(dòng)信號(hào)同相;
[0052]在第二時(shí)段即觸控時(shí)段,通過移位寄存器向邏輯門電路的第一輸入端輸入觸控驅(qū)動(dòng)信號(hào),通過集成電路向邏輯門電路的第二輸入端輸入高電平信號(hào),使得邏輯門電路向反相器中輸入低電平的第一信號(hào),該第一信號(hào)與觸控驅(qū)動(dòng)信號(hào)反相。
[0053]S602:在第一時(shí)段,向所述反相器的第一端口輸入高電平信號(hào),向所述反相器的第二端口輸入低電平信號(hào),以通過所述反相器的輸出端向?qū)?yīng)的掃描線輸出與所述第一信號(hào)反相的第二信號(hào);
[0054]由于在第一時(shí)段第一信號(hào)為與顯示驅(qū)動(dòng)信號(hào)同相的信號(hào),因此,反相器的輸出端會(huì)向?qū)?yīng)的掃描線輸出的第二信號(hào)為反相的顯示驅(qū)動(dòng)信號(hào)。
[0055]S603:在第二時(shí)段,向所述反相器的第一端口輸入低電平信號(hào),向所述反相器的第二端口輸入低電平信號(hào),以通過所述反相器的輸出端向?qū)?yīng)的掃描線輸出第三信號(hào)。
[0056]由于在第二時(shí)段第一信號(hào)為與觸控驅(qū)動(dòng)信號(hào)反相的信號(hào),因此,反相器的輸出端向?qū)?yīng)的掃描線輸出隨所述觸控驅(qū)動(dòng)信號(hào)波動(dòng)的第三信號(hào),所述第三信號(hào)的電壓幅值小于所述觸控驅(qū)動(dòng)信號(hào)的電壓幅值,且所述第三信號(hào)的電壓幅值小于所述薄膜晶體管的開啟電壓。
[0057]因此,當(dāng)顯示面板中的觸控驅(qū)動(dòng)電極接收觸控驅(qū)動(dòng)信號(hào)時(shí),可以在不開啟薄膜晶體管的情況下,通過向掃描線中輸入隨觸控驅(qū)動(dòng)信號(hào)波動(dòng)的第三信號(hào),來減小掃描線和觸控驅(qū)動(dòng)電極之間電容的耦合效應(yīng),降低觸控驅(qū)動(dòng)電極上的負(fù)載,提高觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
[0058]本實(shí)施例提供的陣列基板掃描線驅(qū)動(dòng)方法,當(dāng)觸控驅(qū)動(dòng)電極接收觸控驅(qū)動(dòng)信號(hào)時(shí),通過掃描線驅(qū)動(dòng)電路控制反相器的第一端口和第二端口接收低電平信號(hào),來使反相器向?qū)?yīng)的掃描線輸出隨觸控驅(qū)動(dòng)信號(hào)波動(dòng)的第三信號(hào),以此減小掃描線與觸控驅(qū)動(dòng)電極之間電容的耦合效應(yīng),降低觸控驅(qū)動(dòng)電極上的負(fù)載,提高觸控驅(qū)動(dòng)電極的驅(qū)動(dòng)能力。
[0059]本說明書中各個(gè)實(shí)施例采用遞進(jìn)的方式描述,每個(gè)實(shí)施例重點(diǎn)說明的都是與其他實(shí)施例的不同之處,各個(gè)實(shí)施例之間相同相似部分互相參見即可。對(duì)于實(shí)施例公開的裝置而言,由于其與實(shí)施例公開的方法相對(duì)應(yīng),所以描述的比較簡(jiǎn)單,相關(guān)之處參見方法部分說明即可。
[0060]對(duì)所公開的實(shí)施例的上述說明,使本領(lǐng)域?qū)I(yè)技術(shù)人員能夠?qū)崿F(xiàn)或使用本發(fā)明。對(duì)這些實(shí)施例的多種修改對(duì)本領(lǐng)域的專業(yè)技術(shù)人員來說將是顯而易見的,本文中所定義的一般原理可以在不脫離本發(fā)明的精神或范圍的情況下,在其它實(shí)施例中實(shí)現(xiàn)。因此,本發(fā)明將不會(huì)被限制于本文所示的這些實(shí)施例,而是要符合與本文所公開的原理和新穎特點(diǎn)相一致的最寬的范圍。
【權(quán)利要求】
1.一種陣列基板,包括顯示區(qū)與圍繞所述顯示區(qū)設(shè)置的非顯示區(qū),其特征在于,包括:多條掃描線; 與所述掃描線絕緣設(shè)置的多條數(shù)據(jù)線; 所述掃描線和所述數(shù)據(jù)線定義的多個(gè)像素單元; 設(shè)置在所述像素單元內(nèi)的薄膜晶體管,且所述掃描線和所述數(shù)據(jù)線與像素單元中的薄膜晶體管電連接; 掃描線驅(qū)動(dòng)電路,所述掃描線驅(qū)動(dòng)電路包括與多條所述掃描線分別電連接的多個(gè)掃描線驅(qū)動(dòng)單元,所述掃描線驅(qū)動(dòng)單元包括至少一個(gè)反相器,所述反相器包括輸入端、輸出端、第一端口和第二端口,其中,所述反相器的輸入端接收第一信號(hào),所述反相器的第一端口接收高電平信號(hào),所述反相器的第二端口接收低電平信號(hào),所述反相器的輸出端與對(duì)應(yīng)的所述掃描線電連接并輸出與所述第一信號(hào)相位相反的第二信號(hào),或者,所述反相器的第一端口接收低電平信號(hào),所述反相器的第二端口接收低電平信號(hào),所述反相器的輸出端與對(duì)應(yīng)的所述掃描線電連接并輸出第三信號(hào)。
2.根據(jù)權(quán)利要求1所述的陣列基板,其特征在于,所述反相器包括相互串聯(lián)的PMOS管和NMOS管,所述PMOS管和NMOS管的柵極相連作為所述反相器的輸入端,所述PMOS管和NMOS管的漏極相連作為所述反相器的輸出端,所述PMOS管的源極為所述反相器的第一端口,所述NMOS管的源極為所述反相器的第二端口。
3.根據(jù)權(quán)利要求1或2所述的陣列基板,其特征在于,所述掃描線的驅(qū)動(dòng)單元還包括邏輯門電路和移位寄存器,所述邏輯門電路的輸出端與所述反相器的輸入端相連,所述邏輯門電路的第一輸入端與移位寄存器的輸出端相連,所述邏輯門電路的第二輸入端接收高電平信號(hào)或低電平信號(hào)。
4.根據(jù)權(quán)利要求3所述的陣列基板,其特征在于,所述邏輯門電路包括或非門和非門,所述或非門的輸出端為所述邏輯門電路的輸出端,所述或非門的一個(gè)輸入端與所述非門的輸出端相連,所述非門的輸入端為所述邏輯門電路的第一輸入端,所述或非門的另一個(gè)輸入端為所述邏輯門電路的第二輸入端。
5.根據(jù)權(quán)利要求4所述的陣列基板,其特征在于,所述陣列基板還包括與所述掃描線驅(qū)動(dòng)電路電連接的集成電路,所述集成電路與所述反相器的第一端口和第二端口電連接,用于向所述第一端口輸入高電平信號(hào)或低電平信號(hào),向所述第二端口輸入低電平信號(hào);所述集成電路還與所述邏輯門電路的第二輸入端電連接,用于向所述第二輸入端輸入高電平信號(hào)或低電平信號(hào)。
6.根據(jù)權(quán)利要求5所述的陣列基板,其特征在于,所述反相器位于所述陣列基板的非顯示區(qū)域。
7.根據(jù)權(quán)利要求6所述的陣列基板,其特征在于,所述邏輯門電路的輸出端與至少一個(gè)反相器相連。
8.根據(jù)權(quán)利要求7所述的陣列基板,其特征在于,所述多個(gè)反相器的輸入端電連接并與所述邏輯門電路的輸出端電連接,所述多個(gè)反相器的第一端口電連接,所述多個(gè)反相器的第二端口電連接,所述多個(gè)反相器的輸出端分別與多條掃描線電連接。
9.一種觸控顯示面板,包括如權(quán)1-8任一項(xiàng)所述的陣列基板,還包括與所述陣列基板相對(duì)設(shè)置并封裝的第二基板,所述陣列基板和所述第二基板間設(shè)置有至少一個(gè)觸控驅(qū)動(dòng)電極。
10.根據(jù)權(quán)利要求9所述的觸控顯示面板,其特征在于,還包括多條觸控驅(qū)動(dòng)電極引線,所述觸控驅(qū)動(dòng)電極引線一端電連接對(duì)應(yīng)的所述觸控驅(qū)動(dòng)電極,另一端接收觸控驅(qū)動(dòng)信號(hào),所述反相器的第一端口接收低電平信號(hào),所述反相器的第二端口接收低電平信號(hào),所述反相器的輸出端輸出的第三信號(hào)隨所述觸控驅(qū)動(dòng)信號(hào)波動(dòng),所述第三信號(hào)的電壓幅值小于所述觸控驅(qū)動(dòng)信號(hào)的電壓幅值,且所述第三信號(hào)的電壓幅值小于所述薄膜晶體管的開啟電壓。
11.一種權(quán)利要求1-8任一項(xiàng)所述的陣列基板掃描線的驅(qū)動(dòng)方法,其特征在于,包括: 向所述掃描線驅(qū)動(dòng)單元中的所述反相器的輸入端輸入第一信號(hào),其中,所述第一信號(hào)的掃描周期包括第一時(shí)段和第二時(shí)段; 在第一時(shí)段,向所述反相器的第一端口輸入高電平信號(hào),向所述反相器的第二端口輸入低電平信號(hào),以通過所述反相器的輸出端向?qū)?yīng)的掃描線輸出與所述第一信號(hào)反相的第二信號(hào); 在第二時(shí)段,向所述反相器的第一端口輸入低電平信號(hào),向所述反相器的第二端口輸入低電平信號(hào),以通過所述反相器的輸出端向?qū)?yīng)的掃描線輸出第三信號(hào)。
12.根據(jù)權(quán)利要求11所述的方法,其特征在于,當(dāng)所述掃描線的驅(qū)動(dòng)單元還包括邏輯門電路和移位寄存器時(shí),在第一時(shí)段,向邏輯門電路的第一輸入端輸入顯示驅(qū)動(dòng)信號(hào),向所述邏輯門電路的第二輸入端輸入低電平信號(hào),以使所述邏輯門電路輸出的第一信號(hào)為顯示驅(qū)動(dòng)信號(hào);在第二時(shí)段,向邏輯門電路的第一輸入端輸入觸控驅(qū)動(dòng)信號(hào),向所述邏輯門電路的第二輸入端輸入高電平信號(hào),以使所述邏輯門電路輸出的第一信號(hào)為反相的觸控驅(qū)動(dòng)信號(hào),且所述第一信號(hào)為低電平信號(hào)。
13.根據(jù)權(quán)利要求12所述的方法,其特征在于,在第一時(shí)段,所述反相器的輸出端向?qū)?yīng)的掃描線輸出反相的顯示驅(qū)動(dòng)信號(hào);在第二時(shí)段,所述反相器的輸出端向?qū)?yīng)的掃描線輸出的第三信號(hào)隨所述觸控驅(qū)動(dòng)信號(hào)波動(dòng),所述第三信號(hào)的電壓幅值小于所述觸控驅(qū)動(dòng)信號(hào)的電壓幅值,且所述第三信號(hào)的電壓幅值小于所述薄膜晶體管的開啟電壓。
【文檔編號(hào)】G09G3/36GK104485081SQ201410852484
【公開日】2015年4月1日 申請(qǐng)日期:2014年12月26日 優(yōu)先權(quán)日:2014年12月26日
【發(fā)明者】翟應(yīng)騰 申請(qǐng)人:上海天馬微電子有限公司, 天馬微電子股份有限公司