亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

一種計(jì)算機(jī)輸入、輸出接口工作原理教學(xué)可視化模擬系統(tǒng)的制作方法

文檔序號(hào):2550177閱讀:212來源:國(guó)知局
一種計(jì)算機(jī)輸入、輸出接口工作原理教學(xué)可視化模擬系統(tǒng)的制作方法
【專利摘要】本發(fā)明屬于微型計(jì)算機(jī)工作原理教學(xué)工具領(lǐng)域,尤其涉及一種計(jì)算機(jī)輸入、輸出接口工作原理教學(xué)可視化模擬系統(tǒng),包括:可操控的控制端口模塊、可操控/可觀測(cè)的數(shù)據(jù)輸入模塊、可操控/可觀測(cè)的數(shù)據(jù)輸出模塊、輸入/輸出接口模塊;使用普通開關(guān)代替CPU產(chǎn)生可視化的讀寫控制信號(hào),各開關(guān)可手動(dòng)操作來改變信號(hào),實(shí)現(xiàn)信號(hào)的可操控性;采用發(fā)光二極管的不同的發(fā)光狀態(tài)來顯示數(shù)據(jù)信息和接口通斷狀態(tài),實(shí)現(xiàn)數(shù)據(jù)信息的可觀測(cè)性;實(shí)驗(yàn)系統(tǒng)不包含真實(shí)的CPU且不使用匯編語(yǔ)言程序控制,均使用開關(guān)或者發(fā)光二極管來模擬處理器或者外設(shè)的數(shù)據(jù)信息、控制信號(hào)、地址信號(hào),通過逐步的手動(dòng)設(shè)置完成實(shí)驗(yàn),實(shí)現(xiàn)輸入輸出接口工作速度的完全可控性。
【專利說明】一種計(jì)算機(jī)輸入、輸出接口工作原理教學(xué)可視化模擬系統(tǒng)

【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于微型計(jì)算機(jī)工作原理教學(xué)工具領(lǐng)域,尤其涉及一種計(jì)算機(jī)輸入、輸出接口工作原理教學(xué)可視化模擬系統(tǒng)。

【背景技術(shù)】
[0002]微機(jī)原理與接口技術(shù)是高等院校理工科專業(yè)的一門重要專業(yè)課程,輸入、輸出接口原理實(shí)驗(yàn)是微機(jī)原理基本實(shí)踐教學(xué)的一個(gè)重要環(huán)節(jié)。輸入、輸出接口是計(jì)算機(jī)與外部世界進(jìn)行信息交換不可缺少的功能,在整個(gè)計(jì)算機(jī)系統(tǒng)中占有極其重要的地位。在計(jì)算機(jī)系統(tǒng)中,通常把處理器和主存儲(chǔ)器之外的部分統(tǒng)稱為輸入、輸出系統(tǒng)。其中,負(fù)責(zé)把信息從外部設(shè)備送入CPU的接口叫做輸入接口,而將信息從CPU輸出到外部設(shè)備的接口則稱為輸出接口。
[0003]現(xiàn)有的微型計(jì)算機(jī)輸入、輸出原理實(shí)驗(yàn)采用編寫匯編語(yǔ)言來控制處理器操作實(shí)現(xiàn),其工作原理在計(jì)算機(jī)內(nèi)部實(shí)現(xiàn),且內(nèi)部工作過程高速而不可觀測(cè),實(shí)驗(yàn)過程抽象,學(xué)生不能直觀地認(rèn)識(shí)輸入、輸出接口整體工作過程,導(dǎo)致學(xué)生難于理解。本發(fā)明旨在將微型計(jì)算機(jī)輸入、輸出的高速處理過程變成慢速且可觀測(cè)的可視化演示。通過設(shè)計(jì)一種可視化輸入、輸出接口教學(xué)實(shí)驗(yàn)系統(tǒng),讓學(xué)生對(duì)微型計(jì)算機(jī)的輸入、輸出工作原理有清晰且直觀認(rèn)識(shí),直觀形象地理解CPU與外設(shè)之間數(shù)據(jù)的讀寫過程,從而加深對(duì)課程內(nèi)容的理解。


【發(fā)明內(nèi)容】

[0004]針對(duì)上述問題,本發(fā)明提出了一種計(jì)算機(jī)輸入、輸出接口工作原理教學(xué)可視化模擬系統(tǒng),包括:可操控的控制端口模塊、可操控/可觀測(cè)的數(shù)據(jù)輸入模塊、可操控/可觀測(cè)的數(shù)據(jù)輸出模塊、輸入/輸出接口模塊;可操控的控制端口模塊、可操控/可觀測(cè)的數(shù)據(jù)輸入模塊、可操控/可觀測(cè)的數(shù)據(jù)輸出模塊分別與輸入/輸出接口模塊相連;
[0005]其中,可操控的控制端口模塊包括:第一可操控的控制端口模塊和第二可操控的控制端口模塊;可操控/可觀測(cè)的數(shù)據(jù)輸入模塊包括:可操控的數(shù)據(jù)輸入模塊和第一可觀測(cè)的數(shù)據(jù)顯示模塊;可操控/可觀測(cè)的數(shù)據(jù)輸出模塊包括:可操控的數(shù)據(jù)輸出模塊和第二可觀測(cè)的數(shù)據(jù)顯示模塊;輸入/輸出接口模塊包括:緩沖器和鎖存器;
[0006]第一可操控的控制端口模塊包括了第一控制線設(shè)置開關(guān)、設(shè)置地址信號(hào)的第一 8位撥碼開關(guān)、第一地址譯碼器和第一發(fā)光二極管;其中控制線設(shè)置開關(guān)和第一發(fā)光二極管相連,第一 8位撥碼開關(guān)通過第一地址譯碼器和第一發(fā)光二極管相連,第一發(fā)光二極管與緩沖器的控制端口相連;
[0007]可操控的數(shù)據(jù)輸入模塊由設(shè)置數(shù)據(jù)信息的第二 8位撥碼開關(guān)構(gòu)成,與緩沖器的數(shù)據(jù)輸入端口相連;
[0008]第一可觀測(cè)的數(shù)據(jù)顯示模塊由第二發(fā)光二極管組成,與緩沖器的數(shù)據(jù)輸出端口相連;
[0009]可操控的數(shù)據(jù)輸出模塊包括設(shè)置數(shù)據(jù)信息的第三8位撥碼開關(guān)和控制鎖存器數(shù)據(jù)輸入端的浮空狀態(tài)開關(guān);
[0010]第二可操控的控制端口模塊包括了第二控制線設(shè)置開關(guān)、設(shè)置地址信號(hào)的第四8位撥碼開關(guān)、第二地址譯碼器、第三發(fā)光二極管、數(shù)據(jù)清零開關(guān)、第四發(fā)光二極管;其中第二控制線設(shè)置開關(guān)和第三發(fā)光二極管相連,第四8位撥碼開關(guān)通過第二地址譯碼器和第三發(fā)光二極管相連,第三發(fā)光二極管與鎖存器的控制端口相連;數(shù)據(jù)清零開關(guān)通過第四發(fā)光二極管與鎖存器的控制端口相連;
[0011]第二可觀測(cè)的數(shù)據(jù)顯示模塊由第五發(fā)光二極管組成,與鎖存器的數(shù)據(jù)輸出端口相連。
[0012]所述可操控的數(shù)據(jù)輸入模塊使用第二 8位撥碼開關(guān)手動(dòng)設(shè)置外設(shè)的數(shù)據(jù)輸入信肩、O
[0013]所述第一可操控的控制端口模塊根據(jù)所用的第一地址譯碼器,使用第一 8位撥碼開關(guān)手動(dòng)設(shè)置地址信息;通過使用開關(guān)設(shè)置來代替CPU的讀寫控制信號(hào),根據(jù)與之相連的第一發(fā)光二極管的發(fā)光狀態(tài)判斷控制端口線的通斷狀態(tài),從而決定緩沖器的通斷。
[0014]所述第一可觀測(cè)的數(shù)據(jù)顯示模塊使用第二發(fā)光二極管來顯示數(shù)據(jù)信息,若緩沖器導(dǎo)通,則此模塊中第二發(fā)光二極管的發(fā)光狀態(tài)與可操控的數(shù)據(jù)輸入模塊中的第二 8位撥碼開關(guān)設(shè)置的數(shù)據(jù)信息一致。
[0015]所述可操控的數(shù)據(jù)輸出模塊使用第三8位撥碼開關(guān)手動(dòng)設(shè)置輸出的數(shù)據(jù)信息,往鎖存器輸入數(shù)據(jù)時(shí),接通浮空狀態(tài)開關(guān)后設(shè)置第三8位撥碼開關(guān);數(shù)據(jù)設(shè)置完畢后斷開浮空狀態(tài)開關(guān),控制鎖存器數(shù)據(jù)輸入端口至浮空狀態(tài),以此說明鎖存器的數(shù)據(jù)保存能力。
[0016]所述第二可操控的控制端口模塊根據(jù)所用的第二地址譯碼器,使用第四8位撥碼開關(guān)手動(dòng)設(shè)置地址信息;使用開關(guān)設(shè)置來代替CPU的讀寫控制信號(hào);根據(jù)與之相連的第三發(fā)光二極管的發(fā)光狀態(tài)判斷控制端口線的通斷狀態(tài),從而決定鎖存器的通斷。
[0017]所述數(shù)據(jù)清零開關(guān)用于清除鎖存器內(nèi)所保存的數(shù)據(jù),通過第四發(fā)光二極管顯示通斷狀態(tài)。
[0018]所述第二可觀測(cè)的數(shù)據(jù)顯示模塊使用第五發(fā)光二極管來顯示數(shù)據(jù)信息,若鎖存器導(dǎo)通,則此模塊中第五發(fā)光二極管的發(fā)光狀態(tài)與可操控的數(shù)據(jù)輸出模塊中的第三8位撥碼開關(guān)設(shè)置的數(shù)據(jù)信息一致。
[0019]所述系統(tǒng)不包含真實(shí)的CPU且不使用匯編語(yǔ)言程序控制,均使用開關(guān)或者發(fā)光二極管來模擬處理器或者外設(shè)的數(shù)據(jù)信息、控制信號(hào)、地址信號(hào),通過逐步的手動(dòng)設(shè)置完成實(shí)驗(yàn),實(shí)現(xiàn)輸入、輸出接口工作速度的完全可控性,便于觀察。
[0020]本發(fā)明的有益效果在于:本發(fā)明采用撥碼開關(guān)手動(dòng)產(chǎn)生地址信號(hào)、輸入數(shù)據(jù)信息和輸出數(shù)據(jù)信息;使用普通開關(guān)產(chǎn)生代替CPU的讀寫控制信號(hào),各開關(guān)可手動(dòng)操作來改變信號(hào),實(shí)現(xiàn)信號(hào)的可操控性;采用發(fā)光二極管的不同的發(fā)光狀態(tài)來顯示數(shù)據(jù)信息和接口通斷狀態(tài),直觀顯示實(shí)驗(yàn)結(jié)果,實(shí)現(xiàn)信號(hào)的可觀測(cè)性;該系統(tǒng)不包含真實(shí)的CPU且不使用匯編語(yǔ)言程序控制,可通過逐步的手動(dòng)設(shè)置完成實(shí)驗(yàn),輸入、輸出接口工作速度的完全可控性,便于觀察。

【專利附圖】

【附圖說明】
[0021]圖1為本發(fā)明的總體結(jié)構(gòu)圖;
[0022]圖2為本發(fā)明的緩沖器的外圍電路連接結(jié)構(gòu)示意圖;
[0023]圖3為本發(fā)明的鎖存器的外圍電路連接結(jié)構(gòu)示意圖。

【具體實(shí)施方式】
[0024]下面結(jié)合附圖,對(duì)優(yōu)選實(shí)施例作詳細(xì)說明。
[0025]本發(fā)明提出了一種計(jì)算機(jī)輸入、輸出接口工作原理教學(xué)可視化模擬系統(tǒng),如圖1所示,包括:可操控的控制端口模塊、可操控/可觀測(cè)的數(shù)據(jù)輸入模塊、可操控/可觀測(cè)的數(shù)據(jù)輸出模塊、輸入/輸出接口模塊;可操控的控制端口模塊、可操控/可觀測(cè)的數(shù)據(jù)輸入模塊、可操控/可觀測(cè)的數(shù)據(jù)輸出模塊分別與輸入/輸出接口模塊相連;
[0026]其中,可操控的控制端口模塊包括:第一可操控的控制端口模塊和第二可操控的控制端口模塊;可操控/可觀測(cè)的數(shù)據(jù)輸入模塊包括:可操控的數(shù)據(jù)輸入模塊和第一可觀測(cè)的數(shù)據(jù)顯示模塊;可操控/可觀測(cè)的數(shù)據(jù)輸出模塊包括:可操控的數(shù)據(jù)輸出模塊和第二可觀測(cè)的數(shù)據(jù)顯示模塊;輸入/輸出接口模塊包括:緩沖器和鎖存器;
[0027]如圖2所示,第一可操控的控制端口模塊包括了第一控制線設(shè)置開關(guān)、設(shè)置地址信號(hào)的第一 8位撥碼開關(guān)、第一地址譯碼器和第一發(fā)光二極管;其中控制線設(shè)置開關(guān)和第一發(fā)光二極管相連,第一 8位撥碼開關(guān)通過地址譯碼器和第一發(fā)光二極管相連,第一發(fā)光二極管與緩沖器的控制端口相連;
[0028]可操控的數(shù)據(jù)輸入模塊由設(shè)置數(shù)據(jù)信息的第二 8位撥碼開關(guān)構(gòu)成,與緩沖器的數(shù)據(jù)輸入端口相連;
[0029]第一可觀測(cè)的數(shù)據(jù)顯示模塊由第二發(fā)光二極管組成,與緩沖器的數(shù)據(jù)輸出端口相連;
[0030]如圖3所示,可操控的數(shù)據(jù)輸出模塊包括設(shè)置數(shù)據(jù)信息的第三8位撥碼開關(guān)和控制鎖存器數(shù)據(jù)輸入端的浮空狀態(tài)開關(guān);
[0031]第二可操控的控制端口模塊包括了第二控制線設(shè)置開關(guān)、設(shè)置地址信號(hào)的第四8位撥碼開關(guān)、第二地址譯碼器、第三發(fā)光二極管、數(shù)據(jù)清零開關(guān)、第四發(fā)光二極管;其中第二控制線設(shè)置開關(guān)和第三發(fā)光二極管相連,第四8位撥碼開關(guān)通過第二地址譯碼器和第三發(fā)光二極管相連,第三發(fā)光二極管與鎖存器的控制端口相連;數(shù)據(jù)清零開關(guān)通過第四發(fā)光二極管與鎖存器的控制端口相連;
[0032]第二可觀測(cè)的數(shù)據(jù)顯示模塊由第五發(fā)光二極管組成,與鎖存器的數(shù)據(jù)輸出端口相連。
[0033]所述可操控的數(shù)據(jù)輸入模塊使用第二 8位撥碼開關(guān)手動(dòng)設(shè)置外設(shè)的數(shù)據(jù)輸入信肩、O
[0034]所述第一可操控的控制端口模塊根據(jù)所用的第一地址譯碼器,使用第一 8位撥碼開關(guān)手動(dòng)設(shè)置地址信息;通過使用開關(guān)設(shè)置來代替CPU的讀寫控制信號(hào),根據(jù)與之相連的第一發(fā)光二極管的發(fā)光狀態(tài)判斷控制端口線的通斷狀態(tài),從而決定緩沖器的通斷。
[0035]所述第一可觀測(cè)的數(shù)據(jù)顯示模塊使用第二發(fā)光二極管來顯示數(shù)據(jù)信息,若緩沖器導(dǎo)通,則此模塊中第二發(fā)光二極管的發(fā)光狀態(tài)與可操控的數(shù)據(jù)輸入模塊中的第二 8位撥碼開關(guān)設(shè)置的數(shù)據(jù)信息一致。
[0036]所述可操控的數(shù)據(jù)輸出模塊使用第三8位撥碼開關(guān)手動(dòng)設(shè)置輸出的數(shù)據(jù)信息,往鎖存器輸入數(shù)據(jù)時(shí),接通浮空狀態(tài)開關(guān)后設(shè)置第三8位撥碼開關(guān);數(shù)據(jù)設(shè)置完畢后斷開浮空狀態(tài)開關(guān),控制鎖存器數(shù)據(jù)輸入端口至浮空狀態(tài),以此說明鎖存器的數(shù)據(jù)保存能力。
[0037]所述第二可操控的控制端口模塊根據(jù)所用的第二地址譯碼器,使用第四8位撥碼開關(guān)手動(dòng)設(shè)置地址信息;使用開關(guān)設(shè)置來代替CPU的讀寫控制信號(hào);根據(jù)與之相連的第三發(fā)光二極管的發(fā)光狀態(tài)判斷控制端口線的通斷狀態(tài),從而決定鎖存器的通斷。
[0038]所述數(shù)據(jù)清零開關(guān)用于清除鎖存器內(nèi)所保存的數(shù)據(jù),通過第四發(fā)光二極管顯示通斷狀態(tài)。
[0039]所述第二可觀測(cè)的數(shù)據(jù)顯示模塊使用第五發(fā)光二極管來顯示數(shù)據(jù)信息,若鎖存器導(dǎo)通,則此模塊中第五發(fā)光二極管的發(fā)光狀態(tài)與可操控的數(shù)據(jù)輸出模塊中的第三8位撥碼開關(guān)設(shè)置的數(shù)據(jù)信息一致。
[0040]所述系統(tǒng)不包含真實(shí)的CPU且不使用匯編語(yǔ)言程序控制,均使用開關(guān)或者發(fā)光二極管來模擬處理器或者外設(shè)的數(shù)據(jù)信息、控制信號(hào)、地址信號(hào),通過逐步的手動(dòng)設(shè)置完成實(shí)驗(yàn),實(shí)現(xiàn)輸入、輸出接口工作速度的完全可控性,便于觀察。
[0041]以上所述,僅為本發(fā)明較佳的【具體實(shí)施方式】,但本發(fā)明的保護(hù)范圍并不局限于此,任何熟悉本【技術(shù)領(lǐng)域】的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到的變化或替換,都應(yīng)涵蓋在本發(fā)明的保護(hù)范圍之內(nèi)。因此,本發(fā)明的保護(hù)范圍應(yīng)該以權(quán)利要求的保護(hù)范圍為準(zhǔn)。
【權(quán)利要求】
1.一種計(jì)算機(jī)輸入、輸出接口工作原理教學(xué)可視化模擬系統(tǒng),其特征在于,包括:可操控的控制端口模塊、可操控/可觀測(cè)的數(shù)據(jù)輸入模塊、可操控/可觀測(cè)的數(shù)據(jù)輸出模塊、輸入/輸出接口模塊;可操控的控制端口模塊、可操控/可觀測(cè)的數(shù)據(jù)輸入模塊、可操控/可觀測(cè)的數(shù)據(jù)輸出模塊分別與輸入/輸出接口模塊相連; 其中,可操控的控制端口模塊包括:第一可操控的控制端口模塊和第二可操控的控制端口模塊;可操控/可觀測(cè)的數(shù)據(jù)輸入模塊包括:可操控的數(shù)據(jù)輸入模塊和第一可觀測(cè)的數(shù)據(jù)顯示模塊;可操控/可觀測(cè)的數(shù)據(jù)輸出模塊包括:可操控的數(shù)據(jù)輸出模塊和第二可觀測(cè)的數(shù)據(jù)顯示模塊;輸入/輸出接口模塊包括:緩沖器和鎖存器; 第一可操控的控制端口模塊包括了第一控制線設(shè)置開關(guān)、設(shè)置地址信號(hào)的第一 8位撥碼開關(guān)、第一地址譯碼器和第一發(fā)光二極管;其中控制線設(shè)置開關(guān)和第一發(fā)光二極管相連,第一 8位撥碼開關(guān)通過第一地址譯碼器和第一發(fā)光二極管相連,第一發(fā)光二極管與緩沖器的控制端口相連; 可操控的數(shù)據(jù)輸入模塊由設(shè)置數(shù)據(jù)信息的第二 8位撥碼開關(guān)構(gòu)成,與緩沖器的數(shù)據(jù)輸入端口相連; 第一可觀測(cè)的數(shù)據(jù)顯示模塊由第二發(fā)光二極管組成,與緩沖器的數(shù)據(jù)輸出端口相連; 可操控的數(shù)據(jù)輸出模塊包括設(shè)置數(shù)據(jù)信息的第三8位撥碼開關(guān)和控制鎖存器數(shù)據(jù)輸入端的浮空狀態(tài)開關(guān); 第二可操控的控制端口模塊包括了第二控制線設(shè)置開關(guān)、設(shè)置地址信號(hào)的第四8位撥碼開關(guān)、第二地址譯碼器、第三發(fā)光二極管、數(shù)據(jù)清零開關(guān)、第四發(fā)光二極管;其中第二控制線設(shè)置開關(guān)和第三發(fā)光二極管相連,第四8位撥碼開關(guān)通過第二地址譯碼器和第三發(fā)光二極管相連,第三發(fā)光二極管與鎖存器的控制端口相連;數(shù)據(jù)清零開關(guān)通過第四發(fā)光二極管與鎖存器的控制端口相連; 第二可觀測(cè)的數(shù)據(jù)顯示模塊由第五發(fā)光二極管組成,與鎖存器的數(shù)據(jù)輸出端口相連。
2.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述可操控的數(shù)據(jù)輸入模塊使用第二8位撥碼開關(guān)手動(dòng)設(shè)置外設(shè)的數(shù)據(jù)輸入信息。
3.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述第一可操控的控制端口模塊根據(jù)所用的第一地址譯碼器,使用第一 8位撥碼開關(guān)手動(dòng)設(shè)置地址信息;通過使用開關(guān)設(shè)置來代替CPU的讀寫控制信號(hào),根據(jù)與之相連的第一發(fā)光二極管的發(fā)光狀態(tài)判斷控制端口線的通斷狀態(tài),從而決定緩沖器的通斷。
4.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述第一可觀測(cè)的數(shù)據(jù)顯示模塊使用第二發(fā)光二極管來顯示數(shù)據(jù)信息,若緩沖器導(dǎo)通,則此模塊中第二發(fā)光二極管的發(fā)光狀態(tài)與可操控的數(shù)據(jù)輸入模塊中的第二 8位撥碼開關(guān)設(shè)置的數(shù)據(jù)信息一致。
5.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述可操控的數(shù)據(jù)輸出模塊使用第三8位撥碼開關(guān)手動(dòng)設(shè)置輸出的數(shù)據(jù)信息,往鎖存器輸入數(shù)據(jù)時(shí),接通浮空狀態(tài)開關(guān)后設(shè)置第三8位撥碼開關(guān);數(shù)據(jù)設(shè)置完畢后斷開浮空狀態(tài)開關(guān),控制鎖存器數(shù)據(jù)輸入端口至浮空狀態(tài),以此說明鎖存器的數(shù)據(jù)保存能力。
6.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述第二可操控的控制端口模塊根據(jù)所用的第二地址譯碼器,使用第四8位撥碼開關(guān)手動(dòng)設(shè)置地址信息;使用開關(guān)設(shè)置來代替CPU的讀寫控制信號(hào);根據(jù)與之相連的第三發(fā)光二極管的發(fā)光狀態(tài)判斷控制端口線的通斷狀態(tài),從而決定鎖存器的通斷。
7.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述數(shù)據(jù)清零開關(guān)用于清除鎖存器內(nèi)所保存的數(shù)據(jù),通過第四發(fā)光二極管顯示通斷狀態(tài)。
8.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述第二可觀測(cè)的數(shù)據(jù)顯示模塊使用第五發(fā)光二極管來顯示數(shù)據(jù)信息,若鎖存器導(dǎo)通,則此模塊中第五發(fā)光二極管的發(fā)光狀態(tài)與可操控的數(shù)據(jù)輸出模塊中的第三8位撥碼開關(guān)設(shè)置的數(shù)據(jù)信息一致。
9.根據(jù)權(quán)利要求1所述的系統(tǒng),其特征在于,所述系統(tǒng)不包含真實(shí)的CPU且不使用匯編語(yǔ)言程序控制,均使用開關(guān)或者發(fā)光二極管來模擬處理器或者外設(shè)的數(shù)據(jù)信息、控制信號(hào)、地址信號(hào),通過逐步的手動(dòng)設(shè)置完成實(shí)驗(yàn),實(shí)現(xiàn)輸入、輸出接口工作速度的完全可控性,便于觀察。
【文檔編號(hào)】G09B19/00GK104392639SQ201410706230
【公開日】2015年3月4日 申請(qǐng)日期:2014年11月27日 優(yōu)先權(quán)日:2014年11月27日
【發(fā)明者】李新利, 楊錫運(yùn), 楊國(guó)田, 劉禾, 陸會(huì)明, 劉鵬程 申請(qǐng)人:華北電力大學(xué)
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1