顯示設(shè)備及其驅(qū)動方法
【專利摘要】提供了一種顯示設(shè)備,包括顯示面板、柵極驅(qū)動器、柵極時鐘信號調(diào)制單元、和柵極時鐘信號發(fā)生器。顯示面板包括柵極線和經(jīng)由各個開關(guān)元件連接至所述柵極線的像素。柵極驅(qū)動器包括被配置為將柵極信號輸出到所述柵極線的級。柵極時鐘信號調(diào)制單元被配置為基于掃描開始信號調(diào)制輸入柵極時鐘信號以便生成輸出柵極時鐘信號。柵極時鐘信號發(fā)生器被配置為基于柵極時鐘信號生成時鐘信號,并且將所述時鐘信號輸出到所述柵極驅(qū)動器。所述柵極時鐘信號調(diào)制單元被配置為對與掃描開始信號的脈沖重疊的所述輸入柵極時鐘信號的脈沖的寬度進(jìn)行調(diào)制。
【專利說明】
顯示設(shè)備及其驅(qū)動方法
【技術(shù)領(lǐng)域】
[0001]示范性實(shí)施例涉及顯示設(shè)備及其驅(qū)動方法。更具體地,示范性實(shí)施例涉及可以提高柵極驅(qū)動器的性能的顯示設(shè)備及其驅(qū)動方法。
【背景技術(shù)】
[0002]諸如液晶顯示器(IXD)、有機(jī)發(fā)光二極管(OLED)顯示器等等的顯示設(shè)備通常包括具有多個像素和多個信號線的顯示面板、以及驅(qū)動顯示面板的驅(qū)動單元。每個像素典型地包括連接至信號線的開關(guān)元件,連接至開關(guān)元件的像素電極,以及對電極。像素電極連接至諸如薄膜晶體管(TFT)的開關(guān)元件,并且數(shù)據(jù)電壓被施加在所述像素電極。對電極形成在顯示面板的整個表面上,并且公共電壓Vcom被施加在其上。像素電極和對電極可以布置在相同的基底上或者不同的基底上。
[0003]顯示設(shè)備通常從外部圖形控制器或者任何其它適合的來源接收輸入圖像信號。輸入圖像信號攜帶每個像素的亮度信息并且每個亮度具有確定的數(shù)目。對應(yīng)于期望的亮度信息的數(shù)據(jù)電壓被施加在每個像素上。被施加在像素上的數(shù)據(jù)電壓被表示為根據(jù)與被施加在公共電極上的公共電壓的差值的像素電壓。像素顯示由圖像信號的灰度所指示的亮度。以這種方式,為了防止當(dāng)一個方向的電場或者具有相同極性的電壓被施加較長時間時所引起的圖像退化,用于作為每幀、每行、每列、或者每個像素的參考的電壓的數(shù)據(jù)電壓的極性可以被反轉(zhuǎn)。
[0004]傳統(tǒng)的驅(qū)動單元典型地包括向顯示面板供應(yīng)柵極信號的柵極驅(qū)動器、向顯示面板供應(yīng)數(shù)據(jù)信號的數(shù)據(jù)驅(qū)動器、以及控制數(shù)據(jù)驅(qū)動器和柵極驅(qū)動器的信號控制器。注意到柵極驅(qū)動器通常包括由多個級形成的移位寄存器,所述多個級彼此從屬連接。柵極驅(qū)動器接收驅(qū)動電壓和多個柵極控制信號以便生成柵極信號。驅(qū)動電壓包括可以導(dǎo)通開關(guān)元件的柵極導(dǎo)通電壓、和可以使開關(guān)元件截止的柵極截止電壓。柵極控制信號可以包括指示開始掃描的掃描開始信號以及控制柵極導(dǎo)通脈沖的輸出定時的柵極時鐘信號。柵極驅(qū)動器基于驅(qū)動電壓和柵極控制信號來生成被輸入到柵極線的柵極信號,并且將所述柵極信號輸出到柵極線。
[0005]傳統(tǒng)地,柵極驅(qū)動器和數(shù)據(jù)驅(qū)動器以將被連接至顯示面板的芯片的形式安裝在印刷電路板(PCB)上。替換性地,驅(qū)動單元的芯片可以直接安裝在顯示面板上。還應(yīng)當(dāng)注意至IJ,已經(jīng)研發(fā)了將柵極驅(qū)動器集成到顯示面板中的結(jié)構(gòu)。作為單獨(dú)的芯片,這些集成的柵極驅(qū)動器不要求薄膜晶體管溝道具有很高的移動性。
[0006]在技術(shù)背景部分所公開的以上信息僅僅用于加強(qiáng)對本發(fā)明構(gòu)思的背景的理解,因此,它可以包含不形成在這個國家中已經(jīng)為本領(lǐng)域普通技術(shù)人員所知的現(xiàn)有技術(shù)的信息。
【發(fā)明內(nèi)容】
[0007]示范性實(shí)施例提供了一種顯示設(shè)備及其驅(qū)動方法,其可以防止從柵極驅(qū)動器輸出的柵極信號的電勢被不充分地降低。反過來,這可以防止顯示面板的充電率變低或者偏離,并且可以提高柵極驅(qū)動器及其驅(qū)動方法的性能。
[0008]另外的方面將在下面的詳細(xì)描述中被闡述,并且將從本公開中部分地變得清楚,或者可以通過實(shí)踐本發(fā)明構(gòu)思而習(xí)得。
[0009]根據(jù)示范性實(shí)施例,顯示設(shè)備包括顯示面板、柵極驅(qū)動器、柵極時鐘信號調(diào)制單元、和柵極時鐘信號發(fā)生器。顯示面板包括柵極線和經(jīng)由各個開關(guān)元件連接至所述柵極線的像素。柵極驅(qū)動器包括被配置為將柵極信號輸出到所述柵極線的級。柵極時鐘信號調(diào)制單元被配置為基于掃描開始信號調(diào)制輸入柵極時鐘信號以便生成輸出柵極時鐘信號。柵極時鐘信號發(fā)生器被配置為基于柵極時鐘信號生成時鐘信號并且將所述時鐘信號輸出到所述柵極驅(qū)動器。所述柵極時鐘信號調(diào)制單元被配置為對所述輸入柵極時鐘信號的與掃描開始信號的脈沖重疊的脈沖的寬度進(jìn)行調(diào)制。
[0010]根據(jù)示范性實(shí)施例,驅(qū)動顯示設(shè)備的方法包括:基于掃描開始信號調(diào)制輸入柵極時鐘信號以便生成輸出柵極時鐘信號;基于輸出柵極時鐘信號生成時鐘信號;以及基于時鐘信號生成柵極信號。生成輸出柵極時鐘信號包括對所述輸入柵極時鐘信號的與掃描開始信號的脈沖重疊的脈沖的寬度進(jìn)行調(diào)制。
[0011]應(yīng)當(dāng)注意到,顯示設(shè)備可以包括柵極驅(qū)動器的若干第一級,其從信號控制器接收掃描開始信號STV以便生成和輸出柵極信號。柵極信號的電勢可以被掃描開始信號STV和柵極時鐘信號CPV的重疊時間影響。當(dāng)柵極信號的電勢不夠高時,連接至對應(yīng)級的像素的充電率可能不僅僅被降低,還可能影響后一級的柵極信號,從而顯示面板的總體充電率可能是不充足的。然而,根據(jù)示范性實(shí)施例,可以防止從顯示設(shè)備的柵極驅(qū)動器輸出的柵極信號的電勢被不充分地降低,從而可以防止顯示面板的充電率降低或偏離。反過來,這可以提高柵極驅(qū)動器的性能和顯示設(shè)備的顯示質(zhì)量。
[0012]前述的總體描述和下面的詳細(xì)描述是示范性和說明性的,并且意圖提供對要求保護(hù)的主題的進(jìn)一步說明。
【專利附圖】
【附圖說明】
[0013]被包括以便提供對本發(fā)明構(gòu)思的進(jìn)一步理解、并且被合并在本說明書中且構(gòu)成本說明書的一部分的附圖示出了本發(fā)明構(gòu)思的示范性實(shí)施例,并且與描述一起說明本發(fā)明構(gòu)思的原理。
[0014]圖1是根據(jù)示范性實(shí)施例的顯示設(shè)備的框圖。
[0015]圖2是根據(jù)示范性實(shí)施例的顯示設(shè)備的像素和信號線的布局圖。
[0016]圖3是根據(jù)示范性實(shí)施例的顯示設(shè)備的柵極驅(qū)動器的框圖。
[0017]圖4是根據(jù)示范性實(shí)施例的、圖3中示出的柵極驅(qū)動器的移位寄存器的級的電路圖示例。
[0018]圖5是根據(jù)示范性實(shí)施例的顯示設(shè)備的柵極時鐘信號(CPV)調(diào)制單元的框圖。
[0019]圖6是根據(jù)示范性實(shí)施例的在對通過柵極時鐘信號調(diào)制單元調(diào)制的驅(qū)動信號進(jìn)行調(diào)制之前和之后的定時圖。
[0020]圖7和圖8是根據(jù)示范性實(shí)施例的顯示設(shè)備的驅(qū)動信號的定時圖。
【具體實(shí)施方式】
[0021]在下面的描述中,為了說明的目的,闡述了各種具體細(xì)節(jié)以便提供對各種示范性實(shí)施例的全面的理解。然而,清楚的是,可以無需這些具體細(xì)節(jié)或者可以利用一個或多個等效安排來實(shí)踐各種示范性實(shí)施例。在其它實(shí)例中,熟知的結(jié)構(gòu)和設(shè)備以框圖形式示出,以避免不必要地模糊各種示范性實(shí)施例。
[0022]在附圖中,為了清晰和描述的目的,可以夸大層、膜、面板、區(qū)域等等的尺寸和相對尺寸。并且,相似的參考標(biāo)號指代相似的元素。
[0023]當(dāng)一個元素或?qū)颖环Q為“在(另一個元素或?qū)?之上”、“連接至”或“耦合至”另一個元素或?qū)訒r,它可以直接在另一個元素或?qū)又稀⒅苯舆B接至或耦合至另一個元素或?qū)?,或者也可以存在插入其間的元素或?qū)?。相反,?dāng)一個元素或?qū)颖环Q為“直接在(另一個元素或?qū)?之上”、“直接連接至”或“直接耦合至”另一個元素或?qū)訒r,則不存在插入其間的元素或?qū)印榱吮竟_的目的,“x、Y、和Z中的至少一個”以及“從由X、Y、和Z構(gòu)成的組中選擇的至少一個”可以被解釋為只有X、只有Y、只有Ζ、或者Χ、Υ、和Z中的兩個或更多個的任意組合,例如,XYZ、XYY、YZjP TL。相似的數(shù)字始終指代相似的元素。如這里所使用的,術(shù)語“和/或”包括相關(guān)聯(lián)的列出項(xiàng)中的一個或多個的任意和全部組合。
[0024]雖然術(shù)語第一、第二等可以在這里用來描述各種元素、組件、區(qū)域、層、和/或段,但是這些元素、組件、區(qū)域、層、和/或段不應(yīng)被這些術(shù)語所限制。這些術(shù)語被用來將一個元素、組件、區(qū)域、層、和/或段與另一個元素、組件、區(qū)域、層、和/或段區(qū)分開。因此,下面討論的第一元素、組件、區(qū)域、層、和/或段可以被命名為第二元素、組件、區(qū)域、層、和/或段而不脫離本公開的教導(dǎo)。
[0025]空間相對術(shù)語,如“之下”、“以下”、“下面”、“以上”、“上面”等等,可以在這里用于描述性的目的,以便描述如附圖中所示的一個元素或特征與另一個(多個)元素或特征的關(guān)系。除了在附圖中描繪的朝向以外,空間相對術(shù)語也意圖包含使用中的裝置、操作、和/或制造的不同的朝向。例如,如果附圖中的裝置被翻轉(zhuǎn)(turn over),則被描述為在其它元素或特征“以下”或“之下”的元素將朝向其它元素或特征“以上”。因此,示范性術(shù)語“以下”可以包含以上和以下兩個朝向。另外,所述裝置也可以另外朝向(例如,旋轉(zhuǎn)90度或朝向其它方向),并且可以因此解釋這里所使用的空間相對描述符。
[0026]這里所使用的術(shù)語僅僅是為了描述特定實(shí)施例的目的,而不是意圖進(jìn)行限制。如這里所使用的,單數(shù)形式“一”、“該”意圖也包括復(fù)數(shù)形式,除非在上下文中清楚地另外指出。另外,當(dāng)術(shù)語“包括”和/或“包含”在這里的說明書中被使用時,說明存在所述特征、整數(shù)、步驟、操作、元素、組件、和/或它們的組,但是并不排除一個或多個其它特征、整數(shù)、步驟、操作、元素、組件、和/或它們的組的存在或添加。
[0027]除非另外定義,這里使用的所有術(shù)語(包括技術(shù)術(shù)語和科學(xué)術(shù)語)具有本公開所屬領(lǐng)域的普通技術(shù)人員所通常理解的含義相同的含義。諸如在通常使用的字典中定義的術(shù)語的術(shù)語應(yīng)當(dāng)被解釋為具有與它們在相關(guān)領(lǐng)域的上下文中的含義一致的含義,并且不會被解釋為理想化或過度形式的意義,除非在這里明確地這樣定義。
[0028]圖1是根據(jù)示范性實(shí)施例的顯示設(shè)備的框圖。圖2是根據(jù)示范性實(shí)施例的顯示設(shè)備的像素和信號線的布局圖。
[0029]參考圖1,顯示設(shè)備包括顯示面板300、連接至顯示面板300的柵極驅(qū)動器400和數(shù)據(jù)驅(qū)動器500、柵極電壓發(fā)生器700、時鐘信號發(fā)生器750、和控制前述組件的信號控制器600。雖然將要參考這個具體的實(shí)施方式,但是還要考慮到,所述顯示設(shè)備可以以許多形式具體實(shí)現(xiàn)并且可以包括多個和/或替換性組件。例如,應(yīng)當(dāng)考慮到,顯示設(shè)備的組件可以由分開的結(jié)構(gòu)組合而成和/或位于分開的位置。
[0030]顯示面板300包括多條信號線和多個像素PX,所述多個像素PX連接至所述信號線并且大致按矩陣陣列來排列。然而,應(yīng)當(dāng)考慮到,對于這里描述的示范性實(shí)施例,可以使用任何其它適合的像素PX陣列。信號線包括傳送柵極信號(也稱為“掃描信號”)的柵極線Gl到Gn (其中“η”是大于O的自然數(shù))、以及傳送數(shù)據(jù)電壓的數(shù)據(jù)線Dl到Dm(其中“m”是大于O的自然數(shù))。柵極線Gl到Gn相互平行(或者基本上相互平行),并且主要以第一(例如,行或水平)方向延伸。數(shù)據(jù)線Dl到Dm相互平行(或者基本上相互平行),并且主要以與第一方向相交的第二(例如,列或垂直)方向延伸。至少一條偽柵極線(未示出)還可以被排列在柵極線Gl到Gn之后的下一行。
[0031]參考圖2,像素PX可以包括至少一個開關(guān)元件Q,其連接至至少一條數(shù)據(jù)線Dl到Dm、至少一條柵極線Gl到Gn ;和連接至開關(guān)元件Q的至少一個像素電極191。開關(guān)元件Q可以包括至少一個薄膜晶體管,并且可以根據(jù)通過柵極線Gl到Gn傳送的柵極信號來被控制。響應(yīng)于接收到柵極信號,開關(guān)元件可以被配置為將通過數(shù)據(jù)線Dl到Dm傳送的數(shù)據(jù)電壓傳送到像素電極191。
[0032]為了實(shí)施色彩顯示,每個像素PX可以顯示任何適合的色彩之一(例如,空間劃分),或者每個像素可以交替地顯示作為時間的函數(shù)的多個色彩(例如,時間劃分),以便通過對適合的色彩在空間上或時間上進(jìn)行求和來辨識出期望的色彩。例如,適合的色彩可以是原色,例如,諸如紅色、綠色、和藍(lán)色的三原色,或者諸如黃色、青色、和洋紅的三原色,或者四原色等等。彼此相鄰或不相鄰的、用于顯示不同原色的多個像素PX可以形成一個集(稱為一個點(diǎn)),并且一個點(diǎn)可以顯示白色圖像。
[0033]繼續(xù)參考圖2,顯示面板300的像素PX和信號線的示例結(jié)構(gòu)可以包括主要以行方向延伸的柵極線G1、G(1-l)等,以及主要按列方向延伸的數(shù)據(jù)線Dj、D(j+l)等。像素PX可以連接在相應(yīng)的柵極線G1、G(1-l)等等與相應(yīng)的數(shù)據(jù)線Dj、D(j+l)等等的各個交叉點(diǎn)。每個像素PX可以包括經(jīng)由開關(guān)元件Q連接至柵極線G1、G (1-1)等等中的一條柵極線以及數(shù)據(jù)線Dj、D(j+l)等等中的一條數(shù)據(jù)線的像素電極191。雖然已經(jīng)描述了每個像素PX表示原色紅色R、綠色G、和藍(lán)色B,應(yīng)當(dāng)考慮到可以使用任何適合的色彩。
[0034]表示相同原色R、G、和B的像素PX可以布置在像素陣列中。例如,紅色像素R的像素陣列、綠色像素G的像素陣列、和藍(lán)色像素B的像素陣列可以被交替地布置。也就是說,每條數(shù)據(jù)線Dj、D(j+l)等等可以與像素PX的相同色彩的像素陣列相關(guān)聯(lián),并且每條柵極線G1、G(1-l)等等可以與像素PX的各種色彩的重復(fù)實(shí)例的像素行相關(guān)聯(lián)。然而,應(yīng)當(dāng)考慮到,對于這里描述的示范性實(shí)施例可以使用像素色彩的任何其它適合的排列。
[0035]排列在像素陣列中并且表示相同原色的像素R、G、和B可以連接至兩條相鄰的數(shù)據(jù)線Dj、D(j+l)等等中的任何一條。也就是說,如圖2中所示,布置在像素陣列中的像素R、G、和B可以交替地連接至兩條相鄰的數(shù)據(jù)線Dj、D(j+l)等等。以這種方式,列方向上的相鄰像素PX可以在與兩條相鄰的數(shù)據(jù)線Dj、D(j+l)等等的連接之間交替。布置在像素行中的像素R、G、和B可以連接至相同的柵極線G1、G(1-l)等等。因此,行方向和列方向上的像素R、G、和B的極性可以交替,例如,在正(+)極性和負(fù)(_)極性之間交替。
[0036]注意圖1,數(shù)據(jù)驅(qū)動器500連接至數(shù)據(jù)線Dl到Dm,并且基于從信號控制器600輸入的輸出圖像信號DAT來選擇灰度電壓并且將該灰度電壓作為數(shù)據(jù)電壓施加到數(shù)據(jù)線Dl到Dm。數(shù)據(jù)驅(qū)動器500可以接收在單獨(dú)的灰度電壓發(fā)生器(未示出)中生成的灰度電壓,或者接收并劃分有限數(shù)目的參考灰度電壓以便生成用于整個灰度的灰度電壓。
[0037]柵極驅(qū)動器400連接至柵極線Gl到Gn,以便將通過組合柵極導(dǎo)通電壓Von和柵極截止電壓Voff而獲得的柵極信號施加到柵極線Gl到Gn。柵極電壓發(fā)生器700從源(例如,外部源)接收驅(qū)動電壓AVDD以便生成柵極導(dǎo)通電壓Von和柵極截止電壓Voff。柵極導(dǎo)通電壓Von可以被發(fā)送給時鐘信號發(fā)生器750,而柵極截止電壓Voff可以被發(fā)送給時鐘信號發(fā)生器750和柵極驅(qū)動器400。
[0038]時鐘信號發(fā)生器750從信號控制器600接收多個柵極時鐘信號CPVl到CPVk (其中“k”是大于或等于2的自然數(shù))并且從柵極電壓發(fā)生器700接收柵極導(dǎo)通電壓Von和柵極截止電壓Voff,以便生成控制柵極導(dǎo)通電壓Von的輸出定時的多個時鐘信號,以便將所述時鐘信號發(fā)送到柵極驅(qū)動器400。時鐘信號發(fā)生器750可以包括放大柵極時鐘信號CPVl到CPVk的電平的電平移位器(未示出)。提供給柵極驅(qū)動器400的多個時鐘信號中的每一個可以包括與柵極時鐘信號CPVl到CPVk的脈沖同步的脈沖。提供給柵極驅(qū)動器400的時鐘信號的高電平可以不同于柵極時鐘信號CPVl到CPVk的高電平。
[0039]信號控制器600從圖形控制器(未示出)接收輸入圖像信號IDAT和輸入控制信號ICON,并且控制時鐘信號發(fā)生器750、柵極驅(qū)動器400、和數(shù)據(jù)驅(qū)動器500的操作。輸入圖像信號IDAT攜載每個像素PX的亮度信息,并且所述亮度具有確定數(shù)目的灰度,例如,1024=2'256 = 28、或者64 = 26個灰度。輸入圖像信號IDAT可以被提供用于由像素PX表示的每個色彩。輸入控制信號ICON的示例包括垂直同步信號、水平同步信號、主時鐘信號、數(shù)據(jù)使能信號、等等。在示范性實(shí)施例中,信號控制器600基于輸入圖像信號IDAT和輸入控制信號ICON處理輸入圖像信號IDAT,以便將輸入圖像信號IDAT轉(zhuǎn)換成輸出圖像信號DAT并且生成柵極控制信號CONTl和數(shù)據(jù)控制信號C0NT2。
[0040]繼續(xù)參考圖1,信號控制器600可以包括柵極時鐘信號(CPV)調(diào)制單元650,其調(diào)制初始柵極時鐘信號以生成柵極時鐘信號CPVl到CPVk。下面就將更詳細(xì)地描述柵極時鐘信號調(diào)制單元650。
[0041]顯示設(shè)備的各種驅(qū)動設(shè)備可以以至少一個集成電路(IC)芯片的形式安裝在顯示面板300上,或者以帶載封裝(TCP)的形式安裝在附著于顯示面板300的柔性印刷電路薄膜(未示出)上,或者安裝在單獨(dú)的印刷電路板(PCB)(未示出)上。還應(yīng)當(dāng)考慮到,各種驅(qū)動設(shè)備可以與信號線(例如,柵極線Gl到Gn和數(shù)據(jù)線Dl到Dm)和薄膜晶體管一起集成為顯示面板300的一部分。例如,柵極驅(qū)動器400可以集成在顯示面板300中,或者可以通過用于形成像素PX的開關(guān)元件Q的相同的工藝來形成。
[0042]在示范性實(shí)施例中,柵極驅(qū)動器400、數(shù)據(jù)驅(qū)動器500、信號控制器600、柵極電壓發(fā)生器700、時鐘信號發(fā)生器750、和/或其一個或多個組件可以經(jīng)由一個或多個通用和/或?qū)S媒M件來實(shí)施,所述一個或多個通用和/或?qū)S媒M件諸如一個或多個離散電路、數(shù)字信號處理芯片、集成電路、專用集成電路、微處理器、處理器、可編程陣列、場可編程陣列、指令集處理器等等。
[0043]根據(jù)示范性實(shí)施例,這里描述的特征、功能、進(jìn)程等等可以經(jīng)由軟件、硬件(例如,通用處理器、數(shù)字信號處理(DSP)芯片、專用集成電路(ASIC)、場可編程門陣列(FPGA)等等)、固件、或者其組合來實(shí)施。以這種方式,柵極驅(qū)動器400、數(shù)據(jù)驅(qū)動器500、信號控制器600、柵極電壓發(fā)生器700、時鐘信號發(fā)生器750、和/或其一個或多個組件可以包括一個或多個存儲器(未不出)或者不然就與一個或多個存儲器(未不出)相關(guān)聯(lián),所述一個或多個存儲器包括被配置為使得柵極驅(qū)動器400、數(shù)據(jù)驅(qū)動器500、信號控制器600、柵極電壓發(fā)生器700、時鐘信號發(fā)生器750、和/或其一個或多個組件執(zhí)行這里描述的特征、功能、進(jìn)程等等中的一個或多個的代碼(例如,指令)。
[0044]存儲器可以是參與將代碼提供給一個或多個軟件、硬件、和/或固件組件以便執(zhí)行的任何介質(zhì)。這樣的存儲器可以以包括但不限于非易失性介質(zhì)、易失性介質(zhì)、和傳輸介質(zhì)的任何適合的形式來實(shí)施。非易失性介質(zhì)包括,例如,光盤或磁盤。易失性介質(zhì)包括動態(tài)存儲器。傳輸介質(zhì)包括同軸電纜、銅線、和光纖。傳輸介質(zhì)還可以米用聲波、光波、或電磁波的形式。計(jì)算機(jī)可讀介質(zhì)的常見形式包括,例如:軟盤、柔性磁盤、硬盤、磁帶、任何其它磁介質(zhì)、高密度磁盤只讀存儲器(CD-ROM)、可重寫高密度磁盤(CDRW)、數(shù)字視頻盤(DVD)、可重寫DVD(DVD-RW)、任何其它光學(xué)介質(zhì)、穿孔卡片、紙帶、光學(xué)標(biāo)示表單、具有孔圖案或者其它光學(xué)可辨識的標(biāo)記的任何其它物理介質(zhì)、隨機(jī)存取存儲器(RAM)、可編程只讀存儲器(PROM)、和可擦可編程只讀存儲器(EPROM)、FLASH_EPR0M、任何其它存儲器芯片或者盒式磁帶、載波、或者可以通過例如控制器/處理器從中讀取信息的任何其它介質(zhì)。
[0045]將更詳細(xì)地描述顯示設(shè)備的示范性操作。
[0046]根據(jù)示范性實(shí)施例,信號控制器600從諸如外部圖形控制器(未示出)的圖形控制器接收輸入圖像信號IDAT和輸入控制信號ICON,輸入控制信號ICON被控制以便顯示輸入圖像信號IDAT。
[0047]信號控制器600基于輸入圖像信號IDAT和輸入控制信號ICON、根據(jù)顯不面板300的操作條件來處理輸入圖像信號IDAT,并且生成柵極控制信號CONTl和數(shù)據(jù)控制信號C0NT2。柵極控制信號CONTl包括指示何時開始掃描的掃描開始信號STV以及柵極時鐘信號CPVl到CPVk。柵極控制信號CONTl還可以包括限制柵極導(dǎo)通電壓Von的持續(xù)時間的輸出使能信號。數(shù)據(jù)控制信號C0NT2包括通知針對像素PX的行的輸出圖像信號DAT的傳輸將要開始的水平同步開始信號、允許數(shù)據(jù)電壓被施加在數(shù)據(jù)線Dl到Dm的負(fù)載信號、以及數(shù)據(jù)時鐘信號。數(shù)據(jù)控制信號C0NT2還可以包括相對于公共電壓Vcom反轉(zhuǎn)數(shù)據(jù)電壓的極性的反轉(zhuǎn)信號。
[0048]信號控制器600將柵極控制信號CONTl發(fā)送到柵極驅(qū)動器400,并且將數(shù)據(jù)控制信號C0NT2和經(jīng)處理的輸出圖像信號DAT發(fā)送到數(shù)據(jù)驅(qū)動器500。另外,信號控制器600向時鐘信號發(fā)生器750發(fā)送多個柵極時鐘信號CPVl到CPVk、和掃描開始信號STV。時鐘信號發(fā)生器750基于柵極時鐘信號CPVl到CPVk、和(從信號控制器600輸入的)掃描開始信號STV、以及(從柵極電壓發(fā)生器700輸入的)柵極導(dǎo)通電壓Von和柵極截止電壓Voff,來生成多個時鐘信號,并且將所述多個時鐘信號發(fā)送到柵極驅(qū)動器400。
[0049]數(shù)據(jù)驅(qū)動器500根據(jù)來自信號控制器600的數(shù)據(jù)控制信號C0NT2而接收針對像素PX的行的輸出圖像信號DAT,并且選擇對應(yīng)于所述輸出圖像信號DAT中的每一個的灰度電壓以便將輸出圖像信號DAT (其是數(shù)字信號)轉(zhuǎn)換成數(shù)據(jù)電壓(其是模擬數(shù)據(jù)信號)。數(shù)據(jù)驅(qū)動器500將數(shù)據(jù)電壓施加到數(shù)據(jù)線Dl到Dm。
[0050]柵極驅(qū)動器400接收從信號控制器600輸入的柵極控制信號CONTl、從時鐘信號發(fā)生器750輸入的多個時鐘信號、和從柵極電壓發(fā)生器700輸入的柵極截止電壓Voff,以便生成通過柵極導(dǎo)通電壓Von和柵極截止電壓Voff配置的柵極信號。柵極驅(qū)動器400將柵極導(dǎo)通電壓Von施加(例如,順序地施加)到柵極線Gl到Gn,以便導(dǎo)通連接至柵極線Gl到Gn的開關(guān)元件Q。以這種方式,被施加在數(shù)據(jù)線Dl到Dm上的數(shù)據(jù)電壓通過所導(dǎo)通的開關(guān)元件Q而被施加在像素PX的行中的相應(yīng)的像素PX上。
[0051]在示范性實(shí)施例中,被施加在像素PX上的數(shù)據(jù)電壓與公共電壓Vcom之間的差值被表示為對應(yīng)的像素PX的像素電壓。圖像的亮度可以根據(jù)像素電壓來表示。
[0052]前述的程序以水平時段IH為單位被重復(fù),從而柵極導(dǎo)通電壓Von可以被順序地施加到柵極線Gl到Gn中的每一個,以便將數(shù)據(jù)電壓施加到像素PX中的每一個從而顯示用于幀的圖像。下一幀在一幀的末尾開始,并且被施加在數(shù)據(jù)驅(qū)動器500上的反轉(zhuǎn)信號的狀態(tài)可以被控制,以使得被施加在像素PX中的每一個上的數(shù)據(jù)電壓的極性與前一幀的極性相反(其可以被稱為“幀反轉(zhuǎn)”)。
[0053]如圖2中所示,具有相反的極性的數(shù)據(jù)電壓可以被施加到相鄰的數(shù)據(jù)線Dj、D(j+1)等等。以這種方式,具有相反的極性的數(shù)據(jù)電壓可以被施加到在列方向上相鄰的像素R、G、和B,并且具有相反的極性的數(shù)據(jù)電壓可以被施加到在行方向上彼此相鄰的像素R、G、和B,以便以大致逐點(diǎn)反轉(zhuǎn)的形式而被驅(qū)動。也就是說,即使被施加到數(shù)據(jù)線Dj、D(j+1)等等的數(shù)據(jù)電壓在一幀內(nèi)維持相同的極性,仍可以通過點(diǎn)反轉(zhuǎn)類型驅(qū)動方案來顯示圖像。
[0054]參考圖3和圖4更加詳細(xì)地描述柵極驅(qū)動器400。
[0055]圖3是根據(jù)示范性實(shí)施例的顯示設(shè)備的柵極驅(qū)動器的框圖。圖4是根據(jù)示范性實(shí)施例的、圖3中示出的柵極驅(qū)動器的移位寄存器的級的電路圖示例。
[0056]根據(jù)示范性實(shí)施例,柵極驅(qū)動器400可以實(shí)施為包括多個級410的移位寄存器,所述多個級410排列成一條線并且分別連接至柵極線Gl到Gn。掃描開始信號STV、初始化信號1見\多個時鐘信號0^1、(^1?1、0^2、和CLKB2、以及柵極截止電壓Voff被輸入到柵極驅(qū)動器400。所述多個時鐘信號0^1、(:0?1、0^2、和(^1?2可以包括1^對(其中“k”是滿足2 ( k〈n的自然數(shù))時鐘信號。如圖3中所示,兩對時鐘信號CLKl、CLKBl、CLK2、和CLKB2被輸入到柵極驅(qū)動器400。應(yīng)當(dāng)考慮到,可以使用任何其它適合的安排。
[0057]每個級410可以包括設(shè)置端子S、柵極電壓端子GV、時鐘端子CKl和CK2、重置端子R、幀重置端子FR、柵極輸出端子0UT1、和進(jìn)位輸出端子0UT2。最后一級ST(n+l)可以是偽級。偽級不包括重置端子R或者幀重置端子FR。
[0058]前一級ST(j-l)的進(jìn)位信號,即,前一級進(jìn)位信號Cout (j-1)被輸入到每一級(例如,第j級STj)的設(shè)置端子S。后一級ST(j+Ι)的柵極信號,即,后一級柵極信號Gout (j+1)被輸入到每一級(例如,第j級STj)的重置端子R。時鐘信號CLKl和CLKBl或者時鐘信號CLK2和CLKB2被輸入到時鐘端子CKl和CK2,而柵極截止電壓Voff被輸入到柵極電壓端子GV。柵極輸出端子OUTl發(fā)送柵極信號Gout (j),而進(jìn)位輸出端子0UT2發(fā)送進(jìn)位信號Cout (j)。
[0059]掃描開始信號STV取代前一級的前一級進(jìn)位信號被輸入到移位寄存器的最前面k級。如圖3中所示,掃描開始信號STV被輸入到最前面的兩級STl和ST2。另外,不同的時鐘信號對可以被輸入到移位寄存器的最前面k級STl和ST2的時鐘端子CKl和CK2。例如,時鐘信號CLKl和CLKBl可以被輸入到第一級STl,而時鐘信號CLK2和CLKB2可以被輸入到第二級ST2。
[0060]當(dāng)時鐘信號CLKl被輸入到第j級STj的時鐘端子CKl,并且時鐘信號CLKBl被輸入到時鐘端子CK2時,時鐘信號CLK2可以被輸入到與第j級STj相鄰的第(j-Ι)級ST(j-1)的時鐘端子CKl,并且時鐘信號CLKB2可以被輸入到時鐘端子CK2。另外,時鐘信號CLKB2可以被輸入到第(j+Ι)級ST (j+1)的時鐘端子CK1,并且時鐘信號CLK2可以被輸入到第(j+1)級ST (j+1)的時鐘端子CK2。
[0061]當(dāng)電壓電平處于相對較高的狀態(tài)時,每個時鐘信號CLK1、CLKB1、CLK2、和CLKB2可以與柵極導(dǎo)通電壓Von相同,而當(dāng)電壓電平處于相對較低的狀態(tài)時,所述信號可以與柵極截止電壓Voff相同,從而驅(qū)動像素PX的開關(guān)元件Q。時鐘信號CLKl和CLK2之間的相位差可以大于O度并且小于180度。時鐘信號CLKl和CLKlB的相位差可以是180度并且時鐘信號CLK2和CLK2B之間的相位差可以是180度。
[0062]參考圖4,柵極驅(qū)動器400的每一級(例如,第j級STj)可以包括輸入?yún)^(qū)域420、上拉驅(qū)動器430、下拉驅(qū)動器440、和輸出區(qū)域450。每一級的前述的部分可以包括至少一個晶體管(例如,晶體管Tl到T14),并且上拉驅(qū)動器430和輸出區(qū)域450還可以包括至少一個電容器(例如,電容器Cl到C3)。電容器Cl到C3可以是在制造過程中形成的、位于柵極和漏極/源極之間的寄生電容。
[0063]在進(jìn)一步進(jìn)行之前,應(yīng)當(dāng)注意到,各種晶體管Tl到T14的各個源極端子和漏極端子可以以與這里所描述的對應(yīng)相反的配置來配置。也就是說,被描述為源極的端子可以替換性地充當(dāng)漏極,而被描述為漏極的端子可以替換性地充當(dāng)源極。以這種方式,對于這里描述的示范性實(shí)施例,可以使用任何適合的晶體管配置。
[0064]輸入?yún)^(qū)域420可以包括順序地串聯(lián)連接至設(shè)置端子S和柵極電壓端子GV的三個晶體管Til、T10、和T5。晶體管Tll和T5的柵極連接至?xí)r鐘端子CK2,而晶體管TlO的柵極連接至?xí)r鐘端子CKl。晶體管Tll和晶體管TlO之間的接點(diǎn)連接至接點(diǎn)Jl,而晶體管TlO和晶體管T5之間的接點(diǎn)連接至接點(diǎn)J2。
[0065]上拉驅(qū)動器430可以包括連接在設(shè)置端子S和接點(diǎn)Jl之間的晶體管T4、連接在時鐘端子CKl和接點(diǎn)J3之間的晶體管T12、以及連接在時鐘端子CKl和接點(diǎn)J4之間的晶體管T7。晶體管T4的柵極和漏極共同連接至設(shè)置端子S,而晶體管T4的源極連接至接點(diǎn)J1。晶體管T12的柵極和漏極共同連接至?xí)r鐘端子CK1,而晶體管T12的源極連接至接點(diǎn)J3。晶體管T7的柵極連接至接點(diǎn)J3,并且還通過電容器Cl連接至?xí)r鐘端子CKl。晶體管T7的漏極連接至?xí)r鐘端子CKl,而源極連接至接點(diǎn)J4。電容器C2連接在接點(diǎn)J3和接點(diǎn)J4之間。
[0066]下拉驅(qū)動器440可以包括多個晶體管T6、T9、T13、T8、T3、和T2,所述多個晶體管通過各個源極接收柵極截止電壓Voff以便通過各個漏極將柵極截止電壓Voff輸出到接點(diǎn)Jl、J3、J2、和J4。晶體管T6的柵極連接至幀重置端子FR,并且晶體管T6的漏極連接至接點(diǎn)J1。晶體管T9的柵極連接至重置端子R,并且晶體管T9的漏極連接至接點(diǎn)Jl。晶體管T13和T8的柵極共同連接至接點(diǎn)J2,并且晶體管T13和T8的漏極分別連接至接點(diǎn)J3和J4。晶體管T3的柵極連接至接點(diǎn)J4,晶體管T2的柵極連接至重置端子R,并且晶體管T3和T2的漏極共同連接至接點(diǎn)J2。
[0067]輸出區(qū)域450包括晶體管Tl和T14,晶體管Tl和T14的漏極和源極分別連接到時鐘端子CKl和輸出端子OUTl與輸出端子0UT2之間。晶體管Tl和T14的柵極連接至接點(diǎn)Jl0電容器C3連接在晶體管Tl的柵極和漏極之間,也就是說,連接在接點(diǎn)Jl和接點(diǎn)J2之間。晶體管Tl的漏極也連接至接點(diǎn)J2。
[0068]在圖4中,為了方便說明,輸入到時鐘端子CKl的時鐘信號CLKl和CLK2被象征地示出為時鐘信號CLK,而輸入到時鐘端子CK2的時鐘信號CLKBl和CLKB2被象征地示出為時鐘信號CLKB。
[0069]將參考圖4描述級的示范性操作。
[0070]為了更好地理解以及方便描述,與時鐘信號CLK和CLKB的相對較高的電平相對應(yīng)的電壓被稱為高電壓,而與時鐘信號CLK和CLKB的相對較低的電平相對應(yīng)的電壓的幅度等于柵極截止電壓Voff并且被稱為低電壓。
[0071]在第一狀態(tài)中,時鐘信號CLKB和前一級進(jìn)位信號Cout (j-Ι)變高,使得晶體管Til、T5和T4被導(dǎo)通。以這種方式,晶體管Tll和T4向接點(diǎn)Jl傳送高電壓,并且晶體管T5向接點(diǎn)J2傳送低電壓。由此,晶體管Tl和T14被導(dǎo)通從而將時鐘信號CLK輸出到輸出端子OUTl和0UT2。接點(diǎn)J2的電壓和時鐘信號CLK的電壓兩者都是低電壓,從而輸出信號Gout (j)和Cout (j)變成低電壓。同時,電容器C3充上對應(yīng)于高電壓和低電壓之間的差值的電壓。為此,時鐘信號CLK和后一級柵極信號Gout (j+Ι)是低的,并且接點(diǎn)J2也是低的,從而柵極連接至的晶體管T10、T9、T12、T13、T8、和T2全部都處于截止?fàn)顟B(tài)。
[0072]當(dāng)時鐘信號CLKB變低時,晶體管Tll和T5截止。因而,當(dāng)時鐘信號CLK變高時,晶體管Tl的輸出電壓和接點(diǎn)J2的電壓變成高電壓。以這種方式,即使高電壓被施加在晶體管TlO的柵極上,連接至接點(diǎn)J2的源極的電勢變成相同的高電壓,從而柵極和源極之間的電勢差變成零,因此晶體管TlO維持在截止?fàn)顟B(tài)。因而,接點(diǎn)Jl處于浮接(floating)狀態(tài)并且其電勢通過電容器C3而增大到高電壓。
[0073]同時,時鐘信號CLK、和接點(diǎn)J2的電勢是高電壓,從而晶體管T12、T13、和T8被導(dǎo)通。以這種方式,晶體管T12和晶體管T13串聯(lián)連接在高電壓和低電壓之間,因此接點(diǎn)J3的電勢具有按照當(dāng)兩個晶體管T12和T13被導(dǎo)通時的電阻狀態(tài)(resistant state)下的電阻來劃分的電壓值。然而,如果當(dāng)晶體管T12和T13被導(dǎo)通時的電阻狀態(tài)下的電阻被設(shè)定為比當(dāng)晶體管T12被導(dǎo)通時的電阻狀態(tài)下的電阻高很多,則接點(diǎn)J3的電壓可以基本上等于高電壓。因而,晶體管T7被導(dǎo)通以便串聯(lián)連接至晶體管T8,因此接點(diǎn)J4的電勢具有按照當(dāng)晶體管T7和T8被導(dǎo)通時的電阻狀態(tài)下的電阻來劃分的電壓值。以這種方式,如果晶體管T7和T8的電阻狀態(tài)的電阻被設(shè)定為基本上彼此相等,則接點(diǎn)J4的電勢具有介于高電壓和低電壓之間的中間值,并且因此,晶體管T3維持截止。因而,后一級柵極信號Gout (j+Ι)仍然是低的,從而晶體管T9和T2也維持在截止?fàn)顟B(tài)。為此,輸出端子OUTl和0UT2連接至?xí)r鐘信號CLK,但是被與低電壓阻擋開以便發(fā)送高電壓。
[0074]同時,電容器Cl和電容器C2充上與兩端的電勢差相對應(yīng)的電壓,并且接點(diǎn)J3的電壓低于接點(diǎn)J5的電壓。
[0075]當(dāng)后一級柵極信號Gout (j+Ι)和時鐘信號CLKB變高,并且時鐘信號CLK變低時,晶體管T9和T2被導(dǎo)通以便將低電壓傳送到接點(diǎn)Jl和J2。以這種方式,接點(diǎn)Jl的電壓下降到低電壓并且將電容器C3放電,從而由于電容器C3的放電時間而要求確定的時間來使該電壓完全下降到低電壓。因而,即使當(dāng)后一級柵極信號Gout (j+Ι)變高時晶體管Tl和T14仍維持在導(dǎo)通狀態(tài)一段時間,并且因此,輸出端子OUTl和0UT2連接至?xí)r鐘信號CLK以便發(fā)送低電壓。當(dāng)電容器C3完全放電以使得接點(diǎn)Jl的電勢達(dá)到低電壓時,晶體管T14截止并且輸出端子0UT2被與時鐘信號CLK阻擋開,使得進(jìn)位信號Cout (j)變成處于浮接狀態(tài)以維持低電壓。為此,即使當(dāng)晶體管Tl截止時輸出端子OUTl仍同時通過晶體管T2連接至低電壓,以連續(xù)發(fā)送低電壓。
[0076]同時,晶體管T12和T13截止,使得接點(diǎn)J3變成處于浮接狀態(tài)。另外,接點(diǎn)J5的電壓變得低于接點(diǎn)J4的電壓,并且接點(diǎn)J3的電壓通過電容器Cl而維持在比接點(diǎn)J5的電壓更低,使得晶體管T7截止。以這種方式,晶體管T8同時截止,使得接點(diǎn)J4的電壓降低所述量,從而晶體管T3也維持在截止?fàn)顟B(tài)。還要注意到,晶體管TlO的柵極連接至?xí)r鐘信號CLK的低電壓并且接點(diǎn)J2的電壓是低的,從而晶體管TlO維持在截止?fàn)顟B(tài)。
[0077]當(dāng)時鐘信號CLK變高時,晶體管T12和T7被導(dǎo)通并且接點(diǎn)J4的電壓增大,使得晶體管T3被導(dǎo)通以便將低電壓發(fā)送到接點(diǎn)J2,并且因此輸出端子OUTl連續(xù)地發(fā)送低電壓。也就是說,即使后一級柵極信號Gout (j+Ι)的輸出是低的,接點(diǎn)J2的電壓也可以是低電壓。
[0078]同時,晶體管TlO的柵極連接至?xí)r鐘信號CLK的高電壓并且接點(diǎn)J2的電壓是低電壓,從而接點(diǎn)J2的低電壓被傳送到接點(diǎn)Jl。以這種方式,時鐘端子CKl連接至晶體管Tl和T14的漏極,從而時鐘信號CLK被連續(xù)地施加在其上。也就是說,晶體管Tl被制造成大于其它晶體管,從而柵極和漏極之間的寄生電容相對較大,以使得漏極的電壓改變可以影響柵極的電壓。為此,當(dāng)時鐘信號CLK變高時,柵極的電壓由于柵極和漏極之間的寄生電容而增大,從而晶體管Tl可以被導(dǎo)通。以這種方式,接點(diǎn)J2的低電壓被傳送到接點(diǎn)J1,使得晶體管Tl的柵極的電壓維持為低,這可以防止晶體管Tl被導(dǎo)通。
[0079]隨后,接點(diǎn)Jl的電壓維持為低直到前一級進(jìn)位信號Cout (j-Ι)變高。當(dāng)時鐘信號CLK高并且時鐘信號CLKB低時,接點(diǎn)J2的電壓通過晶體管T3而變成低電壓。相反,接點(diǎn)J2的電壓經(jīng)由晶體管T5而維持為低。
[0080]同時,晶體管T6接收由最后偽級ST (n+1)生成的初始化信號INT并且將柵極截止電壓Voff傳送到接點(diǎn)J1,以便將接點(diǎn)Jl的電壓再次設(shè)定為低電壓。以這種方式,級STj基于前一級進(jìn)位信號Cout (j-Ι)和后一級柵極信號Gout (j+Ι)、與時鐘信號CLK和CLKB同步地生成進(jìn)位信號Cout (j)和柵極信號Gout (j)。
[0081]根據(jù)示范性實(shí)施例,如上所述的級STj的結(jié)構(gòu)和操作可以以任何其它適合的形式來配置。因而,示范性實(shí)施例可以以其它形式來配置和/以其它形式操作,以實(shí)現(xiàn)這里描述的示范性實(shí)施例。
[0082]參考圖5和圖6以及前述的其它附圖中的一個或多個圖來更詳細(xì)地描述信號控制器 600。
[0083]圖5是根據(jù)示范性實(shí)施例的顯示設(shè)備的柵極時鐘信號(CPV)調(diào)制單元的框圖。圖6是根據(jù)示范性實(shí)施例的,在對通過柵極時鐘信號調(diào)制單元調(diào)制的驅(qū)動信號進(jìn)行調(diào)制之前和之后的定時圖。
[0084]參考圖5,信號控制器600可以包括柵極時鐘信號(CPV)調(diào)制單元650。然而,應(yīng)當(dāng)考慮到,柵極時鐘信號調(diào)制單元650可以不被包括在信號控制器600中,而是可以被分開提供。
[0085]根據(jù)示范性實(shí)施例,柵極時鐘信號調(diào)制單元650從柵極時鐘信號發(fā)生器(未示出)接收作為具有高電平和低水平的數(shù)字信號的k個初始柵極時鐘信號(例如,初始柵極時鐘信號CPVl1、CPV21、和CPV3i)。以這種方式,柵極時鐘信號調(diào)制單元650對所述k個初始柵極時鐘信號CPVl1、CPV21、和CPV3i進(jìn)行調(diào)制,以生成和輸出k個柵極時鐘信號(例如,柵極時鐘信號CPV1、CPV2、和CPV3)。將理解,本示范性實(shí)施例是其中k為3的示例,然而,應(yīng)當(dāng)考慮到k可以是大于或等于2的任何適合的數(shù)字。
[0086]初始柵極時鐘信號包括第一初始柵極時鐘信號CPVli和至少一個第二初始柵極時鐘信號CPV2i和CPV3i。第一初始柵極時鐘信號CPVli的相位領(lǐng)先于至少一個第二初始柵極時鐘信號CPV2i和CPV3i的相位。另外,當(dāng)存在多個第二初始柵極時鐘信號CPV2i和CPV3i時,多個第二初始柵極時鐘信號CPV2i和CPV3i的相位可以彼此不同。圖5和圖6示出了在其中第二初始柵極時鐘信號CPV2i和CPV3i是兩個的示例;然而,應(yīng)當(dāng)考慮到,可以使用任何大于零的適合數(shù)目的第二初始柵極時鐘信號。
[0087]柵極時鐘信號CPV1、CPV2、和CPV3包括對應(yīng)于第一初始柵極時鐘信號CPVli的第一柵極時鐘信號CPVl以及對應(yīng)于第二初始柵極時鐘信號CPV2i和CPV3i的至少一個第二柵極時鐘信號CPV2和CPV3。以這種方式,輸出的柵極時鐘信號的數(shù)目可以對應(yīng)于輸入的初始柵極時鐘信號的數(shù)目。
[0088]根據(jù)示范性實(shí)施例,多個柵極時鐘信號CPV1、CPV2、和CPV3的至少一部分的寬度,例如,第二柵極時鐘信號CPV2和CPV3的脈沖當(dāng)中與掃描開始信號STV的高時段重疊的脈沖的寬度獨(dú)立于剩余時段而被調(diào)節(jié)。例如,多個柵極時鐘信號CPV1、CPV2、和CPV3的至少一部分,例如,第二柵極時鐘信號CPV2和CPV3中的每一個的、與掃描開始信號STV的高時段重疊的脈沖的上升時間可以獨(dú)立于該時段的(多個)剩余部分而被調(diào)節(jié)。
[0089]更具體地說,根據(jù)示范性實(shí)施例,第二柵極時鐘信號CPV2和CPV3的、與掃描開始信號STV的高時段重疊的脈沖的寬度被調(diào)節(jié)為大于剩余時段里的脈沖的寬度,從而掃描開始信號STV的高時段與第二柵極時鐘信號CPV2和CPV3的脈沖的重疊時段可以增加。
[0090]根據(jù)示范性實(shí)施例,在不與掃描開始信號STV的高時段重疊的時段中,第二柵極時鐘信號CPV2和CPV3的波形和相位可以等于(或者基本上等于)第二初始柵極時鐘信號CPV2i和CPV3i的波形和相位。另外,第一柵極時鐘信號CPVl可以等于第一初始柵極時鐘信號CPVli ;然而,應(yīng)當(dāng)考慮到,第一初始柵極時鐘信號CPVli的與掃描開始信號STV的高時段重疊的脈沖的寬度可以獨(dú)立于該時段的(多個)剩余部分而被調(diào)制。
[0091]參考圖5,柵極時鐘信號調(diào)制單元650可以包括一個或多個OR電路(或電路)652和654。例如,當(dāng)兩個初始柵極時鐘信號CPVli和CPV2i被輸入時,柵極時鐘信號調(diào)制單元650可以包括一個OR電路652,而當(dāng)三個初始柵極時鐘信號CPVl1、CPV21、和CPV3i被輸入時,柵極時鐘信號調(diào)制單元650可以包括兩個OR電路652和654。因而,當(dāng)初始柵極時鐘信號CPVli到CPVki的數(shù)目為k時,柵極時鐘信號調(diào)制單元650可以包括k-Ι個OR電路。在圖5中示出的當(dāng)前示范性實(shí)施例中,將描述三個初始柵極時鐘信號CPVl1、CPV21、和CPV3i被輸入柵極時鐘信號調(diào)制單元650的示例,從而存在兩個OR電路652和654。
[0092]OR電路652接收第一初始柵極時鐘信號CPVli和第二初始柵極時鐘信號CPV2i。OR電路652根據(jù)控制信號SI的控制來輸出通過對第一初始柵極時鐘信號CPVli和第二初始柵極時鐘信號CPV2i進(jìn)行邏輯求和而調(diào)制的第二柵極時鐘信號CPV2。在示范性實(shí)施例中,控制信號SI可以是掃描開始信號STV或者與掃描開始信號STV同步的信號。
[0093]參考圖6,如果控制信號SI是與掃描開始信號STV同步的信號,則OR電路652僅僅在掃描開始信號STV為高的時段內(nèi)作為OR電路操作。也就是說,OR電路652可以輸出具有脈沖P2的、通過對僅僅在掃描開始信號STV為高的時段期間被輸入的第一初始柵極時鐘信號CPVli和第二初始柵極時鐘信號CPV2i邏輯求和而調(diào)制的第二柵極時鐘信號CPV2。以這種方式,在掃描開始信號STV為高的時段內(nèi),第二柵極時鐘信號CPV2的脈沖P2的上升時間與第一柵極時鐘信號CPVl的脈沖Pl的上升時間同步。因而,掃描開始信號STV的高時段與第二柵極時鐘信號CPV2的脈沖P2的重疊時段的長度可以等于掃描開始信號STV的高時段與第一柵極時鐘信號CPVl的脈沖Pl的重疊時段的長度。
[0094]OR電路654接收第一初始柵極時鐘信號CPVli和第二初始柵極時鐘信號CPV3i。OR電路654根據(jù)控制信號S2的控制,輸出通過對第一初始柵極時鐘信號CPVli和第二初始柵極時鐘信號CPV3i邏輯求和而調(diào)制的第二柵極時鐘信號CPV3。在示范性實(shí)施例中,控制信號S2可以是掃描開始信號STV或者與掃描開始信號STV同步的信號。
[0095]參考圖6,如果控制信號S2是與掃描開始信號STV同步的信號,則OR電路654僅僅在掃描開始信號STV為高的時段內(nèi)作為OR電路操作。也就是說,OR電路654可以輸出具有脈沖P3的、通過對僅僅在掃描開始信號STV為高的時段期間被輸入的第一初始柵極時鐘信號CPVli和第二初始柵極時鐘信號CPV3i邏輯求和而調(diào)制的第二柵極時鐘信號CPV3。以這種方式,在掃描開始信號STV為高的時段內(nèi),第二柵極時鐘信號CPV3的脈沖P3的上升時間與第一柵極時鐘信號CPVl的脈沖Pl的上升時間同步。因而,掃描開始信號STV的高時段與第二柵極時鐘信號CPV3的脈沖P3的重疊時段的長度可以等于掃描開始信號STV的高時段與第一柵極時鐘信號CPVl的脈沖Pl的重疊時段的長度。
[0096]根據(jù)示范性實(shí)施例,如上所述生成的第一柵極時鐘信號CPVl以及第二柵極時鐘信號CPV2和CPV3被輸入到上述時鐘信號發(fā)生器750,并且被放大為時鐘信號CLK1、CLKB1、CLK2、和CLKB2以便被輸入到柵極驅(qū)動器400。
[0097]當(dāng)掃描開始信號STV被施加在如圖3和圖4中所述的柵極驅(qū)動器400的多個級410當(dāng)中的、被輸入掃描開始信號STV的脈沖的最前面幾級410的設(shè)置端子S上時,晶體管Tl通過被導(dǎo)通的晶體管T4而被導(dǎo)通,并且電容器C3充上與低電壓Voff和高電壓之間的差值一樣高的電壓。
[0098]當(dāng)時鐘信號CLK在掃描開始信號STV的脈沖被施加在設(shè)置端子S上的狀態(tài)中變高時,高電壓通過被導(dǎo)通的晶體管Tl而被施加在接點(diǎn)J2上。以這種方式,浮接接點(diǎn)Jl的電勢通過電容器C3而增加,并且柵極信號Gout (j)的輸出可以增加接點(diǎn)Jl的增加的電勢那么多。隨著掃描開始信號STV的脈沖的高時段以及與掃描開始信號STV重疊的時鐘信號CLK的脈沖的高時段增加,接點(diǎn)Jl的增加的電勢量也增加。
[0099]根據(jù)示范性實(shí)施例,當(dāng)多個柵極時鐘信號CPV1、CPV2、和CPV3被使用時,掃描開始信號STV的高時段與第二柵極時鐘信號CPV2的脈沖P2和第二柵極時鐘信號CPV3的脈沖P3的重疊時段的長度可以被獨(dú)立地調(diào)節(jié),以便等于或等效于掃描開始信號STV的高時段與第一柵極時鐘信號CPVl的脈沖Pl的重疊時段的長度,從而柵極信號Gout (j)的輸出電壓可以充分地增大。以這種方式,柵極驅(qū)動器400的性能可以提高,并且可以防止在其中,連接至被輸入掃描開始信號STV的脈沖的最前面若干級410當(dāng)中的第二或稍后級410的像素PX的充電率低于連接至第一級410的像素PX的充電率的情形。另外,來自被輸入掃描開始信號STV的脈沖的最前面若干級410當(dāng)中的第二或稍后級410的進(jìn)位信號也可以具有充足的電勢,從而可以防止連接至接收所述進(jìn)位信號的后續(xù)級410的像素PX的充電率降低。此夕卜,被輸入到整個顯示面板300的柵極信號的柵極導(dǎo)通電壓Von的電勢可以充分地增加,使得可以防止(或者至少減少)可能另外由整個顯示面板300的充電率的降低或者所述充電率的偏差引起的顯示設(shè)備的問題。
[0100]圖7和圖8分別是根據(jù)示范性實(shí)施例的顯示設(shè)備的驅(qū)動信號的定時圖。注意到圖7和圖8的定時圖可以與被配置為基本上類似于先前關(guān)聯(lián)于圖1-6所描述的顯示設(shè)備的顯示設(shè)備相關(guān)聯(lián)。因而,避免重復(fù)的描述以防止模糊這里描述的示范性實(shí)施例。
[0101]根據(jù)當(dāng)前示范性實(shí)施例的顯示設(shè)備可以是包括關(guān)聯(lián)于圖5所描述的柵極時鐘信號調(diào)制單元650的顯示設(shè)備。因而,圖7示出了在其中柵極時鐘信號CPV1、CPV2、和CPV3的數(shù)目為三的示例,而圖8示出了在其中柵極時鐘信號CPVl和CPV2為兩個的示例。
[0102]如關(guān)聯(lián)于圖5和圖6所描述的上述示范性實(shí)施例,當(dāng)?shù)谝怀跏紪艠O時鐘信號CPVli以及第二初始柵極時鐘信號CPV2i和CPV3i被輸入到柵極時鐘信號調(diào)制單元650時,與掃描開始信號STV的高時段重疊的脈沖的寬度獨(dú)立于剩余時段而被調(diào)制,使得具有增加的與掃描開始信號STV重疊的脈沖的寬度的第二柵極時鐘信號CPV2和CPV3被輸出。第一柵極時鐘信號CPVl可以等于第一初始柵極時鐘信號CPVli。
[0103]圖7和圖8示出了在其中掃描開始信號STV的高時段與第二柵極時鐘信號CPV2的脈沖P2和第二柵極時鐘信號CPV3的脈沖P3的重疊時段的長度等于掃描開始信號STV的高時段與第一柵極時鐘信號CPVl的脈沖Pl的重疊時段的長度的示例。與掃描開始信號STV的脈沖重疊的第二柵極時鐘信號CPV2的脈沖P2的寬度可以大于與掃描開始信號STV的脈沖重疊的第一柵極時鐘信號CPVl的脈沖Pl的寬度。脈沖Pl和脈沖P2的脈沖寬度的差值可以大約是水平時段,例如,1H。如圖7中示出的與掃描開始信號STV的脈沖重疊的第二柵極時鐘信號CPV3的脈沖P3的寬度可以大于與掃描開始信號STV的脈沖重疊的第二柵極時鐘信號CPV2的脈沖P2的寬度。脈沖P3和脈沖P2的寬度的差值可以大約是水平時段,例如,1H。然而,要注意到,在脈沖P1、P2、和P3與掃描開始信號STV的脈沖重疊的時段中,柵極時鐘信號CPV1、CPV2、和CPV3的脈沖P1、P2、和P3的上升時間可以基本上彼此相等。
[0104]圖7中示出的第一柵極時鐘信號CPVl以及第二柵極時鐘信號CPV2和CPV3的脈沖周期可以是大約3H,但是示范性實(shí)施例不限于此。以這種方式,第一柵極時鐘信號CPVl以及第二柵極時鐘信號CPV2和CPV3的占空比可以不限于圖7中示出的那些,而是可以是任何適合的占空比。如圖8所示的第一和第二柵極時鐘信號CPVl和CPV2的脈沖周期可以是大約2H,但是示范性實(shí)施例不限于此。以這種方式,第一和第二柵極時鐘信號CPVl和CPV2的占空比不限于圖8中示出的那些,而是可以是任何適合的占空比。另外,掃描開始信號STV的脈沖的上升時間和與掃描開始信號STV的脈沖重疊的第一柵極時鐘信號CPVl的脈沖Pl的上升時間之間的時間間隔Tm可以是大約IH或更長。
[0105]根據(jù)示范性實(shí)施例,如上所述生成的第一柵極時鐘信號CPVl以及第二柵極時鐘信號CPV2和CPV3被輸入到上述的時鐘信號發(fā)生器750,并且時鐘信號發(fā)生器750基于所述第一柵極時鐘信號CPVl以及第二柵極時鐘信號CPV2和CPV3來生成多個時鐘信號CLKl、CLK2、和CLK3。在時鐘信號CLK1、CLK2、和CLK3不與掃描開始信號STV的脈沖重疊的時段中,時鐘信號CLK1、CLK2、和CLK3的相位彼此不同。另外,即使未示出,時鐘信號發(fā)生器750還可以生成時鐘信號CLKBl和時鐘信號CLKB2,時鐘信號CLKBl與時鐘信號CLKl的相位差是180度,并且時鐘信號CLKB2與時鐘信號CLK2的相位差是180度。另外,根據(jù)與圖7相關(guān)聯(lián)的示范性實(shí)施例,時鐘信號發(fā)生器750還可以生成時鐘信號CLKB3,其與時鐘信號CLK3的相位差是180度。為此,每個時鐘信號CLK1、CLK2、和CLK3的占空比可以是大約50%,但是不限于此。
[0106]柵極驅(qū)動器400從時鐘信號發(fā)生器750接收多個時鐘信號CLK1、CLK2、和CLK3,從柵極電壓發(fā)生器700接收柵極截止電壓Voff,以及從信號控制器600接收柵極控制信號CONTl,以便基于上述信號來生成柵極信號。
[0107]在與圖7相關(guān)聯(lián)的示范性實(shí)施例中,從最前面三級410輸出的柵極信號VG1、VG2、和VG3可以同步于柵極時鐘信號CPV1、CPV2、和CPV3或者時鐘信號CLK1、CLK2、和CLK3的脈沖當(dāng)中與掃描開始信號STV的脈沖重疊的脈沖。也就是說,從最前面三級410輸出的柵極信號VG1、VG2、和VG3的上升時間彼此同步。第三柵極信號VG3的脈沖的寬度可以大于第二柵極信號VG2的脈沖的寬度,而第二柵極信號VG2的脈沖的寬度可以大于第一柵極信號VGl的脈沖的寬度。
[0108]在與圖8相關(guān)聯(lián)的示范性實(shí)施例中,從最前面兩級410輸出的柵極信號VGl和VG2可以同步于柵極時鐘信號CPVl和CPV2或者時鐘信號CLKl和CLK2當(dāng)中與掃描開始信號STV的脈沖重疊的脈沖。也就是說,從最前面兩級410輸出的柵極信號VGl和VG2的上升時間彼此同步,并且第二柵極信號VG2的脈沖的寬度可以大于第一柵極信號VGl的脈沖的寬度。
[0109]根據(jù)示范性實(shí)施例,從被輸入掃描開始信號STV的脈沖的最前面若干級410當(dāng)中的第二或第三級410輸出的柵極信號VG2和VG3的柵極導(dǎo)通電壓Von具有充足的電勢,并且連接至第二或第三級410的像素PX以及后一行的像素PX的充電率可以增大。
[0110]雖然這里已經(jīng)描述了某些示范性實(shí)施例和實(shí)施方式,但是其它實(shí)施例和修改將從這個描述中變得清楚。因此,本發(fā)明構(gòu)思不限于這樣的實(shí)施例,而是被所呈現(xiàn)的權(quán)利要求和各種明顯的修改及等效安排的更廣泛的范圍所限制。
【權(quán)利要求】
1.一種顯示設(shè)備,包括: 顯示面板,其包括柵極線和經(jīng)由各個開關(guān)元件連接至所述柵極線的像素; 柵極驅(qū)動器,其包括被配置為將柵極信號輸出到所述柵極線的級; 柵極時鐘信號調(diào)制單元,其被配置為基于掃描開始信號調(diào)制輸入柵極時鐘信號以便生成輸出柵極時鐘信號;和 柵極時鐘信號發(fā)生器,其被配置為基于輸出柵極時鐘信號生成時鐘信號并且將所述時鐘信號輸出到所述柵極驅(qū)動器, 其中,所述柵極時鐘信號調(diào)制單元被配置為對與掃描開始信號的脈沖重疊的所述輸入柵極時鐘信號的脈沖的寬度進(jìn)行調(diào)制。
2.如權(quán)利要求1所述的顯示設(shè)備,其中: 所述輸入柵極時鐘信號包括: 第一輸入柵極時鐘信號;和 第二輸入柵極時鐘信號,第二輸入柵極時鐘信號的相位落后于第一輸入柵極時鐘信號的相位; 所述柵極時鐘信號調(diào)制單元被配置為: 輸出第一輸入柵極時鐘信號作為第一輸出柵極時鐘信號;以及調(diào)制第二輸入柵極時鐘信號,以便將調(diào)制后的第二輸入柵極時鐘信號作為第二輸出柵極時鐘信號來輸出;以及 第二輸出柵極時鐘信號包括: 與所述掃描開始信號的脈沖重疊的第一脈沖;和 第二脈沖,第一脈沖的寬度不同于第二脈沖的寬度。
3.如權(quán)利要求2所述的顯示設(shè)備,其中: 第二輸出柵極時鐘信號與掃描開始信號的脈沖之外的部分中的第二輸入柵極時鐘信號相同。
4.如權(quán)利要求3所述的顯示設(shè)備,其中: 第一輸出柵極時鐘信號的脈沖的上升時間同步于與掃描開始信號的脈沖重疊的部分中的第二輸出柵極時鐘信號的上升時間。
5.如權(quán)利要求4所述的顯示設(shè)備,其中: 第一輸出柵極時鐘信號與第一輸入柵極時鐘信號相同。
6.如權(quán)利要求5所述的顯示設(shè)備,其中: 所述級包括被配置為接收所述掃描開始信號的至少兩級。
7.如權(quán)利要求6所述的顯示設(shè)備,其中: 所述柵極驅(qū)動器被集成到所述顯示面板中。
8.如權(quán)利要求4所述的顯示設(shè)備,其中: 所述柵極時鐘信號調(diào)制單元包括至少一個OR電路。
9.如權(quán)利要求8所述的顯示設(shè)備,其中: 所述至少一個OR電路被配置為接收第一輸入柵極時鐘信號和第二輸入柵極時鐘信號并且對其進(jìn)行邏輯求和,以生成第二輸出柵極時鐘信號。
10.如權(quán)利要求9所述的顯示設(shè)備,其中:所述至少一個OR電路被配置為根據(jù)控制信號進(jìn)行操作;并且所述控制信號包括所述掃描開始信號或者與所述掃描開始信號同步的信號。
【文檔編號】G09G3/20GK104517561SQ201410487994
【公開日】2015年4月15日 申請日期:2014年9月22日 優(yōu)先權(quán)日:2013年10月1日
【發(fā)明者】黃俊皓 申請人:三星顯示有限公司