有機(jī)發(fā)光顯示器及其像素電路、像素電路的驅(qū)動方法
【專利摘要】一種有機(jī)發(fā)光顯示器及其像素電路、像素電路的驅(qū)動方法,所述像素電路包括第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、電容和有機(jī)發(fā)光二極管;其中,所述第三晶體管的第一電極連接所述第一晶體管的第二電極。本發(fā)明提供的像素電路能夠補(bǔ)償因工藝造成的閾值漂移和負(fù)載電路造成的壓降,消除了顯示器件發(fā)光不均勻的問題,并且,提高了像素電路的集成度,簡化了外圍驅(qū)動電路,降低了電路功耗。
【專利說明】有機(jī)發(fā)光顯示器及其像素電路、像素電路的驅(qū)動方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及有機(jī)發(fā)光顯示器【技術(shù)領(lǐng)域】,特別涉及一種有機(jī)發(fā)光顯示器及其像素電路、像素電路的驅(qū)動方法。
【背景技術(shù)】
[0002]與傳統(tǒng)的液晶面板相比,有源矩陣有機(jī)發(fā)光二極管(AMOLED,Active MatrixOrganic Light Emitting Diode)面板具有反應(yīng)速度快、對比度高、視角廣等諸多優(yōu)點。
[0003]AMOLED顯示面板中通常采用薄膜晶體管構(gòu)建像素電路,為有機(jī)發(fā)光顯示二極管(OLED,Organic Light Emitting Diode)提供相應(yīng)的驅(qū)動電流。但是由于制造工藝的局限性,像素電路中的薄膜晶體管常常在諸如閾值電壓、遷移率等電學(xué)參數(shù)上具有非均勻性,這種非均勻性會造成OLED的驅(qū)動電流差異和亮度差異。
[0004]此外,在大尺寸顯示應(yīng)用中,由于背板電源線存在一定的電阻,且所有像素單元的驅(qū)動電流都由同一電源線提供,因此在背板中靠近電源供電位置區(qū)域的電源電壓要比距離供電位置較遠(yuǎn)區(qū)域的電源電壓要高,這種現(xiàn)象被稱為壓降(IR Drop)。由于像素單元的驅(qū)動電流與電源電壓相關(guān),IR Drop會造成不同區(qū)域的驅(qū)動電流差異,進(jìn)而使得不同區(qū)域的OLED出現(xiàn)亮度不均的現(xiàn)象。
[0005]為了解決顯示器件發(fā)光不均勻的問題,現(xiàn)有的有機(jī)發(fā)光顯示器的像素電路需要接收基準(zhǔn)電壓信號,在版圖設(shè)計時,需要兩根基準(zhǔn)電壓信號線提供,電路的集成度較低,不能滿足圖像高分辨率的需求。
【發(fā)明內(nèi)容】
[0006]本發(fā)明解決的是有機(jī)發(fā)光顯示器發(fā)光不均勻、有機(jī)發(fā)光顯示器的像素電路集成度較低的問題。
[0007]為解決上述問題,本發(fā)明提供一種有機(jī)發(fā)光顯示器的像素電路,所述像素電路包括:第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、電容和有機(jī)發(fā)光二極管,其中,所述第一晶體管的柵極連接所述第六晶體管的柵極,所述第一晶體管的第一電極適于連接基準(zhǔn)電壓信號線,所述第一晶體管的第二電極連接所述電容的第一端、所述第二晶體管的第二電極和所述第三晶體管的第一電極;所述第二晶體管的柵極連接所述第五晶體管的柵極,所述第二晶體管的第一電極適于連接數(shù)據(jù)線;所述第三晶體管的第二電極連接所述電容的第二端、所述第四晶體管的柵極和所述第五晶體管的第一電極;所述第四晶體管的第一電極適于連接第一電源線,所述第四晶體管的第二電極連接所述第五晶體管的第二電極和所述第六晶體管的第一電極;所述第六晶體管的第二電極連接所述有機(jī)發(fā)光二極管的陽極;所述有機(jī)發(fā)光二極管的陰極適于連接第二電源線,所述第二電源線提供的電壓低于所述第一電源線提供的電壓。
[0008]可選的,所述第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管和第六晶體管均為PMOS管。[0009]可選的,所述第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管和第六晶體管均為NMOS管。
[0010]基于上述有機(jī)發(fā)光顯示器的像素電路,本發(fā)明提供一種像素電路的驅(qū)動方法,包括:在初始化階段,施加具有第一電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,所述具有第一電壓幅值的控制信號使所述第一晶體管和所述第六晶體管導(dǎo)通;施加具有第一電壓幅值的第一掃描信號至所述第三晶體管的柵極,所述具有第一電壓幅值的第一掃描信號使所述第三晶體管導(dǎo)通;施加具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極,所述具有第二電壓幅值的第二掃描信號使所述第二晶體管和所述第五晶體管截止;
[0011]在數(shù)據(jù)寫入階段,施加具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,所述具有第二電壓幅值的控制信號使所述第一晶體管和所述第六晶體管截止;施加具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,所述具有第二電壓幅值的第一掃描信號使所述第三晶體管截止;施加具有第一電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極,所述具有第一電壓幅值的第二掃描信號使所述第二晶體管和所述第五晶體管導(dǎo)通;
[0012]在發(fā)光階段,施加所述具有第一電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極。
[0013]可選的,述第一掃描信號和所述第二掃描信號在時序上相互獨(dú)立。
[0014]可選的,所述驅(qū)動方法還包括:在所述初始化階段和所述數(shù)據(jù)寫入階段之間的第一時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第一電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極;
[0015]在所述第一時間段和所述數(shù)據(jù)寫入階段之間的第二時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極;
[0016]在所述數(shù)據(jù)寫入階段和所述發(fā)光階段之間的第三時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極。
[0017]可選的,所述驅(qū)動方法還包括:在所述初始化階段和所述數(shù)據(jù)寫入階段之間的第四時間段,施加所述具有第一電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極;
[0018]在所述第四時間段和所述數(shù)據(jù)寫入階段之間的第五時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極;
[0019]在所述數(shù)據(jù)寫入階段和所述發(fā)光階段之間的第六時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極。
[0020]可選的,在所述數(shù)據(jù)寫入階段,提供數(shù)據(jù)信號至所述第二晶體管的第一電極連接的數(shù)據(jù)線;在所述初始化階段和所述發(fā)光階段,不提供所述數(shù)據(jù)信號至所述第二晶體管的第一電極連接的數(shù)據(jù)線。
[0021]基于上述有機(jī)發(fā)光顯示器的像素電路,本發(fā)明提供一種有機(jī)發(fā)光顯示器,包括:掃描驅(qū)動單元、數(shù)據(jù)驅(qū)動單元、N+1條掃描線、M條數(shù)據(jù)線以及多個上述的像素電路;其中,所述多個像素電路分別位于所述N+1條掃描線和M條數(shù)據(jù)線交叉形成的像素區(qū)域內(nèi),第η行像素電路的第三晶體管的柵極連接至第η條掃描線,第η行像素電路的第二晶體管的柵極和第五晶體管的柵極均連接至第n+1條掃描線,第m列像素電路的第二晶體管的第一電極連接至第m條數(shù)據(jù)線,l^n^N,l^m^M ;所述掃描驅(qū)動單元適于向各條掃描線提供相應(yīng)的掃描信號,所述數(shù)據(jù)驅(qū)動單元適于向各條數(shù)據(jù)線提供數(shù)據(jù)信號。
[0022]與現(xiàn)有技術(shù)相比,本發(fā)明的技術(shù)方案具有以下優(yōu)點:通過各個晶體管和電容間的相互配合,使得第四晶體管產(chǎn)生的驅(qū)動有機(jī)發(fā)光二極管發(fā)光的電流與給像素電路供電的電源電壓以及晶體管的閾值電壓無關(guān),補(bǔ)償因工藝造成的閾值漂移和負(fù)載電路造成的壓降,能夠消除顯示器件發(fā)光不均勻的問題,并且,第三晶體管的源極與電容的第一端連接,在版圖設(shè)計時,僅需要一根 基準(zhǔn)電壓信號線給第一晶體管提供基準(zhǔn)電壓信號,提高了像素電路的集成度,增加了有機(jī)發(fā)光顯示器每英寸所擁有的像素數(shù)目,能夠適應(yīng)圖像高分辨率的需求。
[0023]進(jìn)一步,本發(fā)明技術(shù)方案提供了多種驅(qū)動所述像素電路的方法,每種驅(qū)動方法中的第一掃描信號和第二掃描信號在時序上相互獨(dú)立,簡化了外圍驅(qū)動電路的結(jié)構(gòu),更進(jìn)一步提聞了電路的集成度。
[0024]進(jìn)一步,本發(fā)明技術(shù)方案中的像素電路在初始化階段和發(fā)光階段均不需要提供數(shù)據(jù)信號,降低了電路的功率損耗。
【專利附圖】
【附圖說明】
[0025]圖1是本發(fā)明實施例的有機(jī)發(fā)光顯示器的像素電路的電路圖;
[0026]圖2是本發(fā)明實施例1的像素電路的驅(qū)動信號時序圖;
[0027]圖3是本發(fā)明實施例2的像素電路的驅(qū)動信號時序圖;
[0028]圖4是本發(fā)明實施例3的像素電路的驅(qū)動信號時序圖;
[0029]圖5本發(fā)明實施例有機(jī)發(fā)光顯示器的電路結(jié)構(gòu)示意圖。
【具體實施方式】
[0030]正如【背景技術(shù)】中所描述的,為了解決有機(jī)發(fā)光顯示器因晶體管閾值電壓和IRdrop而導(dǎo)致的發(fā)光不均勻的問題,現(xiàn)有的像素電路需要兩根基準(zhǔn)電壓信號線提供基準(zhǔn)電壓信號,電路的集成度較低,不能滿足圖像高分辨率的需求。發(fā)明人經(jīng)過研究,提供了一種有機(jī)發(fā)光顯示器及其像素電路、像素電路的驅(qū)動方法。
[0031]為使本發(fā)明的上述目的、特征和優(yōu)點能夠更為明顯易懂,下面結(jié)合附圖對本發(fā)明的具體實施例做詳細(xì)的說明。
[0032]圖1是本發(fā)明實施例的有機(jī)發(fā)光顯示器的像素電路的電路圖。參考圖1,所述像素電路包括:第一晶體管Ml、第二晶體管M2、第三晶體管M3、第四晶體管M4、第五晶體管M5、第六晶體管M6、電容Cl和有機(jī)發(fā)光二極管Dl。
[0033]所述第一晶體管Ml的柵極連接所述第六晶體管M6的柵極,所述第一晶體管Ml的第一電極適于連接基準(zhǔn)電壓信號線,所述基準(zhǔn)電壓信號線適于在所述像素電路工作時提供低電平的基準(zhǔn)電壓信號Vref,所述第一晶體管Ml的第二電極連接所述電容Cl的第一端N1、所述第二晶體管M2的第二電極和所述第三晶體管M3的第一電極。
[0034]所述第二晶體管M2的柵極連接所述第五晶體管M5的柵極,所述第二晶體管M2的第一電極適于連接數(shù)據(jù)線,所述數(shù)據(jù)線適于在所述像素電路工作時提供數(shù)據(jù)信號Vdata。
[0035]所述第三晶體管M3的第二電極連接所述電容Cl的第二端N2、所述第四晶體管M4的柵極和所述第五晶體管M5的第一電極。
[0036]所述第四晶體管M4的第一電極適于連接第一電源線,所述第一電源線適于提供第一電源電壓Vdd,所述第四晶體管M4的第二電極連接所述第五晶體管M5的第二電極和所述第六晶體管M6的第一電極。
[0037]所述第六晶體管M6的第二電極連接所述有機(jī)發(fā)光二極管Dl的陽極。
[0038]所述有機(jī)發(fā)光二極管Dl的陰極適于連接第二電源線,所述第二電源線適于提供第二電源電壓Vee,所述第二電源電壓Vee低于所述第一電源電壓Vdd。
[0039]具體地,在本實施例中,所述第一晶體管Ml、所述第二晶體管M2、所述第三晶體管M3、所述第四晶體管M4、所述第五晶體管M5和所述第六晶體管M6均為PMOS管。各個晶體管的第一電極為PMOS管的源極,各個晶體管的第二電極為PMOS管的漏極。
[0040]需要說明的是,在其他實施例中,所述第一晶體管Ml、所述第二晶體管M2、所述第三晶體管M3、所述第四晶體管M4、所述第五晶體管M5和所述第六晶體管M6也可以均為NMOS管,各個晶體管的第一電極為NMOS管的漏極,各個晶體管的第二電極為NMOS管的源極。當(dāng)然,本發(fā)明對此并不做限制,本領(lǐng)域技術(shù)人員還可以根據(jù)實際需要對晶體管做其他變形,例如將部分晶體管設(shè)置為PMOS管,而將相應(yīng)的其他部分晶體管設(shè)置為NMOS管,只要電路能夠?qū)崿F(xiàn)本發(fā)明的目的,其均應(yīng)落入本發(fā)明的保護(hù)范圍。
[0041]本發(fā)明技術(shù)方案提供的像素電路,由于所述第三晶體管M3的第一電極與所述電容Cl的第一端NI連接,不需要連接基準(zhǔn)電壓信號線,因此,只需要一根基準(zhǔn)電壓信號線給所述第一晶體管Ml的第一電極提供所述基準(zhǔn)電壓信號Vref,能夠提高像素電路的集成度,增加有機(jī)發(fā)光顯示器每英寸所擁有的像素數(shù)目,適應(yīng)圖像高分辨率的需求。
[0042]基于所述像素電路,本發(fā)明提供了驅(qū)動所述像素電路方法。為更好地理解本發(fā)明的原理和效果,下面結(jié)合具體的實施例對所述像素電路的工作過程進(jìn)行詳細(xì)的說明。
[0043]實施例1
[0044]圖2是本發(fā)明實施例1的像素電路的驅(qū)動信號時序圖,其中,所述第三晶體管M3的柵極接收第一掃描信號SI,所述第二晶體管M2的柵極和所述第五晶體管M5的柵極接收第二掃描信號S2,所述第一晶體管Ml的柵極和所述第六晶體管M6的柵極接收控制信號Emit。
[0045]參考圖1和圖2,在初始化階段T31,施加具有第一電壓幅值的控制信號Emit至所述第一晶體管Ml的柵極和所述第六晶體管M6的柵極,所述具有第一電壓幅值的控制信號Emit使所述第一晶體管Ml和所述第六晶體管M6導(dǎo)通;施加具有第一電壓幅值的第一掃描信號SI至所述第三晶體管M3的柵極,所述具有第一電壓幅值的第一掃描信號SI使所述第三晶體管M3導(dǎo)通;施加具有第二電壓幅值的第二掃描信號S2至所述第二晶體管M2的柵極和所述第五晶體管M5的柵極,所述具有第二電壓幅值的第二掃描信號S2使所述第二晶體管M2和所述第五晶體管M5截止。
[0046]在本發(fā)明提供的三個實施例中,由于所述第一晶體管Ml、所述第二晶體管M2、所述第三晶體管M3、所述第五晶體管M5和所述第六晶體管M6均為PMOS管,因此,所述第一電壓幅值為低電平的電壓值,所述第二電壓幅值為高電平的電壓值。進(jìn)一步,所述第一電壓幅值和所述第二電壓幅值的大小可以根據(jù)各晶體管的閾值電壓大小進(jìn)行設(shè)定。
[0047]相應(yīng)地,在其他實施例中,若所述第一晶體管Ml、所述第二晶體管M2、所述第三晶體管M3、所述第五晶體管M5和所述第六晶體管M6均為NMOS管,則所述第一電壓幅值為高電平的電壓值,所述第二電壓幅值為低電平的電壓值。同理,本領(lǐng)域技術(shù)人員可以根據(jù)實施例的精神,在部分采用PMOS管、部分采用NMOS管的情況下,做相應(yīng)的變換,以同樣地達(dá)到上述驅(qū)動所述像素電路的效果,在此不再一一窮盡式列舉。因此,不應(yīng)以本發(fā)明提供的三個實施例中給出的具體細(xì)節(jié)形成對本發(fā)明的限制。
[0048]在所述初始化階段T31,由于所述第一晶體管Ml導(dǎo)通,所述基準(zhǔn)電壓信號Vref通過所述第一晶體管Ml傳輸至所述電容Cl的第一端NI和所述第三晶體管M3的第一電極。所述第三晶體管M3也導(dǎo)通,所述基準(zhǔn)電壓信號Vref通過所述第三晶體管M3傳輸至所述電容Cl的第二端N2,對所述第四晶體管M4的柵極初始化完成。
[0049]繼續(xù)參考圖2,在數(shù)據(jù)寫入階段T32,施加具有第二電壓幅值的控制信號Emit至所述第一晶體管Ml的柵極和所述第六晶體管M6的柵極,所述具有第二電壓幅值的控制信號Emit使所述第一晶體管Ml和所述第六晶體管M6截止;施加具有第二電壓幅值的第一掃描信號SI至所述第三晶體管M3的柵極,所述具有第二電壓幅值的第一掃描信號SI使所述第三晶體管M3截止;施加具有第一電壓幅值的第二掃描信號S2至所述第二晶體管M2的柵極和所述第五晶體管M5的柵極,所述具有第一電壓幅值的第二掃描信號S2使所述第二晶體管M2和所述第五晶體管M5導(dǎo)通。
[0050]在所述數(shù)據(jù)寫入階段T32,由于所述第一晶體管Ml截止、所述第二晶體管M2導(dǎo)通、所述第三晶體管M3截止,所述數(shù)據(jù)信號Vdata通過所述第二晶體管M2傳輸至所述電容Cl的第一端NI。
[0051]所述第五晶體管M5導(dǎo)通使所述第四晶體管M4形成二極管連接,并且所述第四晶體管M4的柵極與所述電容Cl的第二端N2連接,所述電容Cl的第二端N2輸入的為低電平的所述基準(zhǔn)電壓信號Vref,即所述第四晶體管M4的柵極為低電位,因此,所述第六晶體管M6截止迫使所述第四晶體管M4的第一電極和柵極間的壓差為晶體管的閾值電壓Vth,所述電容Cl的第二端N2的電壓為所述第一電源電壓Vdd與所述閾值電壓Vth的差值,即Vdd-Vth,數(shù)據(jù)寫入完成,所述電容Cl兩端的電壓差為Vdata- (Vdd-Vth)0
[0052]繼續(xù)參考圖2,在發(fā)光階段T33,施加所述具有第一電壓幅值的控制信號Emit至所述第一晶體管Ml的柵極和所述第六晶體管M6的柵極,使所述第一晶體管Ml和所述第六晶體管M6導(dǎo)通;施加所述具有第二電壓幅值的第一掃描信號SI至所述第三晶體管M3的柵極,使所述第三晶體管M3截止;施加所述具有第二電壓幅值的第二掃描信號S2至所述第二晶體管M2的柵極和所述第五晶體管M5的柵極,使所述第二晶體管M2和所述第五晶體管M5截止。
[0053]在所述發(fā)光階段T33,所述第一晶體管Ml導(dǎo)通、所述第二晶體管M2截止和所述第三晶體管M3截止,使所述電容Cl的第一端NI的信號被重置為所述基準(zhǔn)電壓信號Vref。所述第五晶體管M5截止,根據(jù)電荷守恒原理和電容的耦合效應(yīng),所述電容Cl的第二端N2的電壓為Vref-Vdata+(Vdd-Vth),因此,所述第四晶體管M4的第一電極極和柵極之間的電壓差 Vsg=Vdd-[Vref-Vdata+ (Vdd-Vth) ] =Vdata-Vref+Vth0 所述第四晶體管 M4 處于飽和導(dǎo)通狀態(tài),由此可以得出流經(jīng)所述第四晶體管M4的電流I=k (Vsg-Vth) 2=k (Vdata-Vref)2,其中,k為與晶體管的遷移率、寬長比以及柵源電容值相關(guān)的常數(shù)系數(shù)。所述第六晶體管M6處于導(dǎo)通狀態(tài),流經(jīng)所述第四晶體管M4的電流I驅(qū)動所述有機(jī)發(fā)光二極管Dl發(fā)光。
[0054]由流經(jīng)所述第四晶體管M4的電流I的表達(dá)式可知,驅(qū)動所述有機(jī)發(fā)光二極管Dl的電流與所述第一電源電壓Vdd和晶體管的閾值電壓Vth無關(guān),能夠補(bǔ)償因工藝造成的閾值漂移和負(fù)載電路造成的壓降,消除了顯示器件發(fā)光不均勻的問題。
[0055]由所述像素電路的工作過程可知,在所述初始化階段T31,所述第一晶體管Ml和所述第三晶體管M3同時處于導(dǎo)通狀態(tài),因此,所述基準(zhǔn)電壓信號Vref能夠通過所述第一晶體管Ml和所述第三晶體管M3傳輸至所述電容Cl的第二端N2,而不再需要基準(zhǔn)電壓信號線直接向所述第三晶體管M3的第一電極提供所述基準(zhǔn)電壓信號Vref,即所述第三晶體管M3的第一電極不需要連接基準(zhǔn)電壓信號線。
[0056]另外,本發(fā)明技術(shù)方案的像素電路在所述初始化階段T31和所述發(fā)光階段T33,所述第二晶體管M2沒有導(dǎo)通,所述電容Cl的第一端NI不存在漏電流現(xiàn)象,因此,在所述初始化階段T31和所述發(fā)光階段T33,不需要提供所述數(shù)據(jù)信號Vdata至所述第二晶體管M2的第一電極連接的數(shù)據(jù)線,在所述數(shù)據(jù)寫入階段T32,提供所述數(shù)據(jù)信號Vdata至所述第二晶體管M2的第一電極連接的數(shù)據(jù)線即可,降低了電路的整體功耗。
[0057]以上描述了所述像素電路工作的三個階段,需要說明的是,為了方便提供所述第一掃描信號S1、所述第二掃描信號S2和所述控制信號Emit的驅(qū)動電路的設(shè)置,在所述初始化階段T31、所述數(shù)據(jù)寫入階段T32和所述發(fā)光階段T33之間還可以設(shè)置過渡階段。
[0058]實施例2
[0059]圖3是本發(fā)明實施例2的像素電路的驅(qū)動信號時序圖,在初始化階段T41、數(shù)據(jù)寫入階段T44和發(fā)光階段T46對所述像素電路施加的信號與實施例1中類似,在此不再贅述,下面僅就上述三個階段之間的過渡階段進(jìn)行說明。
[0060]參考圖3,在所述初始化階段T41和所述數(shù)據(jù)寫入階段T44之間的第一時間段T42,施加所述具有第二電壓幅值的控制信號Emit至所述第一晶體管Ml的柵極和所述第六晶體管M6的柵極,使所述第一晶體管Ml和所述第六晶體管M6截止;施加所述具有第一電壓幅值的第一掃描信號SI至所述第三晶體管M3的柵極,使所述第三晶體管M3導(dǎo)通;施加所述具有第二電壓幅值的第二掃描信號S2至所述第二晶體管M2的柵極和所述第五晶體管M5的柵極,使所述第二晶體管M2和所述第五晶體管M5截止。
[0061]在所述第一時間段T42,由于所述第一晶體管Ml截止,所述電容Cl的兩端仍存儲所述基準(zhǔn)電壓信號Vref。
[0062]在所述第一時間段T42和所述數(shù)據(jù)寫入階段T44之間的第二時間段T43,施加所述具有第二電壓幅值的控制信號Emit至所述第一晶體管Ml的柵極和所述第六晶體管M6的柵極,使所述第一晶體管Ml和所述第六晶體管M6截止;施加所述具有第二電壓幅值的第一掃描信號SI至所述第三晶體管M3的柵極,使所述第三晶體管M3截止;施加所述具有第二電壓幅值的第二掃描信號S2至所述第二晶體管M2的柵極和所述第五晶體管M5的柵極,使所述第二晶體管M2和所述第五晶體管M5截止。
[0063]在所述第二時間段T43,所述第三晶體管M3截止,為寫入數(shù)據(jù)做準(zhǔn)備。
[0064]在所述數(shù)據(jù)寫入階段T44和所述發(fā)光階段T46之間的第三時間段T45,施加所述具有第二電壓幅值的控制信號Emit至所述第一晶體管Ml的柵極和所述第六晶體管M6的柵極,使所述第一晶體管Ml和所述第六晶體管M6截止;施加所述具有第二電壓幅值的第一掃描信號SI至所述第三晶體管M3的柵極,使所述第三晶體管M3截止;施加所述具有第二電壓幅值的第二掃描信號S2至所述第二晶體管M2的柵極和所述第五晶體管M5的柵極,使所述第二晶體管M2和所述第五晶體管M5截止。
[0065]在所述第三時間段T45,所述第二晶體管M2和所述第五晶體管M5截止,為所述發(fā)光階段T46做準(zhǔn)備。
[0066]實施例3
[0067]圖4是本發(fā)明實施例3的像素電路的驅(qū)動信號時序圖,在初始化階段T51、數(shù)據(jù)寫入階段T54和發(fā)光階段T56對所述像素電路施加的信號與實施例1中類似,在此不再贅述,下面僅就上述三個階段之間的過渡階段進(jìn)行說明。
[0068]參考圖4,在所述初始化階段T51和所述數(shù)據(jù)寫入階段T54之間的第四時間段T52,施加所述具有第一電壓幅值的控制信號Emit至所述第一晶體管Ml的柵極和所述第六晶體管M6的柵極,使所述第一晶體管Ml和所述第六晶體管M6導(dǎo)通;施加所述具有第二電壓幅值的第一掃描信號SI至所述第三晶體管M3的柵極,使所述第三晶體管M3截止;施加所述具有第二電壓幅值的第二掃描信號S2至所述第二晶體管M2的柵極和所述第五晶體管M5的柵極,使所述第二晶體管M2和所述第五晶體管M5截止。
[0069]在所述第四時間段T52,由于所述第三晶體管M3截止,所述電容Cl的兩端仍存儲所述基準(zhǔn)電壓信號Vref。
[0070]在所述第四時間段T52和所述數(shù)據(jù)寫入階段T54之間的第五時間段T53與實施例2中的所述第二時間段T43相同,在此不再贅述。
[0071]在所述數(shù)據(jù)寫入階段T54和所述發(fā)光階段T56之間的第六時間段T55與實施例2中的所述第三時間段T45相同,在此不再贅述。
[0072]在實施例1、實施例2和實施例3中,所述第一掃描信號SI和所述第二掃描信號S2在時序上是相互獨(dú)立的,因此,可以采用更為簡單的驅(qū)動電路來提供這種驅(qū)動信號,同時驅(qū)動電路的運(yùn)作也更加方便。另外,由于驅(qū)動信號的在時序上相互獨(dú)立,還可以實現(xiàn)對像素電路的多路選擇,從而提高了像素電路的集成度和便利性。[0073]相應(yīng)地,本發(fā)明還提供一種有機(jī)發(fā)光顯示器,如圖5所示。所述有機(jī)發(fā)光顯示器包括:掃描驅(qū)動單元10、數(shù)據(jù)驅(qū)動單元20、N+1條掃描線Sen、M條數(shù)據(jù)線Dm以及多個像素電路Pnm,其中,1≤η≤N,1≤m≤M,所述像素電路的結(jié)構(gòu)與上述實施例中任意一種像素電路結(jié)構(gòu)相類似,在此不再贅述。
[0074]具體地,所述多個像素電路分別位于所述N+1條掃描線和M條數(shù)據(jù)線交叉形成的像素區(qū)域內(nèi)。第η行像素電路的第三晶體管M3的柵極連接至第η條掃描線,第η行像素電路的第二晶體管M2的柵極和第五晶體管Μ5的柵極均連接至第n+1條掃描線,第m列像素電路的第二晶體管M2的第一電極連接至第m條數(shù)據(jù)線。
[0075]所述掃描驅(qū)動單元10適于向各條掃描線提供相應(yīng)的掃描信號,所述數(shù)據(jù)驅(qū)動單元20適于向各條數(shù)據(jù)線提供數(shù)據(jù)信號。
[0076]由于本發(fā)明提供的有機(jī)發(fā)光顯示器的像素電路中,驅(qū)動有機(jī)發(fā)光二極管的電流與電源電壓和晶體管的閾值電壓無關(guān),因此,所述有機(jī)發(fā)光顯示器能夠均勻發(fā)光,并且,由于像素電路的集成度提高,從而使得所述有機(jī)發(fā)光顯示器具有更高的分辨率。
[0077]綜上所述,本發(fā)明技術(shù)方案提供的像素電路能夠補(bǔ)償因工藝造成的晶體管閾值漂移和負(fù)載電路造成的壓降,消除了顯示器件發(fā)光不均勻的問題,同時進(jìn)一步提高了電路集成度,增加了有機(jī)發(fā)光顯示器每英寸所擁有的像素數(shù)目,能夠適應(yīng)圖像高分辨率的需求,并且,簡化了外圍驅(qū)動電路,降低了電路功耗。
[0078]雖然本發(fā)明披露如上,但本發(fā)明并非限定于此。任何本領(lǐng)域技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),均可作各種更動與修改,因此本發(fā)明的保護(hù)范圍應(yīng)當(dāng)以權(quán)利要求所限定的范圍為準(zhǔn)。
【權(quán)利要求】
1.一種有機(jī)發(fā)光顯示器的像素電路,其特征在于,包括:第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、電容和有機(jī)發(fā)光二極管,其中,所述第一晶體管的柵極連接所述第六晶體管的柵極,所述第一晶體管的第一電極適于連接基準(zhǔn)電壓信號線,所述第一晶體管的第二電極連接所述電容的第一端、所述第二晶體管的第二電極和所述第三晶體管的第一電極;所述第二晶體管的柵極連接所述第五晶體管的柵極,所述第二晶體管的第一電極適于連接數(shù)據(jù)線;所述第三晶體管的第二電極連接所述電容的第二端、所述第四晶體管的柵極和所述第五晶體管的第一電極;所述第四晶體管的第一電極適于連接第一電源線,所述第四晶體管的第二電極連接所述第五晶體管的第二電極和所述第六晶體管的第一電極;所述第六晶體管的第二電極連接所述有機(jī)發(fā)光二極管的陽極;所述有機(jī)發(fā)光二極管的陰極適于連接第二電源線,所述第二電源線提供的電壓低于所述第一電源線提供的電壓。
2.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管和第六晶體管均為PMOS管。
3.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管和第六晶體管均為NMOS管。
4.一種如權(quán)利要求1至3任一項所述像素電路的驅(qū)動方法,其特征在于,包括: 在初始化階段,施加具有第一電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,所述具有第一電壓幅值的控制信號使所述第一晶體管和所述第六晶體管導(dǎo)通;施加具有第一電壓幅值的第一掃描信號至所述第三晶體管的柵極,所述具有第一電壓幅值的第一掃描信號使所述第三晶體管導(dǎo)通;施加具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極,所述具有第二電壓幅值的第二掃描信號使所述第二晶體管和所述第五晶體管截止; 在數(shù)據(jù)寫入階段,施加具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,所述具有第二電壓幅值的控制信號使所述第一晶體管和所述第六晶體管截止;施加具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,所述具有第二電壓幅值的第一掃描信號使所述第三晶體管截止;施加具有第一電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極,所述具有第一電壓幅值的第二掃描信號使所述第二晶體管和所述第五晶體管導(dǎo)通; 在發(fā)光階段,施加所述具有第一電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極。
5.根據(jù)權(quán)利要求4所述的驅(qū)動方法,其特征在于,所述第一掃描信號和所述第二掃描信號在時序上相互獨(dú)立。
6.根據(jù)權(quán)利要求4所述的驅(qū)動方法,其特征在于,還包括: 在所述初始化階段和所述數(shù)據(jù)寫入階段之間的第一時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第一電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極;在所述第一時間段和所述數(shù)據(jù)寫入階段之間的第二時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極; 在所述數(shù)據(jù)寫入階段和所述發(fā)光階段之間的第三時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極。
7.根據(jù)權(quán)利要求4所述的驅(qū)動方法,其特征在于,還包括: 在所述初始化階段和所述數(shù)據(jù)寫入階段之間的第四時間段,施加所述具有第一電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極; 在所述第四時間段和所述數(shù)據(jù)寫入階段之間的第五時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極; 在所述數(shù)據(jù)寫入階段和所述發(fā)光階段之間的第六時間段,施加所述具有第二電壓幅值的控制信號至所述第一晶體管的柵極和所述第六晶體管的柵極,施加所述具有第二電壓幅值的第一掃描信號 至所述第三晶體管的柵極,施加所述具有第二電壓幅值的第二掃描信號至所述第二晶體管的柵極和所述第五晶體管的柵極。
8.根據(jù)權(quán)利要求4所述的驅(qū)動方法,其特征在于,在所述數(shù)據(jù)寫入階段,提供數(shù)據(jù)信號至所述第二晶體管的第一電極連接的數(shù)據(jù)線;在所述初始化階段和所述發(fā)光階段,不提供所述數(shù)據(jù)信號至所述第二晶體管的第一電極連接的數(shù)據(jù)線。
9.一種有機(jī)發(fā)光顯示器,其特征在于,包括:掃描驅(qū)動單元、數(shù)據(jù)驅(qū)動單元、N+1條掃描線、M條數(shù)據(jù)線以及多個如權(quán)利要求1~3任一項所述的像素電路;其中,所述多個像素電路分別位于所述N+1條掃描線和M條數(shù)據(jù)線交叉形成的像素區(qū)域內(nèi),第η行像素電路的第三晶體管的柵極連接至第η條掃描線,第η行像素電路的第二晶體管的柵極和第五晶體管的柵極均連接至第n+1條掃描線,第m列像素電路的第二晶體管的第一電極連接至第m條數(shù)據(jù)線,l^n^N, l^m^M ;所述掃描驅(qū)動單兀適于向各條掃描線提供相應(yīng)的掃描信號,所述數(shù)據(jù)驅(qū)動單元適于向各條數(shù)據(jù)線提供數(shù)據(jù)信號。
【文檔編號】G09G3/32GK103943060SQ201310272582
【公開日】2014年7月23日 申請日期:2013年6月28日 優(yōu)先權(quán)日:2013年6月28日
【發(fā)明者】錢棟, 顧寒昱 申請人:上海天馬微電子有限公司, 天馬微電子股份有限公司