專利名稱:一種移位寄存器、柵極驅(qū)動電路及顯示裝置的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及液晶顯示器領(lǐng)域,特別涉及一種移位寄存器、柵極驅(qū)動電路及顯示裝置。
背景技術(shù):
隨著液晶顯示技術(shù)的不斷成熟,以及LCD(Liquid Crystal Display,液晶顯示器)價格的不斷下降,采用液晶顯示屏作為生活中多種電子設備的顯示屏或者裝飾用的電子顯示裝置,已經(jīng)逐漸成為一種液晶顯示屏消費的發(fā)展方向?,F(xiàn)有技術(shù)的液晶顯示屏已被廣泛用于各種各樣的電器中,如液晶電視、手機等。液晶顯示器由矩陣形式排列的多個像素所組成,具體是由水平和垂直兩個方向的像素矩陣構(gòu)成的。液晶顯示器的驅(qū)動主要包括數(shù)據(jù)驅(qū)動器和柵極驅(qū)動器,其中,數(shù)據(jù)驅(qū)動器將輸入的顯示數(shù)據(jù)及時鐘信號定時順序鎖存,轉(zhuǎn)換成模擬信號后輸入到液晶顯示面板的數(shù)據(jù)線,柵極驅(qū)動器將輸入的時鐘信號經(jīng)過移位寄存器轉(zhuǎn)換,切換成導通/截止電壓,順次施加到液晶顯示面板的柵極線上。圖1為現(xiàn)有技術(shù)中一種采用P型晶體管的簡單三時鐘的移位寄存器的電路結(jié)構(gòu)示意圖,P型晶體管的特點是柵極電極輸入信號為高壓時,晶體管截止;柵極電極輸入低壓時,晶體管導通。圖2為其三階段的工作時序圖,該移位寄存器的工作原理如下:第一階段時,第一時鐘信號CLKl和開啟信號STV變成開啟低平信號后,晶體管M3導通,STV信號通過M3傳輸?shù)骄w管Ml的柵極端,并且通過電容Cl保持導通狀態(tài)。同時由STV信號控制的晶體管M5導通,將高壓截止信號Vgh傳輸?shù)骄w管M2的柵極端,使M2關(guān)閉;第二階段時,第二時鐘信號CLK2變成導通低平信號后,晶體管Ml通過Cl保持的導通狀態(tài)將CLK2的低平信號傳輸?shù)揭莆患拇嫫鞯妮敵龆薕utput ;第三階段時,第三時鐘信號CLK3變成導通低平信號,晶體管M6導通,將低壓導通信號Vgl傳輸?shù)骄w管M2和M4的柵極,使得M2和M4都導通,M2的導通將Vgh信號傳輸?shù)絆utput,M4的導通將Vgh信號傳輸?shù)組l的柵極,使Ml柵極電位變高,從而截止Ml。上述移位寄存器存在以下缺陷,在第二階段時,M2和M4的柵極信號端信號懸空,無信號控制,導致其電位不穩(wěn)定,致使M2對Ml的信號輸出造成了影響;在第一階段時,此時移位寄存器輸出端Output的信號輸出效果僅由Ml確定,而此時Ml輸出能力受其柵極電位大小影響,單一輸出導致信號質(zhì)量較差,影響了 Output的信號輸出效果。
實用新型內(nèi)容本實用新型實施例提供了一種移位寄存器、柵極驅(qū)動電路及顯示裝置,用以解決在工作過程中出現(xiàn)的電位懸浮、輸出的信號質(zhì)量較差等問題。本實用新型提供了一種移位寄存器,包括:第一時鐘電路,與起始信號電路連接,并與第二時鐘電路、第三時鐘電路、復位電路連接于控制節(jié)點A,在第一時鐘信號的控制下,將起始信號輸入到控制節(jié)點A ;
第二時鐘電路,在第一時鐘信號的控制下,將第二時鐘信號輸出給信號輸出端OUTPUT ;關(guān)閉信號電路,與第三時鐘電路連接于控制節(jié)點B,接收起始信號電路輸出的起始信號,將第一電平信號輸出至信號輸出端OUTPUT ;起始信號電路,在第一時鐘電路輸出的起始信號的控制下,將自身的起始信號輸出給控制節(jié)點B ;第三時鐘電路,在第三時鐘信號的控制下,將第一電平信號輸出至控制節(jié)點么,將第二電平信號輸出至控制節(jié)點B。上述的移位寄存器,其中,所述第一時鐘電路包括第一晶體管M1,所述第一晶體管的柵極連接所述第一時鐘信號輸入端,第一晶體管的源極連接起始信號輸入端,第一晶體管的漏極連接控制節(jié)點A。上述的移位寄存器,其中,所述第二時鐘電路包括第三晶體管M3和第一電容Cl,所述第三晶體管的柵極連接控制節(jié)點A,第三晶體管的源極連接第二時鐘信號,第三晶體管的漏極連接信號輸出端OUTPUT,所述第一電容Cl連接在第三晶體管M3的柵極與漏極之間。上述的移位寄存器,其中,所述關(guān)閉信號電路包括第四晶體管M4和第九晶體管M9所述第四晶體管的柵極連接控制節(jié)點B,第四晶體管的源極連接第一電平信號,第四晶體管的漏極連接信號輸出端OUTPUT,所述第九晶體管的柵極連接信號輸入端OUTPUT,第九晶體管的源極與第四晶體管的源極連接,第九晶體管的漏極與第四晶體管的柵極連接;第二電容C2的兩端分別連接第四晶體管的源極和柵極。上述的移位寄存器,其中,所述起始信號電路包括第二晶體管M2,所述第二晶體管的柵極連接控制節(jié)點A,第二晶體管的源極連接起始信號,第二晶體管的漏極連接控制節(jié)點B0上述的移位寄存器,其中,所述第三時鐘電路包括第六晶體管M6和第五晶體管M5,所述第五晶體管的源極連接第一電平信號,第五晶體管的漏極連接控制節(jié)點A,所述第六晶體管的源極連接第二電平信號,第六晶體管的漏極連接控制節(jié)點B,所述第五晶體管與所述第六晶體管的柵極連接第三時鐘信號。進一步地,上述的移位寄存器,其中,還包括復位電路,所述復位電路與關(guān)閉信號電路和第三時鐘電路連接于控制節(jié)點B,在復位信號的控制下,將第一電平信號輸出至控制節(jié)點A,將第二電平信號輸出至控制節(jié)點B。上述的移位寄存器,其中,所述復位電路包括第七晶體管M7和第八晶體管M8,所述第七晶體管的源極連接第二電平信號,第七晶體管的漏極連接控制節(jié)點B,第八晶體管的源極連接第一電平信號,第八晶體管的源極連接控制節(jié)點A,所述第七晶體管與所述第八晶體管的柵極連接復位信號。上述的移位寄存器,其中,所述第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管和第九晶體管均為P型晶體管,所述第一電平信號為高電平,所述第二電平信號為低電平。上述的移位寄存器,其中,所述第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管和第九晶體管均為N型晶體管,所述第一電平信號為低電平,所述第二電平信號為高電平。本實用新型還提供了一種柵極驅(qū)動電路,包括上述的移位寄存器。[0025]本實用新型還提供了一種顯示裝置,包括上述的柵極驅(qū)動電路。本實用新型實施例在每階段工作時,均通過對第四晶體管和第五晶體管的柵極進行控制來避免工作過程中出現(xiàn)懸浮節(jié)點,在移位寄存器信號輸出時不會有干擾和影響,信號的輸出質(zhì)量好;設置了復位開關(guān),在移位寄存器的電路正常工作前,先進行復位階段使電路中各懸浮柵極節(jié)點的電位復位,不對開始工作時寫入的信號造成影響;在第一階段時,移位寄存器同時輸出第二時鐘信號和關(guān)閉信號,相比現(xiàn)有技術(shù)僅使用單一晶體管的輸出一路信號,信號更加穩(wěn)定。
圖1為現(xiàn)有技術(shù)提供的一種移位寄存器的電路結(jié)構(gòu)圖;圖2為現(xiàn)有技術(shù)提供的一種移位寄存器的工作時序圖;圖3為本實用新型實施例提供的一種移位寄存器的電路結(jié)構(gòu)圖;圖4為本實用新型實施例提供的一種移位寄存器的工作時序圖。
具體實施方式
本實用新型實施例提供了一種移位寄存器、柵極驅(qū)動電路及液晶顯示器,用以解決在工作過程中出現(xiàn)的電位懸浮、輸出的信號質(zhì)量較差等問題。由于本實用新型主要是通過移位寄存器來解決上述問題的,故對其進行重點敘述,本實用新型實施例了一種移位寄存器,該移位寄存器包括:第一時鐘電路,與起始信號電路連接,并與第二時鐘電路、第三時鐘電路、復位電路連接于控制節(jié)點A,在第一時鐘信號的控制下,將起始信號輸入到控制節(jié)點A ;第二時鐘電路,在第一時鐘信號的控制下,將第二時鐘信號輸出給信號輸出端OUTPUT ;關(guān)閉信號電路,與第三時鐘電路連接于控制節(jié)點B,接收起始信號電路輸出的起始信號,將第一電平信號輸出至信號輸出端OUTPUT ;起始信號電路,在第一時鐘電路輸出的起始信號的控制下,將自身的起始信號輸出給控制節(jié)點B ;第三時鐘電路,在第三時鐘信號的控制下,將第一電平信號輸出至控制節(jié)點么,將第二電平信號輸出至控制節(jié)點B。所述移位寄存器還可包括復位電路,所述復位電路與關(guān)閉信號電路和第三時鐘電路連接于控制節(jié)點B,在復位信號的控制下,將第一電平信號輸出至控制節(jié)點A,將第二電平信號輸出至控制節(jié)點B。本實用新型實施例所述的移位寄存器的信號輸出是通過關(guān)閉信號電路的信號輸出端和第二時鐘電路的信號輸出端這兩個輸出端輸出的信號質(zhì)量來決定的,所以兩方輸出相比與現(xiàn)有技術(shù)的單一輸出明顯更加穩(wěn)定。而且本實用新型實施例所述的移位寄存器的在每個階段信號輸出不管是通過關(guān)閉信號電路還是通過第二時鐘電路輸出時,這兩個電路都會受到來自其他電路的信號對其進行控制,所以本移位寄存器的信號輸出是不會受到影響的。下面通過將上述各電路細化,配合圖3,詳細介紹一種本實用新型實施例提供的移位寄存器:所述第一時鐘電路包括第一晶體管M1,所述第一晶體管的柵極連接所述第一時鐘信號輸入端,第一晶體管的源極連接起始信號輸入端,第一晶體管的漏極連接控制節(jié)點A0所述第二時鐘電路包括第三晶體管M3和第一電容Cl,所述第三晶體管的柵極連接控制節(jié)點A,第三晶體管的源極連接第二時鐘信號,第三晶體管的漏極連接信號輸出端OUTPUT,所述第一電容Cl連接在第三晶體管M3的柵極與漏極之間。所述關(guān)閉信號電路包括第四晶體管M4和第九晶體管M9,所述第四晶體管的柵極連接控制節(jié)點B,第四晶體管的源極連接第一電平信號,第四晶體管的漏極連接信號輸出端OUTPUT,所述第九晶體管的柵極連接信號輸入端OUTPUT,第九晶體管的源極與第四晶體管的源極連接,第九晶體管的漏極與第四晶體管的柵極連接。為了更好的保持控制節(jié)點B的電位,例如在TFT漏電流較大時,為了保持B點電位,控制節(jié)點B不發(fā)生電位懸空時,所述關(guān)閉信號電路還可以包括第二電容C2,第二電容C2的兩端分別連接第四晶體管的源極和柵極。所述起始信號電路包括第二晶體管M2,所述第二晶體管的柵極連接控制節(jié)點A,第二晶體管的源極連接起始信號,第二晶體管的漏極連接控制節(jié)點B。所述第三時鐘電路包括第六晶體管M6和第五晶體管M5,所述第五晶體管的源極連接第一電平信號,第五晶體管的漏極連接控制節(jié)點A,所述第六晶體管的源極連接第二電平信號,第六晶體管的漏極連接控制節(jié)點B,所述第五晶體管與所述第六晶體管的柵極連接第二時鐘信號。本實用新型實施例在每階段工作時,均通過對第四晶體管和第五晶體管的柵極進行控制來避免工作中 出現(xiàn)懸浮節(jié)點,在移位寄存器信號輸出時不會有干擾和影響,信號的輸出質(zhì)量好。需要注意的是,本實用新型實施例中,每個晶體管的源極和漏極不做嚴格區(qū)別,將每個晶體管與信號端相連的一極稱為源極,每個晶體管非與信號端相連的一極稱為漏極。由于本實用新型實施例中所述的移位寄存器的電路連接結(jié)構(gòu)可以同時應用于N型晶體管和P型晶體管,也可以是由N型晶體管與P型晶體管混搭組成。由于在信號充電前,電路中各晶體管的懸浮柵極節(jié)點電位不確定,有可能造成最初信號寫入時,對寫入信號造成干擾,所以本實用新型實施例所述的移位寄存器還可以包括:復位電路,用于接收復位信號,且在復位信號的控制下控制第二時鐘電路和關(guān)閉時鐘電路的導通和關(guān)閉。所述復位電路包括第七晶體管M7和第八晶體管M8,所述第七晶體管的源極連接第一電平信號,第七晶體管的漏極連接控制節(jié)點B,第八晶體管的源極連接第二電平信號,第八晶體管的源極連接控制節(jié)點A,所述第七晶體管與所述第八晶體管的柵極連接復位信號。本實用新型實施例通過復位信號在電路正式工作前,對第四晶體管和第三晶體管進行了電位恢復,使其在正式工作時可以以正常的電位工作。如圖3,為了更好的理解本實用新型的技術(shù)方案,下面詳細介紹了一種本實用新型移位寄存器采用P型晶體管配合圖2工作時序時的工作過程:[0055]如圖4所示,此電路結(jié)構(gòu)在信號最初寫入時分成4個階段,在正常工作后分成3個階段,此3個階段就是3個時鐘信號階段。在信號最初寫入時,首先進行的是復位階段,將所有電路結(jié)構(gòu)中的柵極懸浮點的信號進行復位,也就是由Reset復位信號控制,將第四晶體管M4和第三晶體管M3的柵極端電位復位,使移位寄存器的信號輸出端Output輸出高壓Vgh的關(guān)閉信號。此時第一電平信號為高電壓信號VGH,第二電平信號為低電壓VGL。復位階段結(jié)束后,便開始了移位寄存器的正常工作的三個階段。第一階段:CLK1第一時鐘信號和起始信號STV變成低平的導通信號,晶體管Ml打開,STV信號通過Ml傳輸?shù)降诙w管M2和第三晶體管M3的柵極端使其導通。M3導通后第二時鐘信號CLK2的高電平的關(guān)閉信號傳輸?shù)揭莆患拇嫫鞯妮敵龆薕utput。當M2導通后,起始信號STV傳輸?shù)焦?jié)點B,節(jié)點B控制著第四晶體管M4,使M4導通,將Vgh的關(guān)閉信號傳輸?shù)絆utput端。第二階段:CLK1和STV變?yōu)楦唠娖剑诙r鐘信號CLK2變?yōu)榈碗娖降膶ㄐ盘?,此時CLK2通過M3傳輸?shù)絆utput,并且傳輸?shù)降诰啪w管M9的柵極端,使得M9導通,Vgh關(guān)閉信號變通過M9將B點電位拉高至截止,控制M4使其不影響Output輸出。第三階段:CLK2變?yōu)楦唠娖叫盘?,第三時鐘信號CLK3變?yōu)榈碗娖綄ㄐ盘?,CLK3通過第五晶體管M5將A點電位拉高,變成Vgh,這樣便使M3完全截止,不會影響Output輸出信號。同時也使第六晶體管M6導通,將B點電位拉低,將M4導通,使Vgh信號輸出到Output端。通過上述這三個工作階段的循環(huán)反復,實現(xiàn)了移位寄存器的功能。
本實用新型實施例還提供了一種柵極驅(qū)動電路,包括權(quán)利要求上述技術(shù)方案中任一所述的移位寄存器。本實用新型實施例還提供了一種顯示裝置,包括上述的柵極驅(qū)動電路。需要說明的是,上述本實用新型實施例中所述的移位寄存器不僅適用于液晶顯示器,還適用于AMOLED有源矩陣有機發(fā)光二極體面板。綜上所述,本實用新型實施例在每階段工作時,均通過對第四晶體管和第五晶體管的柵極進行控制來避免工作過程中出現(xiàn)懸浮節(jié)點,在移位寄存器信號輸出時不會有干擾和影響,信號的輸出質(zhì)量好;設置了復位開關(guān),在移位寄存器的電路正常工作前,先進行復位階段使電路中各懸浮柵極節(jié)點的電位復位,不對開始工作時寫入的信號造成影響;在第一階段時,移位寄存器同時輸出第二時鐘信號和關(guān)閉信號,相比現(xiàn)有技術(shù)僅使用單一晶體管的輸出一路信號,信號更加穩(wěn)定。顯然,本領(lǐng)域的技術(shù)人員可以對本實用新型進行各種改動和變型而不脫離本實用新型的精神和范圍。這樣,倘若本實用新型的這些修改和變型屬于本實用新型權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本實用新型也意圖包含這些改動和變型在內(nèi)。
權(quán)利要求1.一種移位寄存器,其特征在于,包括: 第一時鐘電路,與起始信號電路連接,并與第二時鐘電路、第三時鐘電路、復位電路連接于控制節(jié)點A,在第一時鐘信號的控制下,將起始信號輸入到控制節(jié)點A ; 第二時鐘電路,在第一時鐘信號的控制下,將第二時鐘信號輸出給信號輸出端OUTPUT ; 關(guān)閉信號電路,與第三時鐘電路連接于控制節(jié)點B,接收起始信號電路輸出的起始信號,將第一電平信號輸出至信號輸出端OUTPUT ; 起始信號電路,在第一時鐘電路輸出的起始信號的控制下,將自身的起始信號輸出給控制節(jié)點B ; 第三時鐘電路,在第三時鐘信號的控制下,將第一電平信號輸出至控制節(jié)點A,將第二電平信號輸出至控制節(jié)點B。
2.如權(quán)利要求1所述的一種移位寄存器,其特征在于,所述第一時鐘電路包括第一晶體管M1,所述第一晶體管的柵極連接所述第一時鐘信號輸入端,第一晶體管的源極連接起始信號輸入端,第一晶體管的漏極連接控制節(jié)點A。
3.如權(quán)利要求2所述的一種移位寄存器,其特征在于,所述第二時鐘電路包括第三晶體管M3和第一電容Cl,所述第三晶體管的柵極連接控制節(jié)點A,第三晶體管的源極連接第二時鐘信號,第三晶體管的漏極連接信號輸出端OUTPUT,所述第一電容Cl連接在第三晶體管M3的柵極與漏極之間。
4.如權(quán)利要求3所述的一種移位寄存器,其特征在于,所述關(guān)閉信號電路包括第四晶體管M4和第九晶體管M9,所述第四晶體管的柵極連接控制節(jié)點B,第四晶體管的源極連接第一電平信號,第四晶體·管的漏極連接信號輸出端OUTPUT,所述第九晶體管的柵極連接信號輸入端OUTPUT,第九晶體管的源極與第四晶體管的源極連接,第九晶體管的漏極與第四晶體管的柵極連接。
5.如權(quán)利要求4所述的一種移位寄存器,其特征在于,所述起始信號電路包括第二晶體管M2,所述第二晶體管的柵極連接控制節(jié)點A,第二晶體管的源極連接起始信號,第二晶體管的漏極連接控制節(jié)點B。
6.如權(quán)利要求5所述的一種移位寄存器,其特征在于,所述第三時鐘電路包括第六晶體管M6和第五晶體管M5,所述第五晶體管的源極連接第一電平信號,第五晶體管的漏極連接控制節(jié)點A,所述第六晶體管的源極連接第二電平信號,第六晶體管的漏極連接控制節(jié)點B,所述第五晶體管與所述第六晶體管的柵極連接第三時鐘信號。
7.如權(quán)利要求6所述的移位寄存器,其特征在于,還包括復位電路,所述復位電路與關(guān)閉信號電路和第三時鐘電路連接于控制節(jié)點B,在復位信號的控制下,將第一電平信號輸出至控制節(jié)點A,將第二電平信號輸出至控制節(jié)點B。
8.如權(quán)利要求7所述的移位寄存器,其特征在于,所述復位電路包括第七晶體管M7和第八晶體管M8,所述第七晶體管的源極連接第二電平信號,第七晶體管的漏極連接控制節(jié)點B,第八晶體管的源極連接第一電平信號,第八晶體管的源極連接控制節(jié)點A,所述第七晶體管與所述第八晶體管的柵極連接復位信號。
9.如權(quán)利要求8所述的移位寄存器,其特征在于,所述第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管和第九晶體管均為P型晶體管,所述第一電平信號為高電平信號,所述第二電平信號為低電平信號。
10.如權(quán)利要求8所述的一種移位寄存器,其特征在于,所述第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管、第六晶體管、第七晶體管、第八晶體管和第九晶體管均為N型晶體管,所述第一電平信號為低電平信號,所述第二電平信號為高電平信號。
11.一種柵極驅(qū)動電路,其特征在于,包括權(quán)利要求ι- ο中任一所述的移位寄存器。
12.—種顯示裝 置,其特征在于,包括權(quán)利要求11所述的柵極驅(qū)動電路。
專利摘要本實用新型公開了一種移位寄存器、柵極驅(qū)動電路及液晶顯示器,涉及液晶顯示器領(lǐng)域,包括第一時鐘電路、第二時鐘電路、關(guān)閉信號電路、起始信號電路、第三時鐘電路和復位開關(guān)。本實用新型通過復位開關(guān)在移位寄存器的電路正常工作前,先進行復位階段使電路中各懸浮柵極節(jié)點的電位復位,不會對開始工作時寫入的信號造成影響,并且本實用新型解決了在工作過程中出現(xiàn)的電位懸浮、輸出的信號質(zhì)量較差等問題。
文檔編號G09G3/36GK203134382SQ201220689759
公開日2013年8月14日 申請日期2012年12月13日 優(yōu)先權(quán)日2012年12月13日
發(fā)明者馬占潔 申請人:京東方科技集團股份有限公司