專(zhuān)利名稱(chēng):液晶顯示器的柵極驅(qū)動(dòng)電路及液晶顯示器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于顯示技術(shù)領(lǐng)域,具體涉及一種液晶顯示器的柵極驅(qū)動(dòng)電路及液晶顯示器。
背景技術(shù):
液晶顯示器現(xiàn)已廣泛的應(yīng)用于各個(gè)顯示領(lǐng)域,如家 庭、辦公、公共場(chǎng)所等。液晶顯示器是由水平和垂直兩個(gè)方向排列的像素矩陣構(gòu)成的,進(jìn)行顯示時(shí),通過(guò)柵極驅(qū)動(dòng)電路依次向液晶顯示器的各行柵極線輸入高電平,對(duì)像素矩陣進(jìn)行逐行掃描。圖I為現(xiàn)有的柵極驅(qū)動(dòng)電路的示意圖,首先由觸發(fā)信號(hào)線STV向第I個(gè)移位寄存器的輸入管腳(input)輸入高電平,第I個(gè)移位寄存器的輸出管腳(output)向第I行柵極線G(I)輸入高電平,同時(shí)向第2個(gè)移位寄存器的input輸入高電平。第2個(gè)移位寄存器向G(2)和第3個(gè)移位寄存器的input輸入高電平,同時(shí)還向第I個(gè)移位寄存器的復(fù)位管腳(reset)輸入高電平,關(guān)閉第I個(gè)移位寄存器。依次類(lèi)推,完成從G(I)至G(n)的正向掃描。本發(fā)明人在實(shí)現(xiàn)本實(shí)用新型的過(guò)程中發(fā)現(xiàn),現(xiàn)有技術(shù)至少存在以下問(wèn)題上述柵極驅(qū)動(dòng)電路只能實(shí)現(xiàn)單一方向的掃描,如果要實(shí)現(xiàn)從G(n)至G(I)的反向掃描,就需要重新設(shè)計(jì)陣列基板的線路,因此適用范圍較小。
實(shí)用新型內(nèi)容本實(shí)用新型實(shí)施例提供了一種液晶顯示器的柵極驅(qū)動(dòng)電路及液晶顯示器,解決了現(xiàn)有的柵極驅(qū)動(dòng)電路只能以單一方向進(jìn)行掃描,適用范圍較小的技術(shù)問(wèn)題。為達(dá)到上述目的,本實(shí)用新型的實(shí)施例采用如下技術(shù)方案—種液晶顯示器的柵極驅(qū)動(dòng)電路,包括η個(gè)級(jí)聯(lián)的移位寄存器,至少一觸發(fā)信號(hào)線STV、至少一第一控制信號(hào)線VDC1、至少一第二控制信號(hào)線VDC2,至少一第一晶體管Tl、至少一第二晶體管Τ2、至少一第三晶體管Τ3、至少一第四晶體管Τ4、至少一第五晶體管Τ5、至少一第六晶體管Τ6,其中η為整數(shù),且η > 2 ;每一級(jí)的移位寄存器的輸出管腳(output)與所述液晶顯示器的柵極線G (I)-G (η)——對(duì)應(yīng)相連;Tl的源極連接至STV,漏極連接至第一級(jí)的移位寄存器的輸入管腳(input);T2的源極連接至STV,漏極連接至最后一級(jí)的移位寄存器的input ;T3和T4的源極均連接至第i級(jí)的移位寄存器的output,T3和T4的漏極分別連接至第i+Ι級(jí)的移位寄存器的復(fù)位管腳(reset)和input,其中i為整數(shù)且ISiS n_l ;T5和T6的源極均連接至第j級(jí)的移位寄存器的output,T5和T6的漏極分別連接至第j-Ι級(jí)的移位寄存器的reset和input,其中j為整數(shù)且2彡j彡η ;VDCl與Tl的柵極、Τ4的柵極、Τ5的柵極相連;VDC2與Τ2的柵極、Τ3的柵極、Τ6的柵極相連。[0015]一種液晶顯示器,內(nèi)部設(shè)有上述柵極驅(qū)動(dòng)電路。與現(xiàn)有技術(shù)相比,本實(shí)用新型所提供的上述技術(shù)方案具有如下優(yōu)點(diǎn)在正向掃描模式時(shí),將VDCl置為高電平,VDC2置為低電平,此時(shí)第一組晶體管,即Tl和所有的T4、T5導(dǎo)通;第二組晶體管,即Τ2和所有的Τ3、Τ6關(guān)斷。STV發(fā)出的高電平通過(guò)Tl輸入至第I級(jí)移位寄存器的input,第I級(jí)的移位寄存器的output向G(I)輸入高電平,同時(shí)通過(guò)T4向第2級(jí)移位寄存器的input輸入高電平。第2級(jí)的移位寄存器向G(2)輸入高電平,并通過(guò)下一個(gè)T4向第3級(jí)移位寄存器的input輸入高電平,同時(shí)還通過(guò)T5向第I級(jí)移位寄存器的reset輸入高電平,關(guān)閉第I級(jí)移位寄存器。依次類(lèi)推,完成從G(I)至G(n)的正向掃描。在反向掃描模式時(shí),將VDCl置為低電平,VDC2置為高電平,此時(shí)第二組晶體管,SPT2和所有的T3、T6導(dǎo)通;第一組晶體管,即Tl和所有的Τ4、Τ5關(guān)斷。STV發(fā)出的高電平通過(guò)Τ2輸入至第η級(jí)移位寄存器的input,第η級(jí)的移位寄存器的output向G (η)輸入高電平,同時(shí)通過(guò)Τ6向第η-I級(jí)移位寄存器的input輸入高電平。第n_l級(jí)的移位寄存器向 G(n-l)輸入高電平,并通過(guò)上一個(gè)T6向第n-2級(jí)移位寄存器的input輸入高電平,同時(shí)還通過(guò)T3向第η級(jí)移位寄存器的reset輸入高電平,關(guān)閉第η級(jí)移位寄存器。依次類(lèi)推,完成從G(n)至G(I)的反向掃描。綜上所述,本實(shí)用新型提供的柵極驅(qū)動(dòng)電路,不需要更改陣列基板的線路,通過(guò)改變VDCl和VDC2的控制信號(hào),再配合兩組晶體管就能夠分別實(shí)現(xiàn)正向掃描和反向掃描,任意一種移位寄存器都可以運(yùn)用該柵極控制電路,實(shí)現(xiàn)可控雙向掃描,因此本實(shí)用新型提供的柵極驅(qū)動(dòng)電路的適用范圍大,具有較高的兼容性和可操作性。
為了更清楚地說(shuō)明本實(shí)用新型實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見(jiàn)地,下面描述中的附圖僅僅是本實(shí)用新型的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖I為現(xiàn)有的柵極驅(qū)動(dòng)電路的部分示意圖;圖2為本實(shí)用新型的實(shí)施例I所提供的柵極驅(qū)動(dòng)電路的示意圖;圖3為本實(shí)用新型的實(shí)施例I所提供的柵極驅(qū)動(dòng)電路進(jìn)行正向掃描時(shí)的信號(hào)時(shí)序圖;圖4為本實(shí)用新型的實(shí)施例I所提供的柵極驅(qū)動(dòng)電路進(jìn)行反向掃描時(shí)的信號(hào)時(shí)序圖;圖5為本實(shí)用新型的實(shí)施例2所提供的柵極驅(qū)動(dòng)電路的示意圖;圖6A和圖6B為本實(shí)用新型的實(shí)施例2中四條時(shí)鐘信號(hào)線的信號(hào)時(shí)序圖的兩種情況。
具體實(shí)施方式
下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對(duì)本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本實(shí)用新型一部分實(shí)施例,而不是全部的實(shí)施例?;诒緦?shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有付出創(chuàng)造性勞動(dòng)的前提下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。實(shí)施例I :如圖2所示,本實(shí)用新型實(shí)施例所提供的液晶顯示器的柵極驅(qū)動(dòng)電路,包括η個(gè)級(jí)聯(lián)的移位寄存器,至少一觸發(fā)信號(hào)線STV、至少一第一控制信號(hào)線VDC1、至少一第二控制信號(hào)線VDC2,至少一第一晶體管Tl、至少一第二晶體管,Τ2至少一第三晶體管Τ3、至少一第四晶體管Τ4、至少一第五晶體管Τ5、至少一第六晶體管Τ6,其中η為整數(shù),且η > 2 ;每一級(jí)的移位寄存器的輸出管腳(output)與所述液晶顯示器的η行柵極線G (I)-G (η)——對(duì)應(yīng)相連。Tl的源極連接至STV,漏極連接至第I級(jí)的移位寄存器的輸入管腳(input);T2的源極連接至STV,漏極連接至第η級(jí)的移位寄存器的輸入管腳(input);T3和T4的源極均連接至第i級(jí)的移位寄存器的輸出管腳(output),T3和T4的漏極分別連接至第i+Ι級(jí)的移位寄存器的復(fù)位管腳(reset)和輸入管腳(input),其中i為整數(shù)且 I < i < η-I ;T5和T6的源極均連接至第j級(jí)的移位寄存器的output,T5和T6的漏極分別連接至第j-Ι級(jí)的移位寄存器的reset和input,其中j為整數(shù)且2彡j彡η ;VDCl與Tl的柵極、Τ4的柵極、Τ5的柵極相連;VDC2與Τ2的柵極、Τ3的柵極、Τ6的柵極相連。柵極驅(qū)動(dòng)電路中通常還包括低電平信號(hào)線VSS和時(shí)鐘信號(hào)線,本實(shí)施例以?xún)蓷l時(shí)鐘信號(hào)線CLK1、CLK2為例進(jìn)行說(shuō)明,VSS作為電源線連接至需要置低的移位寄存器的電源管腳,CLKl和CLK2連接至每個(gè)移位寄存器的時(shí)鐘信號(hào)管腳相連,且在相鄰的兩個(gè)移位寄存器上各自連接的管腳互換,CLKl與CLK2輸出的脈沖信號(hào)的相位也是相反的,VSS、CLKUCLK2的連接方式及功能都屬于現(xiàn)有技術(shù),在此不再過(guò)多贅述。可以理解的是i+1 = j ;作為一個(gè)優(yōu)選方案,η>2,1彡i彡n_l時(shí),液晶顯示器的柵極驅(qū)動(dòng)電路,包括觸發(fā)信號(hào)線和η個(gè)移位寄存器,第一控制信號(hào)線、第二控制信號(hào)線、一個(gè)第一晶體管、一個(gè)第二晶體管,以及η-I個(gè)第三晶體管、η-I個(gè)第四晶體管、η-I個(gè)第五晶體管、η-I個(gè)第六晶體管;η個(gè)移位寄存器的輸出管腳(output)均與液晶顯示器的η行柵極線G(l)_G(n)一一對(duì)應(yīng)相連,第一控制信號(hào)線VDCl與所述第一晶體管Tl的柵極、每個(gè)所述第四晶體管T4的柵極、每個(gè)所述第五晶體管T5的柵極相連;所述第二控制信號(hào)線VDC2與所述第二晶體管T2的柵極、每個(gè)所述第三晶體管T3的柵極、每個(gè)所述第六晶體管T6的柵極相連;所述第一晶體管Tl的源極連接至所述觸發(fā)信號(hào)線STV,漏極連接第I級(jí)移位寄存器的輸入管腳(input);所述第二晶體管T2的源極連接至所述觸發(fā)信號(hào)線STV,漏極連接至第η級(jí)的移位寄存器的輸入管腳(input);第i個(gè)第三晶體管T3的源極連接于第i個(gè)移位寄存器的輸出管腳(output),漏極連接于第i+Ι個(gè)移位寄存器的復(fù)位管腳(reset);第i個(gè)第四晶體管T4的源極連接于第i個(gè)移位寄存器的輸出管腳(output),漏極連接于第i+Ι個(gè)移位寄存器的輸入管腳(input);[0044]第i個(gè)第五晶體管T5的源極連接于第i+Ι個(gè)移位寄存器的輸出管腳(output),漏極連接于第i個(gè)移位寄存器的復(fù)位管腳(reset);第i個(gè)第六晶體管T6的源極連接于第i+Ι個(gè)移位寄存器的輸出管腳(output),漏極連接于第i個(gè)移位寄存器的輸入管腳(input)。作為一個(gè)優(yōu)選方案,η為2的整數(shù)倍。本實(shí)施例中包括兩條時(shí)鐘信號(hào)線,那么把移位寄存器的個(gè)數(shù)設(shè)為2的整數(shù)倍,就可以將每?jī)蓚€(gè)移位寄存器作為一組,即移位寄存器的連接周期為2,與時(shí)鐘信號(hào)的周期相適應(yīng)。在正向掃描模式時(shí),將VDCl置為高電平,VDC2置為低電平,此時(shí)第一組晶體管,SPTl和所有的Τ4、Τ5導(dǎo)通;第二組晶體管,即Τ2和所有的Τ3、Τ6關(guān)斷。如圖2所示,STV發(fā)出的高電平通過(guò)Tl輸入至第I級(jí)移位寄存器的input,第I級(jí)的移位寄存器的output向G(I)輸入高電平,同時(shí)另一個(gè)output通過(guò)T4向第2級(jí)移位寄存器的input輸入高電平。第2級(jí)的移位寄存器向G(2)輸入高電平,并通過(guò)下一個(gè)T4向第3級(jí)移位寄存器的input輸入高電平,同時(shí)還通過(guò)T5向第I級(jí)移位寄存器的reset輸入高電平,關(guān)閉第I級(jí)移位寄 存器。依次類(lèi)推,完成從G(I)至G(n)的正向掃描,各線路上的信號(hào)時(shí)序圖如圖3所示。在反向掃描模式時(shí),將VDCl置為低電平,VDC2置為高電平,此時(shí)第二組晶體管,即T2和所有的T3、T6導(dǎo)通;第一組晶體管,即Tl和所有的T4、T5關(guān)斷。如圖2所示,STV發(fā)出的高電平通過(guò)T2輸入至第η級(jí)移位寄存器的input,第η級(jí)的移位寄存器的output向G(η)輸入高電平,同時(shí)通過(guò)Τ6向第η-I級(jí)移位寄存器的input輸入高電平。第n_l級(jí)的移位寄存器向G(n-l)輸入高電平,并通過(guò)上一個(gè)T6向第n-2級(jí)移位寄存器的input輸入高電平,同時(shí)另一個(gè)output還通過(guò)T3向第η級(jí)移位寄存器的reset輸入高電平,關(guān)閉第η級(jí)移位寄存器。依次類(lèi)推,完成從G(n)至G(I)的反向掃描,各線路上的信號(hào)時(shí)序圖如圖4所示。綜上所述,本實(shí)用新型實(shí)施例提供的柵極驅(qū)動(dòng)電路,不需要更改陣列基板的線路,通過(guò)改變VDCl和VDC2的控制信號(hào),再配合兩組晶體管就能夠分別實(shí)現(xiàn)正向掃描和反向掃描,任意一種移位寄存器都可以運(yùn)用該柵極控制電路,實(shí)現(xiàn)可控雙向掃描,因此本實(shí)用新型實(shí)施例提供的柵極驅(qū)動(dòng)電路的適用范圍大,具有較高的兼容性和可操作性??梢岳斫獾氖?,本實(shí)用新型提供的柵極驅(qū)動(dòng)電路中,任意一個(gè)晶體管的源極和漏極都是可以互換位置的,并不局限于上述連接方式。實(shí)施例2:如圖5所示,本實(shí)施例提供的柵極驅(qū)動(dòng)電路與實(shí)施例I基本相同,其不同點(diǎn)在于,本實(shí)施例中包括四條時(shí)鐘信號(hào)線CLK1、CLK2、CLK3、CLK4,其中CLK2較CLKl有1/2的脈沖寬度滯后,CLK4較CLK3有1/2脈沖寬度的滯后,CLKl與CLK3輸出的脈沖信號(hào)的相位相反,CLK2與CLK4輸出的脈沖信號(hào)的相位相反(見(jiàn)圖6A),或者CLK1,CLK2,CLK3,CLK4在一個(gè)脈沖周期內(nèi)依次輸出(見(jiàn)圖6B)。同時(shí),移位寄存器的個(gè)數(shù)為4的整數(shù)倍,即移位寄存器的連接周期為4。具體連接時(shí),可將級(jí)數(shù)為奇數(shù)的移位寄存器與級(jí)數(shù)為偶數(shù)的移位寄存器分成相互獨(dú)立的兩部分,每個(gè)部分各自按照實(shí)施例I中的方式連接。也就是將第1、3、5……η-I級(jí)的移位寄存器按照實(shí)施例I中的方式連接,并且這些奇數(shù)級(jí)的移位寄存器僅與CLKl和CLK3相連;將第2、4、6……η級(jí)的移位寄存器也按照相同的方式連接,并且這些偶數(shù)級(jí)移位寄存器僅與CLK2和CLK4相連。相當(dāng)于將η個(gè)級(jí)聯(lián)的移位寄存器分成奇、偶兩部分,而每一部分各自獨(dú)立工作,只是將這兩部分分別使用。根據(jù)上述原理,本實(shí)用新型實(shí)施例提供的柵極驅(qū)動(dòng)電路,還可用于具有六條時(shí)鐘信號(hào)線的情況,此時(shí)移位寄存器的數(shù)量η優(yōu)選為6的整數(shù)倍。具體實(shí)現(xiàn)方式與上述實(shí)施例類(lèi)似,只是將移位寄存器分成相互獨(dú)立的三部分,即第1、4、7……級(jí),第2、5、8……級(jí),和第
3、6、9……級(jí)的移位寄存器。本實(shí)用新型實(shí)施例還提供一種液晶顯示器,內(nèi)部設(shè)有上述任意一種柵極驅(qū)動(dòng)電路,以實(shí)現(xiàn)液晶顯示器各行柵極線的正向掃描和反向掃描。由于本實(shí)用新型實(shí)施例提供的液晶顯示器與上述實(shí)施例所提供的柵極驅(qū)動(dòng)電路具有相同的技術(shù)特征,所以也能產(chǎn)生相同的技術(shù)效果,解決相同的技術(shù)問(wèn)題。以上所述,僅為本實(shí)用新型的具體實(shí)施方式
,但本實(shí)用新型的保護(hù)范圍并不局限于此,任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本實(shí)用新型揭露的技術(shù)范圍內(nèi),可輕易想到的變化或替換,都應(yīng)涵蓋在本實(shí)用新型的保護(hù)范圍之內(nèi)。因此,本實(shí)用新型的保護(hù)范圍應(yīng)以權(quán)利要求的保護(hù)范圍為準(zhǔn)。
權(quán)利要求1.一種液晶顯示器的柵極驅(qū)動(dòng)電路,其特征在于包括η個(gè)級(jí)聯(lián)的移位寄存器,至少一觸發(fā)信號(hào)線、至少一第一控制信號(hào)線、至少一第二控制信號(hào)線,至少一第一晶體管、至少一第二晶體管,至少一第三晶體管、至少一第四晶體管、至少一第五晶體管、至少一第六晶體管,其中η為整數(shù),且η > 2 ; 每一級(jí)的所述移位寄存器的輸出管腳與所述液晶顯示器的柵極線一一對(duì)應(yīng)相連; 所述第一晶體管的源極連接至所述觸發(fā)信號(hào)線,漏極連接至第一級(jí)的移位寄存器的輸入管腳; 所述第二晶體管的源極連接至所述觸發(fā)信號(hào)線,漏極連接至最后一級(jí)的移位寄存器的輸入管腳; 所述第三晶體管和所述第四晶體管的源極均連接至第i級(jí)的移位寄存器的輸出管腳,所述第三晶體管和所述第四晶體管的漏極分別連接至第i+Ι級(jí)的移位寄存器的復(fù)位管腳和輸入管腳,其中i為整數(shù)且KiSn-I; 所述第五晶體管和所述第六晶體管的源極均連接至第j級(jí)的移位寄存器的輸出管腳,所述第五晶體管和所述第六晶體管的漏極分別連接至第j-ι級(jí)的移位寄存器的復(fù)位管腳和輸入管腳,其中j為整數(shù)且2 < j < η ; 所述第一控制信號(hào)線與所述第一晶體管的柵極、所述第四晶體管的柵極、所述第五晶體管的柵極相連; 所述第二控制信號(hào)線與所述第二晶體管的柵極、所述第三晶體管的柵極、所述第六晶體管的柵極相連。
2.根據(jù)權(quán)利要求I所述的柵極驅(qū)動(dòng)電路,其特征在于還包括至少一電源線,所述電源線連接至每個(gè)所述移位寄存器的電源管腳。
3.根據(jù)權(quán)利要求I所述的柵極驅(qū)動(dòng)電路,其特征在于還包括至少兩條時(shí)鐘信號(hào)線,所述時(shí)鐘信號(hào)線連接至每個(gè)所述移位寄存器的時(shí)鐘信號(hào)管腳。
4.根據(jù)權(quán)利要求3所述的柵極驅(qū)動(dòng)電路,其特征在于所述時(shí)鐘信號(hào)線的數(shù)量為兩條、四條或六條。
5.根據(jù)權(quán)利要求4所述的柵極驅(qū)動(dòng)電路,其特征在于所述η為2、4或6的整數(shù)倍。
6.一種液晶顯示器,其特征在于包括權(quán)利要求I至5任一項(xiàng)所述的柵極驅(qū)動(dòng)電路。
專(zhuān)利摘要本實(shí)用新型實(shí)施例公開(kāi)了一種液晶顯示器及其柵極驅(qū)動(dòng)電路,屬于顯示技術(shù)領(lǐng)域。解決了現(xiàn)有的柵極驅(qū)動(dòng)電路只能以單一方向進(jìn)行掃描,適用范圍較小的技術(shù)問(wèn)題。該柵極驅(qū)動(dòng)電路,包括n個(gè)級(jí)聯(lián)的移位寄存器,觸發(fā)信號(hào)線STV、第一控制信號(hào)線VDC1、第二控制信號(hào)線VDC2,至少一晶體管T1、T2、T3、T4、T5、T6;T1的源極連接至STV,漏極連接至第1級(jí)的移位寄存器的input;T2的源極連接至STV,漏極連接至第n級(jí)的移位寄存器的input;T3和T4連接至第i級(jí)與第i+1級(jí)的移位寄存器之間;T5和T6連接至第j級(jí)與第j-1級(jí)的移位寄存器之間;VDC1與T1的柵極、T4的柵極、T5的柵極相連;VDC2與T2的柵極、T3的柵極、T6的柵極相連(n,i,j為整數(shù))。該液晶顯示器內(nèi)部設(shè)有上述柵極驅(qū)動(dòng)電路。
文檔編號(hào)G09G3/36GK202720872SQ20122018027
公開(kāi)日2013年2月6日 申請(qǐng)日期2012年4月25日 優(yōu)先權(quán)日2012年4月25日
發(fā)明者邵賢杰, 馬睿, 王國(guó)磊, 胡明 申請(qǐng)人:合肥京東方光電科技有限公司, 京東方科技集團(tuán)股份有限公司